Escolar Documentos
Profissional Documentos
Cultura Documentos
Eletrônica Digital
1
47
Circuitos Sequenciais
Memórias e Conversores
Lógica Programável
Recursos
AVA UNIVIRTUS
Aulas Teóricas
Aulas Práticas
3
47 Atividades Práticas
Laboratórios
APOLs : 1,0
4
47 PROVA DISCURSIVA: 3,0 (Final)
PBL: 2,0
Kits de Eletrônica
5
47
Introdução aos
Sistemas Digitais
6
45
47
Conversa Inicial
Tema 1
Portas Lógicas,
Simbologia e
Tabela Verdade
Tema 2
7
47
Famílias de Circuitos
Lógicos e suas
características
Tema 3
Álgebra de Boole: Operações
e Diagrama de Tempo
Tema 4
8
Circuitos Lógicos
Tema 5
47
Expressões e
Teoremas Booleanos
Contextualizando
Os circuitos digitais
trabalham com nível
lógico alto (1) e nível
9
O mundo está se
tornando mais digital
10
47
Portas Lógicas,
Simbologia e
11
47
45
Tabela Verdade
Porta OU (OR)
Simbologia ANSI e IEC
12
47
Tabela Verdade
Porta E (AND)
13
47
Tabela Verdade
Porta Inversora (NOT)
Tabela Verdade
14
47
Porta “Não OU” (NOR)
Simbologia ANSI e IEC
15
47 Tabela Verdade
Porta “Não E” (NAND)
Simbologia ANSI e IEC
16
47
Tabela Verdade
Porta OU Exclusivo
(XOR)
Simbologia ANSI e IEC
17
Tabela Verdade
47
Famílias de Circuitos
Lógicos e suas
18
47
45
Características
Parâmetros de Tensão e Corrente
de Entrada e Saída
Nível Lógico Alto
19
47
IOH
VOH (mín)
IIH
VIH (mín)
Nível Lógico Baixo
IOL
20
47
VOL (máx)
IIL
VIL (máx)
Fan-Out
IOH IIH
IIH
21
IIH
47
+VCC
GND
ICCH
22
47
ICCL
ICC
Atraso de Propagação
23
47
tPLH
tPHL
Quanto menor, melhor
Saída em Coletor Aberto
Saída
Saída
24
47
Entrada
Resistor de pull-up
Menor velocidade
Saída em Tri-State
Enable
Entrada Saída
25
47
1o nível baixo
2o nível alto
3o alta impedância
Família Lógica TTL
Transistores bipolares
Tensão de 5V
Faixas de níveis lógicos de entrada:
26
47
Circuitos integrados TTL
codificação série 74
Variações quanto ao
consumo e velocidade:
74
74L (baixo consumo)
27
47
28
47
Circuitos integrados CMOS
codificação série 74C
Variações quanto ao
consumo e velocidade:
74C
74HC (alta velocidade)
29
47
31
47
Diagrama de Tempo
da Porta AND
Estado
inicial t0
32
47
Diagrama de Tempo
da Porta XOR
Estado
inicial t0
33
47
Diagrama de Tempo
da Porta NOT
Estado
inicial t0
34
47
Circuitos Lógicos
35
47
45
Circuito de 3 entradas AND/OR
Precedência
Duas operações
Circuito de 3 entradas OR/AND
Porta OR seguida
de porta AND
37
47
Precedência
Duas operações
Circuito de 2 entradas OR/NOT
1o Porta NOT na
entrada da porta OR
2o Porta NOT na
38
saída da porta OR
47
Duas operações
Avaliação da saída
do circuito
39
47
Divisão em partes
(nó) e nomear
Tabela verdade
1o Monta a tabela verdade
40
47
2o Faz as operações dos nós
41
47
3o Obtém o
resultado
final da saída x
42
47
Expressões e
Teoremas
43
47
45
Booleanos
Teoremas booleanos para uma
variável
44
47
45
47
Teoremas booleanos para
mais de uma variável
46
47
Síntese
47
47
45
Nesta primeira aula vimos
Famílias de circuitos
Análise da saída
48
47
Teoremas booleanos