Escolar Documentos
Profissional Documentos
Cultura Documentos
- ELETRNICA ANALGICA
- ELETRNICA DIGITAL
Prtica
1
A pos t il a s u j e it a a r ev i s o
ndice
ED 01: Mux / Demux ..................................................................................................... 5
Multiplex e Demultiplex ............................................................................................. 5
ED 02: Latch e Buffer.................................................................................................... 9
Memria LATCH ..................................................................................................... 9
Buffer ...................................................................................................................... 13
ED 04: Portas Lgicas ................................................................................................ 17
Portas Lgicas bsicas ........................................................................................... 17
Porta Lgica OR Exclusiva ...................................................................................... 21
Meio somador com portas lgicas ........................................................................... 25
Biestveis lgicos .................................................................................................... 29
Somador completo com portas lgicas .................................................................... 33
Portas Lgicas Derivadas........................................................................................ 37
ED 06: Flip-Flop .......................................................................................................... 41
Biestvel tipo D com flip-flop JK .............................................................................. 41
Biestvel tipo T com flip-flop JK............................................................................... 45
ED 07: Shift Register .................................................................................................. 49
Registradores de Deslocamento Sada Paralela ..................................................... 49
ED 08: Conversor D/A ................................................................................................ 53
Conversor Digital em Analgica R2R de 8 bits ...................................................... 53
ED 09: Contador Sncrono Cdigo Gray .................................................................. 57
Contador Sncrono .................................................................................................. 57
Conversor BCD em cdigo GRAY ........................................................................... 61
ED 10: Conversor BCD Decimal ............................................................................ 65
Decodificador BCD em Decimal .............................................................................. 65
Codificador Decimal em BCD .................................................................................. 69
ED 11: Codificador de 7 segmentos............................................................................ 73
Decodificador de display de 7 segmentos ............................................................... 73
ED 12: ULA................................................................................................................. 77
Unidade Lgica e Aritmtica de 4 bits ..................................................................... 77
ED 13: Contador Assncrono ...................................................................................... 85
Contador assncrono de 4 bits configurvel utilizando flip-flop JK ........................... 85
ED 14: Conversor A/D ................................................................................................ 95
Conversor Analgico / Digital .................................................................................. 95
Objetivos:
1 Observar o funcionamento de um circuito multiplex e demultiplex.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 01: MUX / DEMUX;
- Osciloscpio de duplo trao;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Um multiplex um circuito lgico capaz de selecionar uma nica entrada de um grupo
de entradas e encaminha-la como nica sada.
A entrada selecionada determinada por uma linha de endereamento de entrada.
Na figura a seguir est mostrado um circuito multiplex e demultiplex.
Parte experimental
11 Aplique um nvel lgico alto (+5V) em alguns dos bornes de entrada E do MUX
de acordo com a tabela 1 a seguir.
Objetivos;
1 Observar o comportamento de uma memria (LATCH).
Material utilizado;
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 02: LATCH E BUFFER;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Latch (trinco, em ingls) um circuito de memria utilizado para armazenar um cdigo
digital por meio de um sinal habilitador.
Aps terem sido habilitadas, as sadas QA, QB, QC, QD tero os mesmos nveis
lgico das entradas A, B, C e D.
Mesmo que as entradas sejam desabilitadas, os nveis sero mantidos na sada.
As memrias Latch so largamente utilizadas para comunicaes assncronas para
transmisso de dados direcional ou bidirecional.
Parte experimental
10
Quando o nvel lgico LE estiver em alto (+5V), os dados das entradas D seguem
para a sada Q.
Quando acionar a chave S5 para o nvel baixo (GND), os dados das entradas D
sero retidos memorizados nas sadas Q.
11
12
Objetivos:
1 Observar o comportamento de um circuito lgico Buffer.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 02: LATCH E BUFFER;
- Osciloscpio de duplo trao;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Basicamente, buffer um circuito lgico desenvolvido para ter uma corrente ou valor
de tenso na sada maior do que um circuito lgico comum.
Buffer um circuito lgico construdo especialmente para aumentar fan-out, ou seja,
aumentar a possibilidade de conexo de mais circuitos lgicos nas sadas.
O Buffer pode ser do tipo no inversor, inversor e tri-state. Estes circuitos podem ser
utilizados para alterar o delay de estados lgicos.
13
Parte experimental
Quando acionar a chave S5 para o nvel baixo (GND), os dados das entradas B
so transferidos para as sadas A e S5 para o nvel alto (+5V) os dados so
transferidos de A para B.
= 1,
= 0 e DIR = 0
7 Escreva as caractersticas de entrada e sada com
e DIR = 1.
...........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
15
16
Objetivos:
1 Verificar o funcionamento de portas lgicas bsicas.
Material utilizado;
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 04: PORTAS LGICAS;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Portas lgicas bsicas
Porta lgica qualquer arranjo fsico capaz de efetuar uma operao lgica.
As portas lgicas operam com nmeros binrios, ou seja, com os dois estados lgicos
1 e 0.
Os sistemas digitais, mesmo os mais complexos como os computadores so
constitudos a partir de portas lgicas bsicas.
As portas lgicas bsicas so trs:
-
17
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
5 Aplique os nveis lgicos nas entradas (+5V = nvel lgico 1 e 0V = nvel lgico 0)
e construa a tabela verdade.
6 Monte o circuito a seguir. Aplique um sinal lgico nas entradas. Aplique os nveis
lgicos nas entradas (+5V = nvel lgico 1 e 0V = nvel lgico 0).
18
8 Monte o circuito a seguir utilizando porta lgica OR. Aplique os nveis lgicos nas
entradas (+5V = nvel lgico 1 e 0V = nvel lgico 0).
10 Monte o circuito a seguir. Aplique um sinal lgico nas entradas. Aplique os nveis
lgicos nas entradas (+5V = nvel lgico 1 e 0V = nvel lgico 0).
12 Monte o circuito de a figura a seguir com uma porta lgica NOT e construa a
tabela verdade. Mea a tenso de sada e anote os dados da tabela verdade
19
13 Implemente a porta lgica NOT de forma que possa funcionar como BUFFER.
20
Objetivos:
1 Familiarizar com portas lgicas.
2 Implementar uma porta lgica OR Exclusiva.
Material utilizado;
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 04: PORTAS LGICAS.
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
OR EXCLUSIVA
Uma porta lgica OR Exclusiva, a sada assume o estado 1 (um), se em apenas uma
das entradas assume o estado 1 (um).
Denomina-se A uma das entradas e B a outra, sendo Y a sada.
A definio dada equivalente a seguinte:
Se A =1 e B = 1, mas no simultaneamente, ento Y = 1
21
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
22
23
24
Objetivos:
1 Implementar um circuito meio somador com portas lgicas.
Material utilizado;
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 04: PORTAS LGICAS.
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Meio somador
A necessidade de implementar circuitos que realizassem operaes aritmticas entre
nmeros binrios levou a desenvolvimento do circuito meio somador.
O bloco meio somador mais simples que realiza a adio de dois dgitos binrios.
Na figura est ilustrado um circuito meio somador em bloco.
25
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
Nota: A aplicao do bloco meio somador isoladamente fica restrita, uma vez
que ele no possui entrada para vai um (carry in) de outro estgio.
27
28
Objetivos:
1 Familiarizar com circuito biestvel lgico.
2 Analisar o comportamento do biestvel lgico.
Material utilizado;
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 04: PORTAS LGICAS.
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Biestvel lgico
Um biestvel lgico um dispositivo capaz de armazenar um bit de informao
binria, sendo construdo pela associao de portas lgicas, tais como INVERSOR,
NAND, NOR, etc.
29
Parte experimental
1 Conecte a placa; PORTAS LGICAS no bastidor eletrnico digital.
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
30
31
32
Objetivos:
1 Implementar um circuito somador completo com portas lgicas.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 04: PORTAS LGICAS;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Somador completo
O bloco somador completo permite a implementao de circuitos que realizam soma
de palavras binrias.
O bloco somador completo um circuito que soma dois dgitos binrios considerando
o vai um vindo de outra adio.
Na figura est ilustrado um circuito de um bloco somador completo.
33
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
34
35
36
Objetivos:
1 Verificar o funcionamento de portas lgicas derivadas.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 04: PORTAS LGICAS.
- Multmetro digital.
- Cabinhos de conexo.
Introduo terica
Portas lgicas derivadas
D se o nome de porta derivada combinao de portas lgicas bsicas que
associadas resultam em uma funo lgica, funo esta que formada por vrias portas
considerada apenas como uma porta lgica.
As portas lgicas derivadas so;
Porta NO E, NE (NAND).
Porta NO OU ou NOR.
Porta OU EXCLUSIVO;
Porta CONINCIDNCIA ou NO OU EXCLUSIVO.
37
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
5 Aplique os nveis lgicos nas entradas (+5V = nvel lgico 1 e 0V = nvel lgico 0)
e construa a tabela verdade.
38
39
ED 06: Flip-Flop
Biestvel tipo D com flip-flop JK
Objetivos:
1 Familiarizar com flip-flop com circuitos integrados.
2 Observar o funcionamento de um flip-flop tipo D com flip-flop JK.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 06: FLIP FLOPS;
- Multmetro digital;
- Osciloscpio de duplo trao;
- Cabinhos de conexo.
Introduo terica
O biestvel tipo D pode ser obtido por meio de uma pequena modificao realizada
num flip-flop JK, ou mesmo JK. Basta introduzir um inversor interligando as entradas
JK.
Um arranjo de biestvel tipo D pode funcionar como um trinco que traduz a idia de
uma pequena memria capaz de armazenar temporariamente uma informao digital.
Este tipo de flip-flop muda de estado a cada pulso de relgio, desde que a entrada T
seja mantida no nvel 1.
41
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
43
44
ED 06: Flip-Flop
Biestvel tipo T com flip-flop JK
Objetivos:
1 Familiarizar com flip-flop com circuitos integrados.
2 Observar o funcionamento de um flip-flop tipo T com flip-flop JK.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 06: FLIP FLOP;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
O Flip-flop tipo T muda de estado a cada pulso de relgio, desde que a entrada T
seja mantida no nvel 1.
Caso a entrada de comando T seja levada ao nvel 0, a sada permanecer insensvel
ao pulso de clock (relgio), mantendo estvel.
Para obter um flip-flop tipo T, o mais usual unir as entradas J e K de um biestvel
JK.
O terminal resultante dessa unio passa a ser denominar terminal T e os pulsos de
relgio continua a ser aplicados entrada CK.
Biestvel tipo T apresenta na sua sada, pulsos com a metade da freqncia dos
pulsos de relgio, atuando como um divisor por dois.
45
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
12 Conecte o gerador de sinais lgicos entrada de clock ao borne indicado por CK.
Selecione a freqncia para 1000Hz.
47
48
Objetivos:
1 Observar o comportamento de um registrador de deslocamento
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 07: Shift Register;
- Osciloscpio de duplo trao;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Registradores ou memria de deslocamento so circuitos constitudos por arranjos de
bi-estveis, conectados de forma tal que o dado acumulado num bi-estvel
transferido para o bi-estvel adjacente ( esquerda ou direita), mediante a aplicao
de um pulso de relgio.
O registrador de deslocamento possui ainda entradas em paralelo que permitem o
acesso direto a todo o bi-estveis simultaneamente.
49
Parte experimental
4 Desligue a conexo do pino SHIFT LOAD do +5V e aterre ao GND de forma que
os sinais de entrada seja carregada para a sada Q.
9 Compare os dados da tabela 1, os nveis lgicos aplicados nas entradas E1, E2,
E3 e E4 com as obtidas na sada serial Q.
12 - Desligue a conexo do pino SHIFT LOAD do +5V e aterre ao GND de forma que
os sinais de entrada das chaves seja carregada para a sada Q, ou seja, a sada
Q para um nvel baixo.
52
Objetivos:
1 Familiarizar com circuito conversor digital para analgico com arranjo R 2R.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 08: CONVERSOR DIGITAL/ANALGICO;
- Multmetro;
- Cabinhos de conexo.
Introduo terica
Para obter um sinal digital equivalente a uma medida realizada de forma analgica,
necessrio gerar um trem de pulsos proporcional a amplitude dessa grandeza.
Existem muitas formas de se realizar essa converso, pode-se citar algumas;
- Integrao utilizando rampa baseada em integrador.
- Aproximao sucessiva com base em uma combinao de resistores de valores
proporcionais.
Os conversores que usam resistores de valores proporcionais so muito complicados.
Para obter uma forma mais simples de converso de sinais digitais para analgica
usa-se um conversor de rede chamado R 2R.
A figura a seguir mostra um exemplo de conversor R 2R.
Vo =
No _ Binrio
.E ref
2n
53
Parte experimental
2 Alimente o circuito com o plo positivo +12V e o plo negativo ao GND da placa.
54
55
56
Objetivos:
1 Familiarizar com circuito contador sncrono.
2 Observar o funcionamento do contador sncrono.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 09: CONTADOR SNCRONO CDIGO GRAY;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Contador sncrono, todos os biestveis recebem os pulsos de clock em paralelo. Isto
representa uma grande vantagem sobre os contadores assncronos, cuja resposta de
freqncia bastante limitada.
Um contador sncrono pode responder a freqncias mais elevadas.
Outra vantagem apresentada pelo contador sncrono a ausncia dos rudos de
transio que so tpicos do contador assncrono.
57
Parte experimental
2 Conecte a alimentao com o plo positivo de +5V indicado pelo borne +5V e o
plo negativo ao borne indicado por GND (terra).
5 Aplique um nvel lgico nas entradas e mea a tenso de nvel lgico na sada e
anote na tabela 1.
Caso necessite resetar o contador para reiniciar, coloque as entradas em nvel
lgico em zero e d um clock com o LOAD em nivel zero.
Colocando o LOAD em nivel baixo os dados de A ser carredos na sada Q.
59
60
Objetivos:
1 Observar o funcionamento de um conversor BCD em cdigo GRAY.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 09: CONTADOR SNCRONO CDIGO GRAY;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Gerador de cdigo Gray.
O cdigo Gray utilizado unidades de sistema de controle de mquinas ou
equipamentos que necessitam de otimizao do desempenho e preciso.
O cdigo Gray uma instruo com nmero varivel de cyclo onde os cdigos mudam
apenas um bit por vez, tendo sempre um antecessor e sucessor um nvel lgico um.
Esta seqncia lgica permite que a codificao perigosa seja eliminada durante
passagem de um cdigo ao outro. Na figura a seguir est mostrada a tabela do Cdigo
Gray.
61
Parte experimental
2 Conecte a alimentao com o plo positivo de +5V indicado pelo borne +5V e o
plo negativo ao borne indicado por GND (terra).
4 Conecte os bornes de sadas do contador Q0, Q1, Q2, Q3 aos bornes de entradas
D0, D1, D2, D3 do circuito BCD8421 CODIGO GRAY.
5 Aplique as combinaes lgicas por meio das chaves s entradas A, B, C, D e
mea as tenses de sadas nos bornes S0, S1, S2, S3.
62
63
64
Objetivos:
1 Observar o funcionamento de um conversor BCD em cdigo Decimal.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 10: BCD DECIMAL;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Decodificadores um circuito constitudo por uma associao de portas lgicas.
Os decodificadores que ativam combinao na sada so utilizados no acionamento de
indicadores visuais (displays) de sete segmentos.
Os decodificadores possuem outras aplicaes no campo da eletrnica, podem ser
utilizadas em converso de cdigos, decodificaes de endereamento etc.
Na figura a seguir est mostrado uma estrutura de um decodificador de 4 entradas e
10 sadas com buffer.
65
Parte experimental
2 Conecte a alimentao com o plo positivo de +5V indicado pelo borne +5V e o
plo negativo ao borne indicado por GND (terra).
9 Qual o procedimento adequado que deveria ser feito para acionar um display?
..........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
68
Objetivos:
1 Observar o funcionamento de um conversor Decimal em BCD.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 10: BCD DECIMAL;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Codificadores executam funes inversos as dos decodificadores, ou seja, codificam
um sinal na forma de um cdigo digital. Assim, por exemplo, uma calculadora recebe
entrada cdigo decimal; este codificado na linguagem prpria da mquina que opera
em binrio.
O codificador possui mais entradas que sadas e o decodificador possui mais
sadas que entradas.
Na figura a seguir est mostrado o diagrama lgico simplificado de um codificador
decimal para cdigo BCD.
69
Parte experimental
2 Conecte a alimentao com o plo positivo de +5V indicado pelo borne +5V e o
plo negativo ao borne indicado por GND (terra).
+VCC = nvel lgico alto 1 (um), GND = nvel lgico baixo 0 (zero)
4 Aplique um nvel lgico alto nas entradas do codificador Decimal BCD conforme
solicitada na tabela.
6 Complete a tabela 1.
71
72
Objetivos:
1 Familiarizar com circuito decodificador de display.
2 Observar o funcionamento de um Decodificador de display de sete segmentos.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 11: DECODIFICADOR DE 7 SEGMENTOS;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Display de 7 segmentos
O display de sete segmentos um dispositivo eletrnico largamente utilizado pela
industria para a visualizao e indicao de valores numricos em equipamentos e
instrumentos. Para um display de 7 segmentos indica numerais de 0 9. O sinal
binrio deve ser composto por quatro bits. Estes dados de quatro bits devem ser
decodificados por um decodificador de sete segmentos, por exemplo, o CI CD4511.
H tambm em alguns display um ponto decimal que deve ser habilitado parte por
intermdio de um pino DP. Na tabela a seguir ilustra os dados do CI.
73
Parte experimental
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
74
9 Mea a tenso aos bornes correspondentes Sada para Display e anote o nvel
lgico na tabela.
10 Desligue a conexo
do +5V e conecte ao GND.
Observe o efeito no display e descreva a ocorrncia.
...........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
11 Retorne a conexo
novamente ao +5V.
16 Descreva a ocorrncia.
...........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
...........................................................................................................................................
76
ED 12: ULA
Unidade Lgica e Aritmtica de 4 bits
Objetivo:
Analisar e comprovar o funcionamento de uma Unidade Lgica e Aritmtica (ULA).
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 12: ULA - 4 BITS;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
77
Funes aritmticas
M = 0 e Cn = 1
A
S3
S2
S1
S0
Funes lgicas
M=1
A +B
A+B
AB
A +B
menos 1
AB
A mais AB
(A + B) mais AB
AB
A menos B menos 1
AB
AB menos 1
A +B
A mais AB
A B
A mais B
( A + B) mais AB
AB
AB menos 1
A mais A
A +B
(A + B) mais A
A+B
( A + B) mais A
A menos 1
Podemos conectar mais de uma ULA para executar operaes com palavras de mais
de 4 bits. Cn o pino de entrada de vai um, e Cn + 4 o pino de sada o pino de
sada de vai um. Os pinos P e G so Geradores de sinais (P propagador de vai um
G gerador de vai um). So usados onde altas velocidades de operaes so exigidas,
necessitando de sinais de vai um entre duas ULAs.
A seguir temos a pinagem e o diagrama interno do CI 74181
78
79
Parte experimental
1 Coloque a placa ULA - 4 BITS no bastidor eletrnico digital.
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
3 Ligue o circuito conforme o diagrama a seguir, por intermdio de cabinhos de
conexo.
80
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 3
decimal = 2
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 6
decimal = 5
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
81
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 9
decimal = 5
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 6
decimal = 3
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
82
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 6
decimal = 3
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 6
decimal = 4
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
83
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 3
decimal = 4
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
S2
S1
S0
B3
B2
B1
B0
A3
A2
A1
A0
PB7
PB6
PB5
PB4
PB3
PB2
PB1
PB0
decimal = 2
decimal = 4
F3
F2
F1
F0
D3
D2
D1
D0
decimal =
84
Objetivo:
Observar o funcionamento de um contador assncrono.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 13: CONTADOR ASSNCRONO;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Contadores
Contadores so circuitos digitais que funcionam sob o comando de clock.
So utilizados principalmente para contagens, gerao de palavras, divises de
freqncia, medies de freqncia e tempo e gerao de formas de onda.
Os contadores so basicamente divididos em Contadores Assncronos e Sncronos.
Contadores Assncronos
Os Contadores Assncronos so caracterizados por possuir o seu clock gerado por
estgios anteriores, o que os tornam mais simples de serem utilizados pois podem ser
conectados uns aos outros possibilitando contagens (ou divises de freqncia)
maiores.
Contador de Pulso
O Contador Assncrono mais comum composto basicamente de 4 Flip-Flops JK, os
quais possuem as entradas J e K interligadas ao Nvel Lgico 1. Os pulsos a serem
contados so inseridos a partir do pino clock do primeiro Flip-Flop e os pinos de clock
dos demais so ligados ao pino Q (sada) do Flip-Flop anterior, assim como
mostrado na figura a seguir:
85
A tabela a seguir mostra os estados das sadas de acordo com os pulsos de entrada.
Podemos com estes dados escrever a seguinte Tabela Verdade.
86
SAIDAS
Pulsos de
entrada
Q3
Q2
Q1
Q0
10
11
SAIDAS
Pulsos de
entrada
Q3
Q2
Q1
Q0
12
13
14
15
16
17
Contador de Dcada
O Contador de Dcada o circuito que efetua a contagem em binrio, de zero a nove,
(dez algarismos), isso significa seguir a seqncia do cdigo de 0000b a 1001b.
Para confeccionarmos este circuito, basta acrescentar ao contador anterior as ligaes
que provm da porta NAND mostrada na figura a seguir:
Notamos pela figura que a porta NAND s ter 0 em sua sada se todas as suas
entradas forem iguais a 1. Situao esta que ser satisfeita quando as sadas
assumirem o valor 1010b fazendo portanto com que os Flip-Flops sejam zerados e
ciclo comece novamente, como mostra a tabela a seguir:
87
SAIDAS
Pulsos de
entrada
Q3
Q2
Q1
Q0
10
11
Contador de 0 a n
Como j visto no Contador de Dcada, podemos implementar Contadores de 0 a 9 por
exemplo. Usando o mesmo processo, podemos criar Contadores de 0 a n.
Para exemplificar, vamos elaborar um contador de 0 a 5, ou seja, depois que o
contador estiver assumido o valor 101b e receber mais um pulso ele dever ser
resetado e portanto comeando novamente a contagem.
Neste caso para que a porta NAND tenha 0 em sua sada para que possa resetar os
Flip-Flops necessrio que suas entradas sejam todas 1.
Sabemos que para que o ltimo valor a ser contado seja 101b, devemos fazer com
que quando o contador assumir o valor 110b (6) todas as sadas sejam resetadas.
O circuito a seguir ilustra um contador de 0 a 5.
88
Pulsos de
entrada
Q3
Q2
Q1
Q0
10
11
12
13
14
15
16
17
89
90
Parte experimental
1 Coloque a placa CONTADOR ASSNCRONO no bastidor eletrnico digital.
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
3 Ligue o circuito Contador de Pulso conforme o diagrama a seguir, por intermdio
de cabinhos de conexo.
91
92
93
94
Objetivo:
Observar o funcionamento de um conversor Analgico / Digital.
Material utilizado:
- Bastidor de Sistema de Treinamento em Eletrnica Digital (DeLorenzo);
- Mdulo 14: CONVERSOR A/D;
- Resistor 10k;
- Capacitor 1uF;
- Diodo 1N4004;
- Multmetro digital;
- Cabinhos de conexo.
Introduo terica
Conversor Analgico/Digital
Processo de Converso Analgico/Digital consiste basicamente em aplicar uma
informao analgica em um conversor e recolher na sada uma informao digital
correspondente.
Um Conversor A/D requer um certo tempo para converter um sinal analgico em um
sinal digital correspondente na sada, portanto se houver qualquer variao do sinal de
entrada o conversor poder apresentar erros.
Para tanto se tem na entrada do conversor um circuito denominado sample and hold
(amostra e reteno) para que a cada converso, a entrada fique isolada do circuito
interno, j que este j possui o sinal de amostra.
A figura a seguir ilustra o diagrama em blocos do CI ADC 0808.
95
Pela figura notamos que este CI possui 8 entradas as quais so multiplexadas por
3 bits de endereos, um comparador, um sistema de controle, o registrador de
aproximao sucessiva, uma rede R-2R de resistores os quais forma um Conversor
D/A, um conjunto de trs chaves que permitem o chaveamento da rede de resistores e
um latch de sada o qual ativado pelo circuito de controle assim que o comparador
tiver em sua sada uma mudana de estado.
Quando a converso iniciada, o bit mais significativo do contador ativado, no caso
o bit 2 o qual far com que o Conversor D/A indique no comparador a tenso
correspondente, se esta for maior que o sinal de amostra, o contador desativar o bit 2
e ativar o bit 1, se este corresponder a um sinal menor que o sinal de amostra, o
contador ativar o bit 0 portanto sem nenhuma comparao mais a fazer o circuito
ativar o latch de sada e portanto finalizando a converso.
96
Parte experimental
1 Coloque a placa CONVERSOR A/D no bastidor eletrnico digital.
2 Alimente o circuito com o plo positivo +5V e o plo negativo ao GND da placa.
3 Ligue o circuito conforme o diagrama a seguir por intermdio de cabinhos de
conexo.
97
D6
D5
D4
D3
D2
D1
D0
D6
D5
D4
D3
D2
D1
D0
D2
D1
D0
D6
D5
D4
D3
98
Potencimetro em 100%
D7
D6
D5
D4
D3
D2
D1
D0
99