Você está na página 1de 7

Captulo 2 Teorema de De Morgan

CAPTULO 2
TEOREMA DE DE MORGAN
INTRODUO
Basicamente, o teorema de De Morgan permite a execuo de uma expresso Booleana
usando determinados tipos de gates, por exemplo NO-E ou ento NO-OU. O teorema
funciona da seguinte maneira:
A+B=A.B
A.B= A+B
Isto est mostrado em smbolos na figura 1.

Figura 1 - Teorema de De Morgan


Deste modo podemos passar de um tipo de funo a outra pela aplicao do Teorema de De
Morgan.

OBJETIVO
Verificar experimentalmente a validade do Teorema de De Morgan.

MATERIAL NECESSRIO
Placa de experincias ED-02;
Mdulo Universal 2000.

PROCEDIMENTO
Todas as experincias relatadas neste captulo esto prontas na placa ED02. Para selecionar a
experincia desejada, deve-se colocar as chaves I e J nas seguintes posies:

Datapool Eletrnica

Captulo 2 Teorema de De Morgan

Experincia
1

Chave I

Chave J

Descrio
Equivalncia entre as funes NO-E e
OU (duas entradas)
Equivalncia entre as funes NO-OU
e E (duas entradas)
Equivalncia entre as funes NO-E e
OU (trs variveis)
Equivalncia entre as funes E e NOOU (trs variveis)

Figura 2 - Tabela de descrio das experincias

EXPERINCIA 1 : EQUIVALNCIA ENTRE AS FUNES NO-E E OU (DUAS


ENTRADAS)

A chave TTL/CMOS deve estar na posio TTL, caso contrrio a placa de


experincias poder ser danificada.

1.
2.
3.
4.
5.
6.

Desligar o Mdulo Universal 2000;


Colocar a chave TTL/CMOS na posio TTL;
Encaixar a placa de experincias ED02 no SLOT H do Mdulo Universal 2000;
Ligar o Mdulo Universal;
Colocar as chaves I e J na posio ;
Os circuitos a serem verificados sero os das figuras 3 e 4:

A
B

L0

Figura 3 Implementao da funo A . B

A
L1
B

Figura 4 - Implementao da funo

Datapool Eletrnica

A+ B

Captulo 2 Teorema de De Morgan

7. Completar a tabela da figura 5:


ENTRADAS
A
B

1
1

1
1

SADA L

SADA L1

Figura 5 Tabela Verdade das sadas L e L1

8. Concluso:
Atravs dos resultados obtidos na figura 5, observa-se a igualdade entre os sinais em L
e L1, comprovando a validade do Teorema de De Morgan. Observa-se ainda que a
mudana da funo NO-E para a funo OU foi seguida pela inverso das duas
entradas. Os resultados obtidos so mostrados na forma de smbolos lgicos na figura 6:

Figura 6 - a) Representao Simblica do circuito montado - b) Identidade pelo Teorema


de De Morgan

EXPERINCIA 2 : EQUIVALNCIA ENTRE AS FUNES NO-OU E E (DUAS


ENTRADAS)

A chave TTL/CMOS deve estar na posio TTL, caso contrrio a placa de


experincias poder ser danificada.

1.
2.
3.
4.
5.
6.

Desligar o Mdulo Universal 2000;


Colocar a chave TTL/CMOS na posio TTL;
Encaixar a placa de experincias ED02 no SLOT H do Mdulo Universal 2000;
Ligar o Mdulo Universal;
Colocar as chaves I na posio e J na posio 1;
Os circuitos a serem verificados sero os das figuras 7 e 8:

Datapool Eletrnica

Captulo 2 Teorema de De Morgan

L0

Figura 7 - Implementao da funo A + B


A
L1
B

Figura 8 - Implementao da funo A . B


7. Completar a tabela da figura 9:
ENTRADAS
A
B

1
1

1
1

SADA L

SADA L1

Figura 9 Tabela Verdade das sadas L e L1


8. Concluso:
Atravs dos resultados obtidos na figura 9, observa-se a igualdade entre os sinais em L
e L1, comprovando a validade do Teorema de De Morgan. Observa-se ainda que a
mudana da funo NO-OU para E foi acompanhada pela inverso das duas entradas.
Os resultados obtidos so mostrados na forma de smbolos lgicos na figura 10:

Figura 10 - a) Representao Simblica do circuito montado - b) Identidade pelo


Teorema de De Morgan

Datapool Eletrnica

Captulo 2 Teorema de De Morgan

EXPERINCIA 3 : EQUIVALNCIA ENTRE AS FUNES OU E NO-E (TRS


VARIVEIS)

A chave TTL/CMOS deve estar na posio TTL, caso contrrio a placa de


experincias poder ser danificada.

1.
2.
3.
4.
5.
6.

Desligar o Mdulo Universal 2000;


Colocar a chave TTL/CMOS na posio TTL;
Encaixar a placa de experincias ED02 no SLOT H do Mdulo Universal 2000;
Ligar o Mdulo Universal;
Colocar as chaves I na posio 1 e J na posio ;
Os circuitos a serem verificados so os das figuras 11 e 12:
A
B
L0

Figura 11: Circuito da Expresso Boleana A . B + C


A
B

L1

Figura 12: Circuito da Expresso Boleana A . B . C


7. Completar a tabela da figura 13:

1
1
1
1

ENTRADAS
B

1
1

1
1

SADA L

SADA L1

Figura 13 : Tabela verdade das sadas L e L1


Datapool Eletrnica

Captulo 2 Teorema de De Morgan

8. Concluso:
Atravs dos resultados obtidos na figura 13, deve ser observada a igualdade entre os
sinais em L e L1, comprovando a validade do Teorema de De Morgan. A mudana da
funo OU para NO-E foi acompanhada pela inverso das entradas desta porta NOE, sendo que agora uma destas entradas uma expresso lgica.

EXPERINCIA 4: EQUIVALNCIA ENTRE AS FUNES E E NO-OU (TRS


VARIVEIS)

A chave TTL/CMOS deve estar na posio TTL, caso contrrio a placa de


experincias poder ser danificada.

1.
2.
3.
4.
5.
6.

Desligar o Mdulo Universal 2000;


Colocar a chave TTL/CMOS na posio TTL;
Encaixar a placa de experincias ED02 no SLOT H do Mdulo Universal 2000;
Ligar o Mdulo Universal;
Colocar as chaves I e J na posio 1;
Os circuitos a serem verificados so os das figuras 14 e 15:

A
C

L0

Figura 14 : Circuito da Expresso Boleana (A + C) . B

A
C

L1

Figura 15 : Circuito da Expresso Boleana A + C + B

Datapool Eletrnica

Captulo 2 Teorema de De Morgan

7. Completar a tabela da figura 16:

1
1
1
1

ENTRADAS
B

1
1

1
1

SADA L

SADA L1

Figura 16: Tabela verdade das sadas L e L1


8. Concluso:
Atravs dos resultados obtidos na figura 16, deve ser observada a igualdade entre os
sinais em L e L1, comprovando a validade do Teorema de De Morgan. A mudana da
funo E para NO-OU foi acompanhada pela inverso das entradas desta porta NOOU, sendo que agora uma destas entradas uma expresso lgica.

Datapool Eletrnica

Você também pode gostar