Escolar Documentos
Profissional Documentos
Cultura Documentos
MDULO
PRTICAS DE LABORATRIO
DE ELETRNICA
PLE
1.edio
Rio de Janeiro
2009
1
PLE
______ exemplares
SUMRIO
APRESENTAO ............................................................................................................
U N I D AD E 1
1.1
11
1.1.1
1.1.2
1.2
11
12
14
1.2.1
1.2.2
1.3
14
14
17
1.3.1
1.3.2
17
17
U N I D AD E 2 O p e r a o e Ap l i c a o d o D i o d o R e t i f i c a d o r e O p t o e l e t r n i c o .................................................................................................
2.1
Tarefa 01 Polarizao Esttica e Dinmica do Retificador ..........................
19
2.1.1
2.1.2
19
19
2.1.3
2.1.4
2.2
19
21
23
2.2.1
2.2.2
23
23
2.2.3
2.3
24
24
2.3.1
24
2.3.2
2.3.3
2.4
25
25
26
2.4.1
2.4.2
2.4.3
26
26
26
2.4.4
2.4.5
27
27
11
19
3
PLE
2.5
28
2.5.1
28
2.5.2
2.5.3
2.6
28
29
30
2.6.1
2.6.2
2.6.3
30
31
31
2.6.4
2.6.5
2.6.6
32
32
33
2.6.7
2.7
Projeto ....................................................................................................................
Tarefa 07 Regulador com Zener .....................................................................
34
35
2.7.1
35
2.7.2
2.7.3
35
35
2.7.4
2.8
36
37
2.8.1
37
2.8.2
2.8.3
2.9
37
37
39
2.9.1
2.9.2
2.9.3
2.10
39
39
39
40
40
40
41
43
44
44
44
45
U N I D A D E 3 P o l a r i z a o e A p l i c a e s d o T r a n s i s t o r B i p o l a r ( T J B ) ...
3.1
Tarefa 01 Teste do TJB .................................................................................
47
3.1.1
3.1.2
47
47
3.1.3
3.2
47
49
3.2.1
49
3.2.2
3.2.3
49
49
47
3.3
52
3.3.1
52
3.3.2
3.3.3
3.3.4
3.4
52
52
52
53
3.4.1
3.4.2
53
53
3.4.3
3.4.4
3.5
53
53
55
3.5.1
3.5.2
3.5.3
55
55
55
U N I D AD E 4 O p e r a o e Ap l i c a e s d o T r a n s i s t o r d e E f e i t o d e
C a m p o d e J u n o ( J F E T ) ............................................................
4.1
Tarefa 01 Operao do JET como chave analgica ....................................
59
59
4.1.1
59
4.1.2
4.2
59
60
4.2.1
60
4.2.2
4.2.3
4.3
60
61
62
4.3.1
4.3.2
4.3.3
62
62
62
U N I D A D E 5 C i r c u i t o s L g i c o s ...........................................................................
5.1
Tarefa 01 Portas lgicas ................................................................................
63
63
5.1.1
5.1.2
63
63
5.1.3
5.2
64
66
5.2.1
66
5.2.2
5.2.3
5.3
66
66
69
5.3.1
5.3.2
5.3.3
69
69
69
5
PLE
U N I D A D E 6 C i r c u i t o s S e q e n c i a i s ..................................................................
6.1
Tarefa 01 FLIP FLOPS RS ............................................................................
71
71
6.1.1
6.1.2
6.1.3
6.2
71
72
72
74
6.2.1
6.2.2
74
74
6.2.3
6.3
75
76
6.3.1
76
6.3.2
6.3.3
6.4
76
77
78
6.4.1
6.4.2
78
78
6.4.3
6.5
79
80
6.5.1
80
6.5.2
6.5.3
6.6
80
80
82
6.6.1
6.6.2
6.6.3
6.7
82
83
83
84
6.7.1
6.7.2
84
85
6.7.3
6.8
85
86
6.8.1
86
6.8.2
6.8.3
6.9
87
87
88
6.9.1
6.9.2
88
89
6.9.3
6.10
89
90
91
91
92
U N I D A D E 7 T i r i s t o r e s ..........................................................................................
7.1
Tarefa 01 Operao do TRIAC ........................................................................
93
93
7.1.1
7.1.2
7.1.3
7.2
93
93
94
97
7.2.1
7.2.2
97
97
7.2.3
7.3
97
99
7.3.1
99
7.3.2
7.3.3
99
100
R E F E R N C I A S B I B L I O G R F I C A S ........................................................................
101
AN E X O S :
UNIDADE 1
UNIDADE 2
UNIDADE 3
UNIDADE 5
UNIDADE 6
..................................................................................................................
. ................................................................................................................
103
107
..................................................................................................................
..................................................................................................................
..................................................................................................................
111
114
122
7
PLE
APRESENTAO
O cotidiano do professor na sala de aula , fundamentalmente, explorado por uma
codificao constituda de contedos deterministas produo do conhecimento. Assim, a
aprendizagem dos educandos torna-se real quando eles so sujeitos da construo e da
reconstruo dos saberes ensinados.
A grande oportunidade de os educandos serem partcipes do processo ocorre durante as
aulas prticas, pois, a partir da, que se percebe a relao que existe entre a execuo da
tarefa e os contedos tericos que foram apresentados em sala de aula e sua integrao com
base na aprendizagem dos alunos. Por isso que as aulas prticas de laboratrio so muito
importantes, pois o momento fundamental para reflexo crtica do professor e do aluno.
pensando criticamente que se pode melhorar a aprendizagem. Paulo Freire (2002) diz que
ensinar no transferir conhecimento, mas criar condies para que o aluno tenha
possibilidades da sua prpria produo e construo.
Portanto, no laboratrio, o aluno no se mantm numa situao receptiva, mas toma
parte ativa na formulao das questes propostas nas tarefas, aprende a fazer, descobre o
valor construtivo do seu trabalho e de sua importncia, por meio de um processo dialgico
interativo preteritamente apresentado.
As aulas prticas de eletrnica devem ser realizadas, preferivelmente, depois que o
contedo pertinente tenha sido abordado em sala de aula, para que ocorra a integrao da
teoria com a prtica.
Dessa forma, ocorrer um processo qualitativo de aprendizagem, clarificando o
conhecimento atravs de reflexes da sua ao prtica e, consequentemente, um melhor
resultado na avaliao da aprendizagem (prova).
As tarefas prticas apresentadas neste trabalho foram elaboradas para atender a
diversos cursos de eletrnica que adotam um plano de ensino estruturado, que envolve os
principais conceitos de eletrnica bsica, princpios da eletrnica digital e eletrnica de
potncia.
Cada tarefa apresenta os equipamentos e componentes necessrios sua execuo.
Dentre todos os aparelhos apresentados, o Multmetro, VOM (Volt-Ohm-Miliampermetro ou
multiteste) o que apresenta a maior quantidade de aplicaes prticas, para realizao de
medidas e procedimentos que permitem testar cabos de energia e componentes eletrnicos.
Por isso de suma importncia que o aluno tenha domnio no seu manuseio.
9
PLE
10
U N I D AD E 1
1 . 1 T AR E F A 0 1 T E S T E D E C O N T I N U I D AD E C O M O M U L T M E T R O
1.1.1 Intr oduo terica da tar efa
Os multmetros analgicos medem tenses, correntes e resistncias, em vrias escalas.
Os multmetros comuns possuem normalmente trs escalas de tenso continua, trs de tenso
alternada e de trs a quatro escalas de resistncia eltrica.
Ao realizarmos uma leitura, bom que o operador esteja sempre de frente para o
instrumento e nunca visualizando de outro ngulo, para evitar o erro de PARALAXE.
Os multmetros digitais atualmente so os mais utilizados em razo da sua praticidade,
principalmente em manuteno. Com ele voc pode medir resistncias, as tenses da fonte de
alimentao e da rede eltrica, alm de acompanhar sinais sonoros.
A resistncia apresentada por um fusvel em bom estado depende das caractersticas da
liga fusvel, que normalmente inferior a 1 Ohm.
Os valores de resistncias dependem do comprimento, da espessura dos fios e de suas
resistividades.
11
PLE
Fusveis
Cabo de energia
Chaves
Interruptores
Transformadores
LDR
1.1.2.1 P rocedi mento e execu o
1) Coloque o multmetro na escala mais baixa de resistncia.
2) Encoste as pontas de prova do instrumento nos terminais do componente em teste
que deve estar fora do circuito.
3) realizada uma nica medida de resistncia cujos resultados devem ser
apresentados na tabela 1.1.
Componente
Leitura de resistncia
Fusvel
Fio
Cabo de energia
Interruptor aberto
Interruptor fechado
Chave aberta
Chave fechada
Tabela 1.1
Condies do componente
B- BOA / R -RUIM
3) Mea a resistncia entre dois terminais dos enrolamentos, at encontrar o par que
tenha maior valor. Esse par corresponde aos extremos do enrolamento.
4) Mea a resistncia de cada tomada (derivao) dos enrolamentos, tomando como
referncia um dos fios extremos.
5) Preencha a tabela 1.2.
Observe a figura 1.1 do componente, identifique os terminais dos enrolamentos e
preencha a tabela 1.2.
Figura 1.1
Trafo
Resistncia
Enrolamento
Desenho ABNT
1e2
3e4
1e 3
2e4
Tabela 1.2
13
PLE
Tabela 1.3
a 100
1 . 2 T AR E F A 0 2 C D I G O D E C O R E S
1.2.1 Intr oduo ter ica da tar efa
O cdigo de cores ( anexo1 na unidade ) utilizado para realizar a leitura terica.
Para resistores com valores acima de 10k Ohms, recomendvel no tocar as mos nas
pontas de prova do multmetro, pois a resistncia do corpo humano provocar erro na medida.
Os capacitores sero divididos em eletrolticos( polarizados) e comuns(no polarizados),
sendo do tipo polister ou cermica.A principal caracterstica a capacitncia ou seja sua
capacidade de armazenar carga eltrica e a sua tenso de trabalho ou isolao ( a mxima
tenso que pode ser aplicada no capacitor sem estour-lo ).
1.2.2 E quipamentos e Componentes a serem utiliz ados
Capacmetro
Resistores
Capacitores
1.2.2.1 Proc edi mento e execuo
14
1)
2)
3)
Caso a leitura esteja muito alta, aumente a escala de maneira proporcional, a fim de
que possa ser lida. Os resultados devem ser apresentados na tabela 1.4.
Componente
Valor Lido
Tolerncia 20%
Valor
Medido
Estado do componente
B- BOM
R- RUIM
1
2
3
4
5
6
7
8
9
Tabela 1.4
15
PLE
Componente
Leitura do Capacitor
1
2
3
Tabela 1.5
16
Componente
Leitura do Capacitor
1
2
3
Tabela 1.6
1.3
T AR E F A 0 3 M E D I D A S D E C O R R E N T E E T E N S O C O M O
M ULTME TRO
Multmetro digital
Proto Board
Resistores
Fonte de alimentao
17
PLE
Figura 1.2
Componente
Valor da tenso
calculada
Valor da tenso
medida
VAB
VBC
VCD
VAD
I1
I2
I3
Tabela 1.7
18
Valor da corrente
calculada
Valor da corrente
medida
U N I D AD E 2
O P E R A O E AP L I C A O D O D I O D O R E T I F I C AD O R E
OPTOELETRNICO
2 . 1 T AR E F A 0 1 P O L AR I Z A O E S T T I C A E D I N M I C A D O D I O D O
R E T I F I C AD O R
2.1.1 Intr oduo terica da tar efa
Conhecer as caractersticas de operao esttica de um diodo, mais especificamente o
que ocorre em sua juno quando diretamente e inversamente polarizado; calcular a
resistncia cc da juno de um diodo, as correntes e tenses de trabalho.
2.1.2 Equipamentos e componentes a ser em utilizados:
Resistores;
Proto board.
2.1.3 Pr ocedimento e execuo
1) Usando o multmetro, mea inicialmente as resistncias, direta e reversa, de um diodo
19
PLE
1N4002. Se o diodo estiver em bom estado de funcionamento, voc dever obter uma razo
acima de 1.000:1 nas medidas reversa/direta do diodo.
2) A seguir, monte o circuito da figura 2.1, com um resistor limitador de corrente (RS) de
1k. Para cada valor de tenso listado na tabela 2.1, mea e anote as tenses VF e as
correntes IF no diodo.
O resistor RS atuar como proteo da fonte, caso o diodo entre em curto, isto , limitar
a corrente que circular pelo circuito.
Vcc (V)
VF(VS) (V)
IF (mA)
(
)
0
0,5
1,0
2,0
4,0
6,0
8,0
10,0
15,0
20,0
Tabela 2.1
3) Inverta a polaridade da fonte de tenso. Para cada valor de tenso listado na tabela
2.2, mea e anote os valores de VR e IR do diodo.
Calcule e anote os valores de resistncia cc reversa do diodo para cada valor de tenso
Plote os valores obtidos nas tabelas 2.1 e 2.2 e desenhe a curva caracterstica do
20
Vcc (V)
IR (
A)
VR (V)
RR (
)
-1,0
-5,0
-15,0
-20,0
Tabela 2.2
Circuitos
I (calculada)
I (medida)
Circuito 2.2
Circuito 2.3
Tabela 2.3
21
PLE
CONDIO
VRL (calculada)
VRL (medida)
Diodo normal
Diodo em curto
Diodo aberto
Tabela 2.4 - Verificao de defeitos.
b) 0,7V.
c) 1V.
d)1,2V.
2 . 2 T A R E F A 0 2 RE TIFIC AD OR DE M EI A OND A
2.2.1 Intr oduo ter ica da tarefa
Conhecer as caractersticas de operao dinmica de um diodo, mais especificamente, o
que ocorre em sua juno quando diretamente e inversamente polarizado, com uma tenso
AC. Analisar o processo de retificao de meia onda, calculando as tenses AC e VMDC na
carga, bem como verificar a forma de onda de sada.
2.2.2 E quipamentos e Componentes a serem utiliz ados
Transformador 12 + 12V
Resistor 1kOhm
Osciloscpio
23
PLE
Grandeza
Vef
PIV
Vmdc
Idc
Frequncia de sada
Valor Medido
V/T
XXXXXXXXXXXXX
V/T
XXXXXXXXXXXXX
V/T
XXXXXXXXXXXX
Tabela 2.5
24
Resistor 1kOhm
Osciloscpio
Fusvel 0,1 A
Grandeza
Parmetro
Vef
PIV
PIV
Vmdc
Idc
Frequncia de sada
Valor calculado
Valor Medido
V/T
XXXXXXXXXXXX
V/T
XXXXXXXXXXXX
V/T
XXXXXXXXXXXX
V/T
XXXXXXXXXXXX
Tabela 2.6
25
PLE
Transformador 12 + 12V CT
Resistor 1kOhm
Osciloscpio
Fusvel 0,1 A
Figura 2.7
Grandeza
26
Vef
PIV
PIV
PIV
PIV
Valor medido
Vmdc
Idc
Frequncia de sada
V/T
XXXXXXXXXXXXX
V/T
XXXXXXXXXXXXX
V/T
XXXXXXXXXXXX
V/T
XXXXXXXXXXXX
V/T
XXXXXXXXXXXX
V/T
XXXXXXXXXXXX
Tabela 2.7
Defeitos
Vcc (calc.)
f (calc.)
Vcc
(medido)
f (medida)
DIODO ABERTO
SECUNDRIO EM CURTO
Tabela 2.8 Verificao de Defeitos.
2.4.5 P r ojeto
1) Projete um retificador de onda completa em ponte, que apresente as seguintes
caractersticas:
a) tenso mdia na carga: 10,8V;
27
PLE
Parmetro
Vef
PIV
Vdc
Idc
Frequncia de sada
Resistncia de carga
RL
Calculado
Medido
2 . 5 T AR E F A 0 5 F I L T R AG E M C AP A C I T I V A
2)
Observe a figura 2.8, suponha que a tenso no secundrio seja de 12V, que RL seja
igual a 1K e o capacitor seja igual a 47F. Calcule e anote na tabela 2.11 os valores
de cada grandeza listada.
28
3)
e C=47F.
4)
5)
6)
e repita os procedimentos b, c.
1 transformador com tomada central, 127V -12 +12, 600mA, com fusvel de 100mA
no primrio.
2 resistores: 1K , 10K
(1/2W)
1 osciloscpio
Figura 2.8
Valor da resistncia
Primrio
Secundrio
Tabela 2.10
Grandeza
Valor Calculado
Valor medido
29
PLE
Grandeza
Valor Calculado
Valor medido
Grandeza
Valor Calculado
Valor medido
2 . 6 T AR E F A 0 6 D O B R AD O R D E T E N S O
30
1 transformador com tomada central, 127V -12 +12, 600mA, com fusvel de 100mA
no primrio.
1 resistor: 1K5
, (1/2W)
1 osciloscpio
Figura 2.9
Valor Medido
RPRIMRIO
RSECUNDRIO (secundrio 1)
RSECUNDRIO (secundrio 2)
RSECUNDRIO (secundrio 1 + secundrio 2)
Tabela 2.14 Resistncia dos enrolamentos do transformador .
31
PLE
Grandeza
Calculado
Medido
12,6V
1 transformador com tomada central, 127V 12 +12, 600mA, com fusvel de 100mA
no primrio.
1 resistor: 1K5
, (1/2W)
1 osciloscpio
32
Figura 2.10
Valor Medido
RPRIMRIO
RSECUNDRIO (secundrio 1)
RSECUNDRIO (secundrio 2)
RSECUNDRIO (secundrio 1 + secundrio 2)
Tabela 2.16 Resistncia dos enrolamentos do transformador.
Grandeza
Tenso eficaz no secundrio (Es1 ou Es2)
Calculado
medido
12,6V
Vdc
Medido
Vr
Vdc
Vr
C1 aberto
D2 aberto
C2 aberto
D2 ligado e C2
aberto
Tabela 2.18
2.6.7 Pr ojeto
1) Calcule o valor de um capacitor de filtro, para o circuito dobrador de tenso de 1/2
onda dessa experincia, a fim de obter uma tenso de ondulao de pico a pico de
aproximadamente 10%, com uma carga de 3k. Anote os valores calculados na tabela 2.19.
2) Monte o circuito que voc projetou, mea e anote os valores listados na tabela 2.19.
CIRCUITO DO PROJETO
Grandeza
Calculado
Medido
12,6V
sem anotao
34
2 . 7 T AR E F A 0 7 R E G U L AD O R C O M Z E N E R
1 resistor: 180
, (1/2W)
Figura 2.11
35
PLE
VE
Vout
(calculada)
Vout (medida)
0V
2V
4V
6V
8V
10V
12V
14V
Tabela 2.20
VE
IZ (calculada)
RZ(calculada)
0V
2V
4V
6V
8V
10V
12V
14V
Tabela 2.21
Defeito
Vout
(calculada)
Vout (medida)
Diodo em curto
Diodo aberto
RS aberto
Diodo invertido
Tabela 2.22
2 . 8 T AR E F A 0 8 R E G U L A D O R C O M Z E N E R E M F O N T E S D E
A L I M E N T A O
2.8.1 Intr oduo terica da tar efa
Existem circuitos eletrnicos cuja finalidade melhorar o desempenho das fontes de
alimentao, fornecendo um valor preestabelecido de tenso de sada, independentemente das
variaes que ocorrem na corrente de carga na tenso da linha de alimentao CA.
Normalmente, esses circuitos so denominados de reguladores de tenso, embora
sejam, na realidade, reguladores e estabilizadores de tenso.
A funo do regulador de tenso fornecer na sada uma tenso que seja a mais
constante possvel, apesar da ondulao da tenso de entrada e das variaes na corrente de
carga.
2.8.2 Equipamentos e componentes utiliz ados
1 osciloscpio
2.8.3 Pr ocedimento e execuo
1) Monte o circuito da figura 2.12.
a) Energize o circuito.
b) Determine com o voltmetro o valor da tenso na resistncia limitadora de corrente do
Zener.
Vz = ---------V
37
PLE
IL = --------
VRL = -------- V
h)
Sem o diodo Zener e o capacitor no circuito, observe a forma de onda de sada para
cada valor de RL, registrando o seu valor de pico a pico.
i)
j)
Conecte o diodo Zener no circuito e observe a forma de onda de sada para cada
valor de RL, registrando o seu valor de pico a pico.
k)
l)
Figura 2.12
38
2 . 9 T AR E F A 9 R E G U L AD O R C O M C I
2.9.1 Introduo terica da tarefa
Existem circuitos integrados que fazem toda a regulao da tenso de sada de uma
fonte de CC de forma simples e muito eficiente. Esses circuitos integrados reguladores ou
estabilizadores de tenso podem fornecer uma tenso de sada fixa ou varivel.
O regulador de tenso com sada fixa mais utilizado o de trs terminais com
encapsulamento TO-220 da famlia 78XX e 79XX. O prefixo 78 indica regulador de tenso
positiva e o 79 identifica o regulador de tenso negativa.
Ele possui limitao interna de corrente, rea de segurana de compensao de
temperatura e proteo contra curto-circuito na sada. Se for usado com dissipador de calor
adequado, pode fornecer carga corrente superior a 1 A.
2.9.2 E quipamentos e componentes utiliz ados
1 Ci regulador 7805
1 Transformador 127V/12V
1 Capacitor de 100nfd
1 osciloscpio
2.9.3 Pr ocedimento e execuo
1) Monte o circuito da figura 2.13
2) Energize o circuito
3) Determine o valor da corrente de entrada (In).
In= -------A
4) Determine o valor da corrente sada
IL= ---------A
5) Determine o valor da tenso de sada.
Vs= ----------V
6) Considere o mesmo circuito, apenas coloque a carga em paralelo com o capacitor de
100nfd .
39
PLE
Vs = ----------V
Figura 2.13
2 . 1 0 T AR E F A 1 0 D I O D O L E D E I N D I C AD O R D E 0 7 S E G M E N T O S
2.10.1 Intr oduo ter ica da tarefa
Este dispositivo optoeletrnico largamente utilizado como sinalizador. Atualmente j
existem LEDS de alta potncia que esto ocupando o espao das lmpadas incandescentes.
Esses LEDS so da Philips Lumileds Lighting Systems e so chamados de Luxeon Rebel.
Possuem um grande potencial para todo tipo de aplicao de iluminao, em que as lmpadas
fluorescentes e incandescentes, pouco eficientes, esto sendo substitudas por fonte de luz
mais inteligente.
O LED, quando polarizado diretamente, emite luz na banda visvel do espectro de
frequncia. O tipo de material utilizado na fabricao que determina a cor da luz irradiada.
Pela mistura de vrios materiais, consegue-se obter LEDS azuis, verdes, amarelos, laranja,
vermelho, branco e infravermelho.
O LED apresenta vrias vantagens, alm das mecnicas, sobre as lmpadas
incandescentes de sinalizao convencional: elevado tempo de vida til (chegando a 30 anos),
ausncia de transientes no momento de sua energizao o que no ocorre com as lmpadas
incandescentes que possuem corrente inicial, dez vezes maior que a nominal, rpido
acendimento.
A queda de tenso tpica dos LEDS situa-se entre 1,1V a 3,0V para correntes entre 5mA
a 50mA (e 350mA de potncia). A queda de tenso exata depende da cor, tolerncia e
temperatura. Quando desconhecemos o valor exato da queda de tenso, utilizamos 2V para
efeito de projeto.
2.10.2 E quipamentos e componentes utiliz ados
1 gerador de sinais.
osciloscpio.
2.10.3 Pr ocedimento e execuo
1)
Isso o LED. Observe que um dos lados do encapsulamento tem um chanfrado. Isto
2)
Figura 2.14
3)
4)
5)
6)
7)
41
PLE
Corrente
10ma
Tenso
Corrente
10ma
20ma
20ma
30ma
30ma
40ma
40ma
Tabela 2.23
Tenso
Tabela 2.24
8)
Com auxlio do multmetro ajuste a tenso pico a pico em 8V e mea a tenso eficaz
(RMS) de Vin.
9)
Figura 2.15
42
Figura 2.16
43
PLE
3)
4)
Observe a figura 2.18. Quais pinos devero ser aterrados para que o indicador
mostre o digito zero?
5)
Figura 2.18
2 . 1 1 T AR E F A 1 1 F O T O R R E S I S T O R
2.11.1 Intr oduo ter ica da tarefa
O fotorresistor um componente semicondutor composto de sulfeto de cdmio (CdS) e o
seleneto de cdmio (CdSe), cuja resistncia varia (linearmente) com a intensidade da luz
incidente. medida que a luz sobre o fotorresistor aumenta de intensidade, a resistncia
diminui. Portanto, a tarefa proposta tem o objetivo de estudar o efeito da intensidade, da luz
sobre um fotorresistor.
2.11.2 E quipamentos e componentes utiliz ados
1 Fotorresistor.
2.11.3 Pr ocedimentos e execuo
1)
2)
Figura 2.19
3)
Figura 2.20
4)
Utilize uma lmpada de 40W 60W na sada do VARIAC. Ligue o VARIAC e ajusteo para 0V. A lmpada ficar apagada. Coloque a lmpada a aproximadamente
10cm do fotorresistor e de frente para ele. No mude mais a posio da lmpada e
do fotorresistor.
5)
Mea a resistncia do fotorresistor para esse nvel de tenso (0V), anote na tabela
2.25.
6)
7)
8)
9)
10) Concluses.
45
PLE
Etapa
Tenso na lmpada
e
f
g
h
i
Tabela 2.25
46
Resistncia do fotorresistor
U N I D AD E 3
P O L AR I Z A O E AP L I C A E S D O T R AN S I S T O R B I P O L AR
3 . 1 T AR E F A 0 1 T E S T E D O T R AN S I S T O R B I P O L AR
Proto board
3.1.3 Procedimentos e execuo
1) Baseado na figura 3.1, coloque o multmetro analgico em escala de X1. Procure um
terminal que conduza igual com os outros dois. Este a base. Verificar com qual das pontas
na base o ponteiro deflexiona. Se for com a ponta preta, o transistor NPN. Se for com a
vermelha na base, o transistor PNP. Preencha a tabela 3.1.
47
PLE
Importante: O ponteiro s deve flexionar com uma das pontas na base. Se mexer com
as duas pontas na base, significa que o transistor est em curto. Se no mexer com nenhuma,
o transistor est aberto.
Figura 3.1
Modulo
TIPO DE TRANSISTOR
PNP ou NPN
Modulo 1
Modulo 2
Modulo 3
Tabela 3.1
Figura 3.2
MODULO
TIPO DE TRANSISTOR
PNP ou NPN
Identificar terminais
E/B/C
Modulo 1
Modulo 2
Modulo 3
Tabela 3.2
48
Estado do transistor
Bom /Aberto/Com fuga
3 . 2 T AR E F A 0 2 P O L AR I Z A O E S T T I C A E D I N M I C A
Proto board
Fonte de alimentao
Gerador de sinais
Resistor
Capacitor
Osciloscpio
3.2.3 Pr ocedimentos e execuo
1) Monte o circuito da figura 3.3, polarize o transistor na regio ativa, determinando e
medindo o valor dos resistores e as correntes a serem preenchidos na tabela 3.3.
DADOS:
= 100
IC = 3mA
VBE = 0,7V
Figura 3.3
49
PLE
Grandeza
Resistncia
Calculado
Resistncia
Medido
Tenso
Medida
Tenso
Calculada
Corrente
Medida
Corrente
Calculada
RC
RE
R1
R2
IB
IE
IC
VRC
VRE
VR1
VR2
VCE
VCB
Tabela 3.3
50
Figura 3.5
51
PLE
3 . 3 T AR E F A 0 3 T R AN S I S T O R C O M O C H AV E E L E T R N I C A
Proto board
Fonte de alimentao
3.3.3 Pr ocedimento e execuo
Considere o circuito da figura 3.6 e utilizando-se a corrente de base da ordem de 1/10 da
corrente de coletor no extremo superior da reta de carga, e o valor de 20mA na curva
caracterstica a corrente de base ser 1/20mA = 2mA. Com dados nesses dados, determine:
1) os valores de RC =------------e RB=----------------------------------------2) considerando VCE de saturao = 0, teremos: RC =---------------3) a corrente de base, ao abrir SW.
Figura 3.6
3.3.4 Projeto
Montar o circuito prtico da figura 3.7, analisando o que ocorre, quando em operao
com a chave SBB, na posio 1 e 2.
52
Figura 3.7
3 . 4 T AR E F A 0 4 T R AN S I S T O R C O M O F O N T E D E C O R R E N T E
3.4.1 Intr oduo terica da tar efa
Consiste em tornar a tenso de emissor fixa, resultando, assim, em uma corrente de
emissor fixa.
Pelo fato de a tenso VBE ser fixa (da ordem de 0,7V), VE seguir as variaes da tenso
de entrada (VBB), isto , se a tenso de entrada aumentar de 6V para 10V, a tenso VE (nos
extremos de RE) variar de 5,3V para 9,3V.
Ao contrrio do transistor como chave eletrnica, o ponto de operao situa-se na regio
ativa ao longo da reta de carga.
3.4.2 Equipamentos e componentes a ser em utilizados
Proto board
Fonte de alimentao
3.4.3 Pr ocedimento e execuo
Determine no circuito da figura 3.8:
1) as tenses em RC para os valores de 10 e 1000;
2) o valor de VCE nas duas condies;
53
PLE
3) o valor de Re;
4) o que ocorre com a corrente de coletor, quando houver uma variao muito grande
de RC (100 vezes).
Figura 3.8
3.4.4 Projeto
Esquematize o circuito da figura 3.9, determinando:
1) os leds L-1 e L-2 necessitam de uma corrente de quanto? Para obter uma
luminosidade ideal;
2) os leds L-1 e L-2 necessitam de uma corrente de quanto para obter uma luminosidade
ideal.
3) No entanto, se L-1 proporciona uma queda de 1,5V, enquanto que L-2 uma queda de
2,5V, poder o led 2 ter sua luminosidade diminuda por necessitar de mais tenso?
Figura 3.9
54
3 . 5 T AR E F A 0 5 T R AN S I S T O R C O M O R E G U L AD O R S R I E
Proto board
Fonte de alimentao
3.5.3 Pr ocedimento e execuo
1) Baseado no circuito da figura 3.10, preencha a tabela 3.4, construindo tambm o
grfico da tenso de sada (Vo) em funo da tenso de entrada (Vi) com os valores anotados
na tabela 3.4.
2) Comente a respeito do funcionamento do circuito regulador de tenso srie com
transistor.
Figura 3.10
55
PLE
Tenso no Zener
(VZ1)
0V
1V
2V
3V
4V
5V
5,5V
6V
6, 5V
7V
7,5V
8V
8,5V
9V
9,5V
10V
Tabela 3.4
56
Tenso de sada
(Vo)
Tabela 3.5
57
PLE
58
U N I D AD E 4
O P E R A O E AP L I C A E S D O T R AN S I S T O R D E D E F E I T O
D E C AM P O D E J U N O ( J F E T )
4 . 1 T AR E F A 0 1 O P E R A O D O J F E T C O M O C H AV E AN A L G I C A
4.1.1 Intr oduo terica da tar efa
Atua como uma chave eletrnica aberta ou fechada. Esta funo do JFET, permite
acoplar um sinal CA transmitido ou interromp-lo nos terminais de sada.
4.1.2 Equipamentos e componentes a ser em utilizados
1 Gerador de udio
3 JFETs MPF102
2 capacitores de 1uF
1 osciloscpio.
4.1.3 Pr ocedimento e execuo
1) Mea o valor da resistncia entre dreno(D) e fonte (S) do JFET.
2) Monte o circuito da figura 4.1
Figura 4.1
4.2
T AR E F A 0 2 O J F E T
V AR I A D A P E L A T E N S O
F U N C I O N AN D O
COMO
RESISTNCIA
MPF 102
Resistores
60
Proto board
4.2.3 Pr ocedimento e execuo
1) Monte o circuito da figura 4.2
2) Como a tenso VGG variada de zero at um valor mais negativo que a tenso
VGS(desligada), a Vpp na sada (Vout) da figura 4.2. variar. Essa tenso aumenta ou diminui?
3) Ajuste cada valor de VGG, listando na tabela 4.1. Mea e anote a tenso CA de sada
(Vout). Calcule e anote o valor da resistncia entre dreno (d) e fonte (s) desligado.
Figura 4.2
VGG
Vout
Rds
(desligado)
0
-0,5V
-1V
-1,5V
-2V
-2,5V
-2,5V
-3V
-3,5V
- 4V
-4,5V
Tabela 4.1
61
PLE
4 . 3 T AR E F A 0 3 C I R C U I T O D E C O N T R O L E AU T O M T I C O D E G AN H O
( C AG )
4.3.1 Intr oduo terica da tar efa
Sabendo-se que um JFET atua como um resistor varivel entre dreno e fonte,
encontramos vrias aplicaes em muitas reas onde esta propriedade til. O Controle
Automtico de Ganho, por exemplo, pode ser usado para variar o ganho de tenso de um
amplificador, quando o nvel de tenso aumentado.
4.3.2 Equipamentos e componentes a ser em utilizados
MPF 102
Resistores
Proto board
4.3.3 Pr ocedimento e execuo
1) Monte o circuito da figura 4.3.
2) Ajuste VGG at que Vout caia pela metade de seu valor. Mea e anote Vout e Vgg.
3) Repita o passo b duas vezes.
Figura 4.3
62
U N I D AD E 5
5 . 1 T AR E F A 0 1 P O R T AS L G I C AS
5.1.1 Intr oduo terica da tar efa
Os circuitos lgicos bsicos utilizados para implementao das tarefas so da famlia TTL
padro. Apesar da sua obsolescncia, esses circuitos so a base para compreenso dos
dispositivos atuais da famlia lgica (portas lgicas).
As portas lgicas so os componentes bsicos da eletrnica digital as quais operam com
dois nveis de tenso (0V e 5V). Elas so usadas para criar circuitos digitais e at mesmo
circuitos integrados complexos. Por exemplo, circuitos integrados complexos podem ser um
circuito digital completo pronto para serem usados processadores e microcontroladores so
os melhores exemplos , mas internamente esses circuitos integrados foram projetados usando
vrias portas lgicas.
5.1.2 Equipamentos e componentes a ser em utilizados
CI 7408, 7432/7404.
LED.
Proto Board.
63
PLE
Figura 5.1
Nvel lgico 1 5v
Nvel lgico 0 0V
SADA LED Y
0 apagado
Figura 5.2
PINAGEM
1e2
4e5
9 e 10
12 e 13
TABELA VERDADE
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Tabela 5.1
64
1 aceso
C B A
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
Figura 5.3
1 0 1
1 1 0
1 1 1
Tabela 5.2
2) Baseado no circuito integrado com portas OR (7432), que tem a sua pinagem
mostrada na figura 5.4, realize as seguintes etapas:
a) Montar o circuito padro da figura 5.5 e testar todas as portas lgicas do CI 7432,
completando a tabela 5.3.
Figura 5.4
Figura 5.5
65
PLE
PINAGEM
TABELA VERDADE
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
1e2
4e5
9 e 10
12 e 13
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Tabela 5.3
Figura 5.6
C B A
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Tabela 5.4
65
PLE
3) Baseado no circuito integrado com portas NOT (7404), que tem a sua pinagem
mostrada na figura 5.7, realize as seguintes etapas:
a) Montar o circuito padro da figura 5.8 e testar todas as portas lgicas do CI 7404,
completando a tabela 5.5.
Figura 5.8
Figura 5.7
PINAGEM
1
3
5
9
11
13
TABELA VERDADE
0
1
0
1
0
1
0
1
0
1
0
1
Tabela 5.5
Figura 5.9
66
B A
Expresso
Verdade
0 0
Y=
0 1
1 0
1 1
Tabela 5.6
5 . 2 T AR E F A 0 2 P O R T AS E X C L U S I V AS
5.2.1 Intr oduo terica da tar efa
Uma funo de grande importncia para o funcionamento dos circuitos lgicos digitais e
especificamente para os computadores a denominada OU-exclusivo ou, usando o termo
ingls, exclusive-OR (EXOR ou XOR). Essa funo tem a propriedade de realizar a soma de
valores binrios ou ainda encontrar o que se denomina paridade (deteco de erro, por
exemplo: quando um receptor no recebe uma informao idntica quela que foi enviada pelo
transmissor).
XOR = Ou coincidncia
5.2.2 Equipamentos e componentes a ser em utilizados
CI 7486 / 7404
LED
Proto Board
5.2.3 Pr ocedimento e execuo
Baseado no circuito integrado com portas EX OR (7486) que tem a sua pinagem
mostrada na figura 5.10, realize as seguintes etapas:
1) Montar o circuito padro da figura 5.11 e testar todas as portas lgicas do CI 7486,
completando a tabela 5.7.
66
Figura 5.11
Figura 5.10
INAGEM
1e2
4e5
9 e 10
12 e 13
TABELA VERDADE
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Tabela 5.7
2) Montar o circuito da figura 5.12 (que representa uma EX NOR), completando a tabela
5.8.
Figura 5.12
67
PLE
B A
Expresso
Verdade
0 0
Y=
0 1
1 0
1 1
Tabela 5.8
Figura 5.13
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Tabela 5.9
68
5 . 3 T AR E F A 0 3 D E C O D I F I C A D O R B C D E D I S P L AY 7 S E G M E N T O S
5.3.1 Intr oduo terica da tar efa
O circuito integrado 9368 (similar ao CI 7448) um decodificador BCD para 7 segmentos,
compatvel TTL, para displays de catodo comum. Quando se aplica nas entradas BCD (pinos
7, 1, 2 e 6) nveis lgicos correspondentes, as sadas respectivas sero acionadas.
Muitos displays numricos usam a configurao de sete segmentos para formar os
dgitos de 0 a 9, e em alguns casos, dgitos hexadecimais (A at F). Cada segmento
composto por um material que emite luz quando uma corrente circula por ele. Na maioria das
vezes, o segmento composto por um LED.
5.3.2 Equipamentos e componentes a ser em utilizados
CI 9368/ FND560
LED
Proto Board.
5.3.3 Pr ocedimento e execuo
Baseado no CI 9368, que tem a sua pinagem mostrada na figura 5.14 e no display da
figura 5.15, realize a seguinte etapa :
Montar o circuito da figura 5.16 e completar a tabela 5.10, indicando qual o nmero que
vai acender
Figura 5.14
69
PLE
Figura 5.15
Figura 5.16
0
0
0
0
0
0
0
0
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
0
0
1
1
0
0
0
1
0
1
0
1
0
1
0
1
Tabela 5.10
70
U N I D AD E 6
C I R C U I T O S S E Q E N C I AI S
6 . 1 T AR E F A 0 1 F L I P F L O P S - R S
6.1.1 Intr oduo terica da tar efa
Os flip-flops so considerados circuitos bsicos de memria e apresentam em seu
funcionamento apenas dois estados estveis. No existem, portanto, os estados
intermedirios.
A aplicao de um sinal de entrada pode mudar o dispositivo de um estado para outro e,
a qualquer momento, podemos saber qual o estado em que ele se encontra (memria),
sendo capaz de armazenar um bit.
As chamadas memrias estticas possuem milhes de bits.
Resumindo:
Um flip-flop um dispositivo que armazena um bit (0 ou 1).
O estado de um flip-flop o valor atual armazenado.
considerado um circuito sequencial, porque o valor armazenado apenas pode ser
mudado em determinado instante de tempo, controlado por um sinal de entrada chamado
clock.
Entre os diversos tipos, teremos:
FLIP FLOP RS
FLIP FLOP D
71
PLE
FLIP FLOP JK
FLIP FLOP T
6.1.2 Equipamentos e componentes a ser em utilizados
CI 7400. 7402
LED
Proto Board
Gerador de sinais
6.1.3 Pr ocedimento e execuo
1) Na figura 6.1, apresentamos a estrutura do CI 7400. Monte o circuito da figura 6.2
(FLIP-FLOP RS) e realize as seguintes etapas:
a) Complete a tabela 6.1
b) Explique o que ocorre com o FLIP FLOP, quando S e R so iguais a 0.
c) Explique o que ocorre com o FLIP FLOP, quando S e R so iguais a 1.
OBSERVAO:
1- Nvel lgico alto(1) 5V( pino 14)
2- Nvel lgico baixo(0)- 0V-Terra ( pino 7)
Figura 6.1
Figura 6.2
Tabela 6.1
72
Figura 6.4
Figura 6.3
0
0
1
1
0
1
0
1
Tabela 6.2
3) Com a estrutura do CI 7400. Montar o circuito da figura 6.5 ( FLIP-FLOP RS) e realize
as seguintes etapas:
a)
b)
c)
Figura 6.5
73
PLE
Grfico 6.1
6 . 2 T AR E F A 0 2 F L I P F L O P S D
6.2.1 Intr oduo terica da tar efa
Os flip-flops contidos no invlucro DIL de 14 pinos disparam com a transio positiva do
sinal de clock (Positive-Edge Triggered). A pinagem desse circuito integrado mostrada na
figura 6.6. A tabela verdade que apresenta o funcionamento dos flip-flops desse circuito
integrado dada na figura 6.4. Pela tabela, conclumos que a condio em que as entradas
Clear e Preset esto simultaneamente ativas no deve ser usada, pois teremos uma condio
no permitida para os flip-flops.
A frequncia mxima de operao desse circuito integrado de 25 MHz, e o consumo
da ordem de 17 mA.
6.2.2 Equipamentos e componentes a ser em utilizados
Treinador lgico.
74
Figura 6.7
Figura 6.6
CLR
0
1
1
0
0
1
0
1
1
1
1
1
CK
_Q
Tabela 6.3
g) Complete o grfico 6.2 das formas de onda para as sadas Q e Q, referentes ao FF-D
7474, objeto desta tarefa.
75
PLE
Grfico 6.2
6 . 3 T AR E F A 0 3 F L I P F L O P S J K
6.3.1 Intr oduo terica da tar efa
Os dois flip-flops deste circuito integrado, figura 6.8, tm funcionamento independente e
disparam com nvel do sinal de clock (level triggered). O invlucro DIL de 16 pinos. . Da
mesma forma que nos demais circuitos integrados desta srie, as entradas CLEAR E PRESET
devem ser mantidas em nveis lgicos definidos, para que no ocorra o funcionamento errado
do circuito.
Tambm observamos pela tabela verdade que no se pode ativar as duas entradas de
CLOCK E CLEAR ao mesmo tempo, pois isso levaria os flip-flops a uma condio no
permitida.
6.3.2 Equipamentos e componentes a ser em utilizados
Treinador lgico.
6.3.3 Pr ocedimento e execuo
1) Com a estrutura do CI 7476 da figura 6.8, monte o circuito da figura 6.9 (FLIP-FLOP
JK) e realize as seguintes etapas:
a) ligue o pino 13 ao terra e o pino 5 ao Vcc;
b) ligue a entrada do clock (pino1) ao clock do treinador lgico;
c) ligue as entradas J (pino 4) e K (pino 16) respectivamente nas chaves programas A e B
do treinador lgico;
d) ligue as entradas PR (pino 2) e CLR (pino 3) respectivamente nas chaves programas X
e Y do treinador lgico;
e) ligue as sadas Q (pino 15) e Q (pino 14) respectivamente nos indicadores de nveis
lgicos NL1 e NL2 do treinador lgico;
f) ajuste o clock para a frequncia mnima e complete a tabela 6.5 a seguir.
OBSERVAO:
a) Represente a transio de clock L-H com seta para cima;
b) Represente a transio de clock H-L com seta para baixo;
c) Represente a condio no importa (dont care) com um X.
Figura 6.9
77
PLE
PR
0
1
0
1
1
1
1
1
CLR
1
0
0
1
1
1
1
1
CK
Qn+1
Qn+1
M.O.
6 . 4 T AR E F A 0 4 F L I P F L O P S T
6.4.1 Intr oduo terica da tar efa
Um flip-flop tipo T um JK com as entradas interligadas. Portanto, seus valores s
podem ser iguais nas entradas e sempre ter uma inverso na sada Q do valor de entrada,
quando o mesmo estiver em condies de operao.
6.4.2 Equipamentos e componentes a ser em utilizados
Treinador lgico
78
Figura 6.11
Figura 6.10 Dois flips-flops J-K- com Preset e Clear.
PR
0
1
0
1
1
1
1
1
CLR
1
0
0
1
1
1
1
1
CK
JK
Qn+1
Qn+1
M.O.
Tabela 6.6
79
PLE
6 . 5 T AR E F A 0 5 C O N T AD O R
6.5.1 Intr oduo terica da tar efa
Contadores so chamados de assncronos quando o pulso de relgio aplicado somente
na entrada do primeiro FF (Menos Significativo). O clock dos outros obtido da sada Q (ou da
sada complementar).
Contadores Crescente Assncronos de 0 a 3
Para obter uma contagem de 0 (00) a 3 (11), necessitamos de pelo menos 2 FF. Existem
diversas formas de se obter esse contador. Aqui consideraremos somente uma. Seja o circuito
no qual aplicamos pulso ao FF JK que tem as suas entradas ligadas em nvel alto (o FF est se
comportando com um FF T).
6.5.2 Equipamentos e componentes a ser em utilizados
Treinador lgico
6.5.3 Pr ocedimento e execuo
1) Com a estrutura do CI 7476, monte o circuito da figura 6.12 e realize as seguintes
etapas:
a) Ligue o pino 13 ao terra e os pinos 2, 3, 4,16 ao Vcc.
b) Ligue a entrada do clock (pino1) ao clock do treinador lgico.
c) Complete o grfico da figura 6.13, levantando a sada Q.
d) Observe que a sada muda quando o pulso de relgio (CK) mudar de 1 para 0, e que a
sada ter frequncia a metade da de entrada. Podemos dizer, ento, que o circuito um
divisor por 2? Justifique a sua resposta.
80
Figura 6.12
Figura 6.13
81
PLE
.
Figura 6.14
Figura 6.15
6 . 6 T AR E F A 0 6 5 5 5
6.6.1 Intr oduo terica da tar efa
O circuito integrado 555 (figura 6.16) muito usado na construo de circuitos
multivibradores, dada a facilidade com que se podem projetar esses circuitos e o seu baixo
custo.
O temporizador 555 serve para gerar pulsos com durao controlada pela constante de
tempo RC de um capacitor e um resistor externo. Pode funcionar como estvel ou
monoestvel, e os tempos podem ser controlados por uma tenso externa.
O 555 tem trs modos de operao:
82
modo biestvel: o CI 555 pode operar como um flip-flop, se o pino DIS no for
conectado e se no for utilizado capacitor. As aplicaes incluem interruptores imunes
a rudo, etc.
Figura 6.16
Resistores
Capacitores
Osciloscpio
Proto Board
6.6.3 Pr ocedimento e execuo
1) Com a estrutura do CI 555, monte o circuito da figura 6.17 e realize as seguintes
etapas:
a) dimensionar o valor de R2, para que T seja de aproximadamente 3 segundos;
R: _________________
b) Verificar na sada o pulso com o osciloscpio;
c) Determinar a frequncia do pulso que ser gerado.
83
PLE
Figura 6.17
3) Montar o circuito da figura 6.18 e determinar o tempo em que o LED fica aceso e
apagado, aps o circuito ser alimentado.
Figura 6.18
6 . 7 T AR E F A 0 7 M U L T I P L E X AD O R - M U X
6.7.1 Intr oduo terica da tar efa
Um tipo de circuito que encontra aplicaes prticas importantes em Eletrnica Digital o
que realiza seleciona os sinais de uma nica entrada e aplica o nvel lgico nela existente a
uma sada. Em outras palavras, este circuito l a informao digital presente numa sada
programa e a transfere para a sada. Esse circuito recebe o nome de multiplexador ou
84
1
1
1
0
0
1
0
1
0
E1
E2
E3
E4
X = no importa
Figura 6.19
Resistores
Capacitores
Osciloscpio
Proto Board
6.7.3 Pr ocedimento e execuo
1) Com a estrutura do CI 74151, monte o circuito da figura 6.20 e realize as seguintes
etapas:
a) Complete a tabela 6.7.
85
PLE
6 . 8 T AR E F A 0 8 D E M U L T I P L E X AD O R - D E M U X
Figura 6.20
Figura 6.21
86
Resumindo
O demultiplexador um circuito lgico que executa a operao inversa do multiplexador,
ou seja, recebe os dados de uma nica entrada e os distribui separadamente para uma das
diversas sadas. O demultiplexador muito utilizado na recepo de dados do multiplexador e
em transmisso sncrona de dados.
Resistores
Capacitores
Osciloscpio
Proto Board
6.8.3 Pr ocedimento e execuo
Com a estrutura do CI 74155 (figura 6.23), monte o circuito da figura 6.24 e realize a
seguintes etapas:
Figura 6.23
87
PLE
6 . 9 T AR E F A 0 9 C O D I F I C AD O R
Figura 6.24
Tabela 6.8
88
Figura 6.25
Figura 6.26
Resistores
Capacitores
Proto Board
6.9.3 Pr ocedimento e execuo
Com a estrutura do CI 74147 (figura 6.27), monte o circuito da figura 6.28 e complete a
tabela 6.9.
OBSERVAO
O CI 74147 tem como entrada um bit que representa um nmero decimal de 1 a 9 e
como sada um nmero representado em BCD.
89
PLE
6 . 1 0 T AR E F A 1 0 D E C O D I F I C A D O R
Figura 6.27
Figura 6.28
X1
X2
X3
X4
X5
X6
X7
X8
X9
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
Tabela 6.9
90
Figura 6.29
Figura 6.30
Display 07 segmentos
Resistores
Capacitores
Proto Board
6.10.3 Pr ocedimento e execuo
Com a estrutura do CI 9368 (figura 6.31), e do display 07 segmentos (figura 6.32), monte
o circuito da figura 6.33 e complete a tabela 6.10.
Figura 6.31
91
PLE
Figura 6.32
Figura 6.33
Tabela 6.10
92
U N I D AD E 7
TI RIS TORES
7 . 1 T AR E F A 0 1 O P E R A O D O T R I AC
7.1.1 Intr oduo terica da tar efa
um tiristor utilizado, principalmente, na eletrnica para o controle de potencia CA. A
denominao TRIAC vem das abreviaes do componente de trs terminais (TRI) para
corrente alternada (CA). H quatro modos possveis para disparar um TRIAC. Dependendo do
modo, o dispositivo pode entrar em conduo com facilidade maior ou menor. O modo mais
fcil aquele em que os pulsos de trigger tm a mesma polaridade da tenso entre os
terminais A2 (+) e gate (+) ou A2 (+) e gate ().
Essa tarefa permite verificar os mtodos de disparo de um TRIAC e analisar o seu
funcionamento em CC e CA.
7.1.2 Equipamentos e componentes a ser em utilizados
Equipamentos
Componentes necessrios:
1 Fonte CC de 0V a 30V.
1 Fonte CA de 12V.
1 Osciloscpio
1 Protoboard.
1 Lmpada de 2W / 12V
2 LEDs.
93
PLE
a) Smbolo
b) Aspecto fsico
OBSERVAO:
Polarizao
A2 / A1
Direta / Inversa
Gate / A2
Direta / Inversa
Gatilho /A1
Direta / Inversa
Resistncia Medida
Tabela 7.1
Figura 7.1
S1
S2
LED1
Tabela 7.2
94
LED2
7 . 2 T AR E F A 0 2 O P E R A O D I AC
7.2.1 Intr oduo terica da tar efa
DIAC a denominao dada ao componente de dois terminais (DI) para corrente
alternada (AC). Esse componente tem caracterstica bidirecional, isto , independe da
polaridade aplicada em seus terminais. Para conduzir, basta que a tenso em seus terminais
ultrapasse um valor chamado tenso de ruptura. Seu aspecto fsico equivale de um diodo
retificador de baixa potncia.
7.2.2 E quipamentos e componentes a ser em utilizados
Equipamentos
Componentes
1 osciloscpio.
1 Resistor de 100 .
1 Resistor de 10k .
1 Fonte de 127V.
1 Capacitor de 10nF.
1 Capacitor de 0,1F.
1 Potencimetro de 220k .
1 DIAC DB3.
1 TRIAC TIC 216 D.
97
PLE
98
7 . 3 T A R E F A 0 3 OPERAO UJT
7.3.1 Intr oduo terica da tar efa
O UJT (Transistor de Unijuno) um dos mais simples e antigos dispositivos
semicondutores. chamado inicialmente de diodo de base dupla por ter duas regies dopadas
com trs terminais, que constituem duas bases e um emissor. largamente usado como
dispositivo comutador, pois tem a vantagem de fornecer aumento na velocidade de comutao,
reduzindo o nmero de componentes para essa funo.
O UJT possui alto ganho de potncia com vrias aplicaes: osciladores, circuitos
detetores de tenso, disparadores para dispositivos de controle de potncia (SCR),
temporizadores, e geradores de funes, rampas, triangulares e degraus.
Nesta tarefa o UJT opera como um comutador controlado por tenso e como um
oscilador de relaxao.
Componentes
1 Resistor de 22k.
1 Osciloscpio.
1 Resistor de 220R.
1 Frequencmetro.
1 Resistor de 33R.
1 Potencimetro de 47k.
1 Capacitor de 1F.
1 UJT 2N2646.
99
PLE
Figura 7.4
100
REFERNCIAS BIBLIOGRFICAS
101
PLE
102
ANEXOS UNIDADE 1
ANEXO 1.1
CDIGO DE CORES
103
PLE
ANEXO 1.2
RESISTOR
CAPACITOR
ELETROLTICO
CAPACITOR COMUM
TRANSFORMADOR
SEM CENTER TAPE OU
TRAFO SEM CT
104
SIMBOLO( S)
ASPECTO FSICO
ANEXO 1.3
105
PLE
Um outro exemplo:
106
ANEXOS UNIDADE 2
ANEXO 2.1
CAPACITORES DE TNTALO
Cada vez mais utilizado em lugar dos capacitores de eletrolticos de alumnio, os
capacitores de tntalo tem a vantagem de fornecer uma capacitncia maior por unidade
de volume.
Os capacitores de tntalo so menores que os eletrolticos de mesmo valor,
sendo importante para aplicaes onde o espao fundamental.
Comparao de tamanho:
CDIGO DE LEITURA
Da mesma forma que outros componentes de pequenas dimenses, os
capacitores de tntalo menores utilizam cdigos de cores (faixa coloridas e pinta),
indicando seu valor e tenso de trabalho.
107
PLE
Nas figuras, temos os dois tipos mais comuns usados para esses componentes
no invlucro epxi.
Tipo epxi
faixa de temperatura 55 C a +125 C
tenses de trabalho: 3V a 50V
108
ANEXO 2.2
109
PLE
110
ANEXOS UNIDADE 3
ANEXO 3.1
111
PLE
ANEXO 3.2
Pd
fT
Frequncia de transio (frequncia para a qual o ganho do transstor 1, ou seja, o
transstor no amplifica mais a corrente).
112
ANEXO 3.3
113
PLE
ANEXOS UNIDADE 5
ANEXO 5.1
FAMLIAS LGICAS
RTL
DTL
DCTL
TTL
ECL
Lgica emissor-acoplado;
MOS
PMOS
NMOS
CMOS
OBSERVAO:
1) Apesar do declnio da famlia bipolar TTL, ainda so utilizadas como lgica auxiliar que
conecta os dispositivos mais complexos do sistema digital. No entanto, no so uma
escolha razovel para novos projetos, visto que outros dispositivos tm um
desempenho muito melhor a um custo menor.
2) Para se conectarem dispositivos de famlias diferentes, geralmente h a necessidade de
uma interface entre ambas.
114
ANEXO 5.2
115
PLE
ANEXO 5.3
116
Hex Inverter
117
PLE
Dual JK Flip-Flop
118
Decade Counter
4-Bit Shitf-Register
Gate
119
PLE
8-input Multiplexer
120
Quad D Flip-Flop
ANEXO 5.4
NVEL DE INTEGRAO
Menos do que 12
11 a 99
100 a 9.999
10.000 a 99.999
100.000 a 999.999
1.000.000 ou mais
121
PLE
ANEXOS UNIDADE 6
ANEXO 6.1
122
ANEXO 6.2
ENCAPSULAMENTO DO 555
1 - Massa (GND)
5 - Tenso de controle
2 - Disparo (Trigger)
6 - Limiar (Threshold)
3 - Sada (Output)
7- Descarga
4 - Reset
8- VCC
123
PLE
ANEXO 6.3
ENCAPSULAMENTO DO 74157
124
CI 74153
CI 74155
Sadas: pinos 7 e 9
Entradas: pinos (3, 4, 5, 6) e (10, 11, 12
e 13)
Entradas de seleo: pinos 2 e 14
Entradas habilitadoras: 1 e 15
Vcc: pino 16
Gnd: pino 8
125
PLE
126