Conteúdo Página
1. Especi cações Técnicas, Conexões, e
Visão Geral do Chassis 2
2. Instruções de Segurança, Manutenção,
Avisos e Notas 15
3. Instruções de Uso 17
4. Instruções Mecânicas 18
5. Modos de Serviço, Códigos de Erro e Falhas 26
6. Diagrama em Blocos, Ponto de Teste e
Formas de Onda 40
7. Esquemas Elétricos e Layouts 51
8. Ajustes 52
9. Descrição de Circuitos e Lista Abreviações 70
Impresso no Brasil Sujeito a Alterações Todos os Direitos Reservados 4806 727 17323
Nov/2006
2 SDI_PDP
Notas:
• As figuras podem variar devido as diferenças de modelos
• As especificações são indicativas (sujeito a alterações).
Serial number Model label Voltage label Serial number label Model label Voltage label
el
onív
p
dis
sta
oe
a nã
d
ain
ura
fig
ta
Es
F_14991_035.eps
061005
Figura 1-4 Pontos do parafusos (42” SD v2) Figura 1-6 Pontos do parafusos (42” SD v3)
F_14991_003.eps
180705
Figura 1-7 Vista externa (42” SD v4) Figura 1-9 Vista Externa (42” HD v3)
F_14991_005.eps
180705
Figura 1-8 Pontos de parafusos (42” SD v4) Figura 1-10 Pontos de parafusos (42” HD v3)
1 Pixel 852(H) x 480 (V) pixels 1 Pixel 1024(H) x 768 (V) pixels
(1 pixel = R,G,B celulas) (1 pixel = R,G,B celulas)
2 Número de Celulas 2556 (H) x 480 (V) 2 Número de Celulas 3072 (H) x 768 (V)
3 Intensidade de Pixel 1.095 (H) mm x 1.110 (V) mm 3 Intensidade de Pixel 0.912 (H) mm x 0.693 (V) mm
5 Tamanho do Display 932.940 (H) x 532.800 (V) mm 5 Tamanho do Display 932.940 (H) x 532.800 (V) mm
6 Tamanho da Tela Diagonal 42” Plasma Colorido 6 Tamanho da Tela Diagonal 42” Plasma Colorido
Módulo Display Módulo Display
8 Cor do Display 16.77 milhão de cores 8 Cor do Display 16.77 milhão de cores
9 Ângulo de visão Acima de 160 deg (ângulo c/50% 9 Ângulo de visão Acima de 160 deg (ângulo c/50%
maior brilho perpendicular maior brilho perpendicular
ao módulo PDP) ao módulo PDP)
12 Recepção transm. 60 Hz/ 50Hz, LVDS 12 Recepção transm. 60 Hz/ 50Hz, LVDS
Frequência vertical Frequência vertical
Vídeo/Logic Interface Vídeo/Logic Interface
SDI_PDP 5
F_14991_010.eps
030805
Figura 1-11 Vista Externa (42” HD v4) Figura 1-13 Vista Externa (50” HD v3)
F_14991_011.eps
030805
Figura 1-12 pontos de parafusos (42” HD v4) Figura 1-14 Pontos de parafusos (50” HD v3)
F_14991_004.eps
180705
26 1 4 0 8 07 0 8 6 5
Serial No : 0001~9999
F_14991_012.eps
Data : 01~31
030805
Mês : 01~12
Ano : 00(2000)
Figura 1-15 Vista externa (50” HD v4) ~99(2099)
Line No : 1 ~ 9
(0:Pilot Line)
Tipo : 02~48 (ex.50HDv3 :26)
(Step of even)
F_14991_013.eps
030805
1.3.1 37” SD v4
17
20 21
1
2
9 4
5
19
6 7 8
1.3.2 42” SD v2
Y- Buffer
(upper)
Y- MAIN X- MAIN
Logic Main
COF x 7
1.3.3 42” SD v3
1.3.4 42” SD v4
7
1
4 17
16 3
8
2
5 6
14 9 11 13 12 15 10
1.3.5 42” HD v3
22
21 18 14 15
1
8
2
5
4
20
17
3
9 20
11
6 7
10
13 12
19
16
1.3.6 42” HD v4
1.3.7 50” HD v3
20
26
27 35
28 32
10
9
11
12
33 34
2 1
5 14 15
4
30
3
13
6 7 8
29
24 16 18 17
19
31 22 23 25
21
1.3.8 50” HD v4
15 18 16 19 17
5
6 7
21
8
1
24
23
4
3
22
9 2
20 19 18
6 5
7
10 12 13 14 11
3. INSTRUÇÕES DE USO
Veja o manual de usuário no GIP
18 SDI_PDP
4. Instruções Mecâncias
Índice deste capítulo:
4.1 Desmontagem/Montagem
4.1.1 Flexibilidade do Circuito Impresso do Y-Buffer (superior e inferior)
4.1.2 Conector Cablo flat do Painel X-principal
4.1.3 FFC e TCP do Conector
4.1.4 Troca dos paineis LBE, LBF, LBG
4.1.5 Troca dos paineis YBU, YBL e YM
• Desmontagem:
1. Retire a trava do conector.
2. Retire o cabo Flat pressionando para baixo levemente.
3. Puxe o Cabo Flat.
• Montagem: Coloque o Cabo Flat no conector pressionando
para baixo levemente até ouvir o som de travamento (”Click”)
O procedimento de
montagem e desmontagem do
FFC é o mesmo do TCP
2 4 6 1 7 5 3
Figura 4-11 Foto 2 - 42” SD v2 e v3
SDI_PDP 23
11 22 33 44 55
1 2 3 4 5
YG [G ]G X _ ^ \G Z
YY
XW XY X[G ` X] X\ XZ XX
11 22 33 44 55
1 2 3
Figura 4-14 Foto 2 - 42” HD v4 4 5
24 SDI_PDP
ཛG ཛྷ ཝ ཞ
ཛG ཛྷ ཝ ཞG
F_14991_029.eps
Figura 4-16 Foto 2 - 50” HD v4 030805
SDI_PDP 25
5.1.1 ComPair
Veja
“Verifique Fonte de alimentação”
Não e repare cenário
Saída do SSB / SCAVIO
com aplicativos Philips
está OK?
ou PDP checando posição
única
Chassis ?
FTP2..4
FM242 FTP2..2
LC4.7 LC4.9
FTP1.1 LC4.7
F21RE BP2.x
FM24_AB
Veja fluxo
“Checar Fonte de Alimentação” Veja fluxo Veja fluxo
“Sem Display” “Display anormal”
(versão dependente)
Linhas
Vertical horizontais
ou verticais?
Horizontal
Manutenção 42 SD v2
posição única
Y
Veja v3 ou v4 cenário de manutenção
Yes
Não
Chave conectora Jig ligada.
Alimentação standby
defeituosa
LEDs verdes 8001 Não
& 8002 ligados?
Sim
Protection
LED8004 is “on”?
Veja encontrando falhas:
Sim
PDP identificação =
S42SD-YD05 ou YB03?
Outro tipo de PDP
S42AX-XD02 ou XB01?
S50HW-XD03 ou XB02?
CN9005
42-polegadas
Conecte Rede para painel PSU (CN8001 no PSU, use 1 2 3 4 1 2 3 4
Chave filtro de rede).
Internal
Interno External
Externo
Ligue PDP com chave.
50-polegadas
Sim
Fonte standby
Conector Jig ligado.
defeituosa
Sim
Proteção
LED8004 ligado?
Veja encontrando falha:
Sim
Manutenção 37" SD v4
posição única
PDP identificação =
Outro tipo PDP
S37SD-YD02?
Sim
LEDs verdes
Não
LD8001, LD8003
ligados ? (ajuste de jumper ok?)
Proteção
LED BLD8001 está Sim Fonte de alimentação
piscando? defeituosa
Não
Determine defeito
através da tabela
de erro
PDP identificação =
S42SD-YD07? Outro tipo de PDP
S42AX-YD01?
S50HW-XD04?
Sim
Proteção
LED BD8903 está Sim Fonte de alimentação
piscando? está defeituosa
Não
Determine parte
defeituosa via tabela
de erro.
Cheque F8002
Cheque Fonte de alimentação (versões v2) Fusível 250V/8A
LED8003
Stby está ligado? Não
Desconectar X-principal
CN8007
Comunicação de dados
da aplicação Philips
Reconectar rede. Chave Ligada via 1 ou 2
para rede Logic
está OK.
Continua Ligado, significa Não
sem dados de comunicação
sobre cabo LVDS. SMPS está
Rede desconectada
Sim funcionando?
Ativado SAM
ou SDM
Desconecte VA Logic Buffer
CN8010 / CN8011
Cheque Fonte de Alimentação (v3 versão) Cheque CN8001 / 2pino conector 220V AC
LED8003
Stby está ligado? Não
Alimentação standby é
Atos retransmitir Ligar/Desligar Sim defeituosa
Troca PSU
RLY8001/8002 ?
Chave Ligada via 1 ou 2
Piscando Sim
Desconecte rede
SMPS esta
funcionando?
Comunicação de dados da Desconecte VA Logic Buffer
aplicação Philips para rede CN8005 / CN800x
Logic está OK.
Sim
Não
LED8002, Em LED8002/8001 desligado, Cheque F8001.
8001 está ligada? Em LED8002 Ligado & 8001 desligado, R8012/8013
Sim
Sim
BD8903 Pisca? Vários Pisca? (tabela de proteção)
Não
Todos desconecta-
PSU Normal dos (BD8903)
Não
BD8903 Pisca?
Todos desconecta-
dos (BD8903)
Sim
Cheque tensão
saída total?
Não
Troque PSU
Não OK OK
Principal Logic OK
Cheque curto OK
estado normal
no FET?
Cheque curto
Não OK no FET?
Cheque
Aberto Y Buffer superior Aberto
Cheque Fonte e inferior?
de alimentação na rede
Logic 3V3 & 5V.
Sim OK Não
Sim
Não OK Não OK
X-Principal
estado normal
Display Anormal
Exceto para Linhas Horizontal ou
Vertical
Cheque FFC
1 (Flat Foil Cables) entre 3
Logic-main, X-main e Y-main
Logic-Main
Observação do
Display anormal
Verificar Y-main
Verificar Fusível e FET
Verificar X-Main
Verificar Fusível e FET
Cheque Ramp
Logic main
forma de onda no
Sim estado normal
Y-board (buffer)
Cheque X
forma de onda
Troque o painel Logic- Troque PDP
main
Forma de onda?
Não Sem
correto forma de onda
Não
Forma de onda?
correto
Troque painel
X-Main
Troque PDP
Continua Aberto /
Curto
Linhas horizontais
Linhas horizontais
Algumas linhas horizontais
Algumas linhas horizontais não
não parecem ser lincadas
existem no Display no Video
Y-FPC Y-FPC
Continua aberto Curto continuo
Cheque conexões
Y-buffer acima e abaixo
Cheque FFC
OK
Não
OK
Troque Y-Buffer
FPC danificado ou conexão acima e abaixo
para PDP
OK
Linha aberta
bloco de dados aberto Linha curto
1/2 ou 1/4 do Display está faltando Curto no bloco de dados
Aberto bloco COF
1 Linha 1 Linha
ou 1 Bloco ou 1 bloco
Não Não
Metade Bloco / Metade Bloco /
Metade da tela Metade da tela
Sim Sim
Sim Sim
Feito
Controle Lógico
Display
de Circuit DRIVER & Painel
Processador de Entrada de Dados
DATA_R
DRAM
8 Bits Dados
DATA_G
Driver
Row
8 Bits
Controle de Dados
DATA_B Driver
8 Bits
Generator
852 x 480 Pixels
Controle Timing
X Pulse
DCLK Timing
Vsync 852 x 3 x 480 Cells
Gerador
Y Pulse
Driver
Hsync Scan
Enable Timing
Coluna Driver
LVDS
Interface
Vcc Vdd Va Vs
Vset Vsc Ve
Reference
- Vcc : Tensão para Controle Lógico
- Vdd : Tensão para FET driver
- Va : Tensão para pulso de endereço
- Vs : Tensão para sustentar pulso
- Vsc : Tensão para pulso scan
- Ve : Tensão para X ramp pulse
- Vset : Tensão para Y ramp pulse
Controle Lógico
LVDS Display
Circuito Driver & Painel
DATA_R Data
DRAM
8Bits
DATA_G
Driver
Input Data Processor
Row
8Bits
Data Controller
DCLK Timing
Timing Controller
Generator
Vs ync
Y Pulse
Driver
Hsync Scan
Enable Timing
Column Driver
V5 Vdd Va Vs
Vset Vsc Ve V3.3
Referência
LVDS
INPUT
ASIC X, Y
(Clock,
FET
RGB,Data,
SPS - S101 Control
V-, H-sync,
DE)
TCP
CLK, DATA
I2C Control
Interface 128K 128K
signal DDR DD R
Controle Lógico
Display
Circuito Driver & Painel
DATA_R Data
DRAM
8Bits Column Driver
DATA_G
Driver
Input Data Processor
Row
8Bits Data Controller
DATA_B Driver
8Bits
Generator
1024× 768 Pixels
X Pulse
DCLK Timing
Timing Controller 1024× 3× 768 Cells
Generator
Vsync
Y Pulse
Driver
Hsync Scan
Enable Timing
Column Driver
LVDS
Interface
Vcc Vdd Va Vs
Vset Vsc Ve
Referência
- Vcc : Tensão para Controle Lógico
- Vdd : Tensão para Fet driver
- Va : Tensão para pulso de endereço
- Vs : VTensão para pulso sustentado
- Vsc : Tensão para scan pulse
- Ve : Tensão para X ramp pulse
- Vset : Tensão para Y ramp pulse
LOGIC CONTROL
Display
DRIVER CIRCUIT & PANEL
DATA_R Data
8(9)Bits Column Driver
DATA_G
Driver
Row
DRAM
8(9)Bits
DATA_B Driver
Generator
1366× 768 Pixels
X Pulse
DCLK Timing
Data Controller
1366× 3× 768 Cells
Vsync
Scan
Timing Controller
Generator
Hsync
Y Pulse
Enable Timing Vb
Driver
LVDS Column Driver
Vset
Interface Vsc_l
Vscan
Vcc Vdd Va Vs
Reference
- Vcc : Tensão para Controle Lógico
- Vdd : Tensão para FET driver
- Va : Tensão para pulso de endereço
- Vsc_l : Tensão para baixo sustento
- Vscan : Tensão para alto scan
- Vb : Tensão para X bias
- Vset : Tensão para Y ramp pulse
D5VL
GND
GND
GND
GND
VG
HOT(LIVE)
VS
VS
VE
CN8008 0V
CN8002
VPFC
DC_VCC
0V
0V
VPFC
D5VL SX
VG
GND
Vscan
GND
SY
Vset
GND
GND
VS
VS
CN8003
BUFFER
VA
V5
D5VL VR8005 VPFC
GND VR8009
VG VR8001
CN8005
VR8002
HIC8002
HIC8001
VSCAN
CN8004
8V_STBY VA
GND VSCAN HIC8003
+8.8 V D5VL
GND VA8008
V9
+5.2V VE
IN-2
GND PFC_OK
K
L D8001
VA8208
D5VL D3V3
GND +6V2 GND D3V3 L D8004
K
CN8001
THEM_SEN CN8006
A
+5V2
A
K A
GND
D5VL
GND
GND
D3V3
D3V3
AC_DET
RELAY
STANDBY
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
2 VS 170 V 160 V ~ 185 V
3 VA 70V 60 V ~ 80 V
4 VE 180 V 165 V ~ 195 V
5 VSET 173 V 160 V ~ 180 V
6 VSCAN -160 V -145 V ~ -175 V
7 D5VL 5. 2 V 5.0 V ~ 6.0 V
8 D3V3 3.3 V 2. 8 V ~ 3 . 8 V
9 V CC 15 V Fixed
10 5V2 5.4 V 4. 5 V ~ 5 . 6 V
11 9V_Standby 8.5 V ~ 9.5 V Fixed
Cheque tensão na etiqueta do PDP para valores corretos.
SDI_PDP 45
5 P10
PFC
8 P11
VS
1
8003
VE 9
1
8008
4 P12
5 P13
VA
Vcc
VSCAN 10
8010 1 P14
5
1
8011
8V6 VFAN VSET
HOT 5
COLD Painel de
GREEN GREEN GREEN RED Proteção
DV5
8003 8004
8001 8002
8004 8009 8002 8001
3V3_VSB_S
3 1 5V_STBY_S 10 5 1 13 43 1 12 8 1
P7 P6 P5 P3 P2 P1
COLD HOT P4 CL 36532011_009.eps
050303
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
1 Vs 87V 78V ~ 92V
2 Va 79V 72V ~ 86V
3 Ve 107V 100V ~ 120V
4 Vset 93V 75V ~ 95V
5 Vscan 79V 65V ~ 85V
6 Vg 15V Fixed
7 D5V 5.2V 5V ~ 5.6V
8 D3V3 3.3V 2. 8 V ~ 3 . 7 V
D5VL
GND
GND
GND
GND
VCC
VCC
PFC
VE
VS
VS
0V
CN8002
T-VS
VS
CN8003 COLD HOT UP
T-VPFC
GND CN8009
VR8008
VSET
GND
T-VCC-S T-0V
VE
DOW N
VSCAN
GND VR8004 T-VE
VCC VS
D5VL
T-VSCAN
T-VCC
GND HIC8001
CN8005
PFC sub B/D
VA
HIC8003
GND CN8006 VS sub B/D
T-PFC_VCC
VA
T-VSET HIC8002
9V_Standby
alarm B/D
T-VA
GND
8V6
GND
5V_SW
GND VR8007
12V VA
CN8004
GND VR8003
POWER OK VSET
5V_Relay Io_2 VR8009
GND D5VL
CN8007
DC Prot
VR8002
PIPQ VSB
GND VR8005 GREEN
LED8001
GND FAIL VSCAN GREEN CN8001
GND RED VR8006 LED8002 AC INPUT
Temp Sensor LED8004 D3V3 GREEN
GND CN8008 LED8003
5V2
GND T-3V3 T-5V 9V_Standby 5V2
D5VL
D3V3
D3V3
GND
GND
GND
VS_ON
5V2
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
1 Vs 175V 160V ~ 185V
2 Va 70V 65V ~ 80V
3 Ve 160V 150V ~ 170V
4 Vset 173V 160V ~ 18095V
5 V scan -60V -55V ~ -75V
6 D5VL 5. 2 V 4.0V ~ 6V
7 D3V3 3. 3 V 5V ~ 5.6V
8 Vcc 15V Fixed
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
1 VS 207V ± 1% 195V ~ 215 V
2 VA 70V ± 1.5% 50V ~ 70V
3 VE 110V ± 1.5% 70V ~ 110V
4 VSET 198V ± 1.5% 180V ~ 210 V
5 VSCAN - 185V ± 1.5% -170V ~ -190V
6 VS B 5V ± 5 % Fixed
7 VG 15V ± 5% Fixed
8 D5VL 5.2V ± 5% Fixed
9 D3V3 3.3V ± 5% Fixed
Cheque tensão na etiqueta do PDP para valores corretos.
48 SDI_PDP
D5VL
GND
GND
GND
GND
VCC
VCC
PFC
VE
VS
VS
0V
CN8002
T-VS
VS
CN8003 COLD HOT UP
T-VPFC
GND CN8009
VR8008
VSET
GND
T-VCC-S T-0V
VE
DOW N
VSCAN
GND VR8004 T-VE
VCC VS
D5VL
T-VSCAN
T-VCC
GND HIC8001
CN8005
PFC sub B/D
VA
HIC8003
GND CN8006 VS sub B/D
T-PFC_VCC
VA
T-VSET HIC8002
9V_Standby
alarm B/D
T-VA
GND
8V6
GND
5V_SW
GND VR8007
12V VA
CN8004
GND VR8003
POWER OK VSET
5V_Relay Io_2 VR8009
GND D5VL
CN8007
DC Prot
VR8002
PIPQ VSB
GND VR8005 GREEN
LED8001
GND FAIL VSCAN GREEN CN8001
GND RED VR8006 LED8002 AC INPUT
Temp Sensor LED8004 D3V3 GREEN
GND CN8008 LED8003
5V2
GND T-3V3 T-5V 9V_Standby 5V2
D5VL
D3V3
D3V3
GND
GND
GND
VS_ON
5V2
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
1 P FC 385V ± 2V 370V ~ 400V
2 VS 175V ± 1% 160V ~ 185V
3 VA 70V ± 1% 65V ~ 80V
4 VE 160V ± 2% 150V ~ 170V
5 VSET 173V ± 2% 160V ~ 180V
6 VSCAN -60V ± 2% -55V ~ -75V
7 D5VL 5. 2 V ± 2 % 4.0V ~ 6.0V
8 D3V3 3.3V ± 2% 2.8V ~ 4.0V
9 V CC 15V ± 5% Fixed
10 5V2 5. 4 V ± 3 % 3.5V ~ 6.0V
11 9V_Standby 8.5V ~ 9.5V Fixed
Cheque tensão na etiqueta do PDP para valores corretos.
SDI_PDP 49
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
1 Vs 208V 190V ~ 210 V
2 Va 70V 50V ~ 70V
3 Ve 90V 80V ~ 105V
4 V set 195V 180V ~ 205 V
5 Vscan - 1 9 0V -170V ~ -205V
6 Vs b 5V Fixed
7 Vg 15V Fixed
8 D5VL 5.2V Fixed
9 D3V3 3.3V Fixed
Cheque tensão na etiqueta do PDP para valores corretos.
50 SDI_PDP
DONGAH ELECOMM
PCB NAME P5-503-PHINZI DESIGN CHECK APPROVE
D5VL
GND
GND
GND
GND
VER. NO. 00M5510408191
SHEET 1 OF 6
V6
V0
V5
V5
COMP.SILK SCREEN -P 1/6 - HOT (LIVE) FILE NAME P5-503-PHINZ1 .PCB
V5
CN8003
V9
DC_VCC
GND
GND
VPFC
GND
GND TOP
Vset H8002
GND
Yscan
GND
V6
D6V
GND
CN8006
GND H8001
VA
VA
BUFFER
GND VG
CN8006
GND CAUTION
VA VS
V0 VR8009 VR8001
V6 H8004
D3V3
V0 VR8004
D6V VPFC
GND
H8008 D3V3
+5V2
WARNING
HC8001
+9V_STBY
GND VR8007
CN8004
8V8
IV-2
GND
D5V_5W
GND +5VSB
12V
GND
HJC8003
POWER_OK
+5V_RELAY_IDZ VR8208
GND PBA Rev HOT (LIVE)
1
A B C D E F G H I
STAND_BY 1 2 3 4 5 6 7 7 9
PIRO
IV-3
GND
GND VR8006
GND
THERMAL_DET I
GND D5V SL
+5V2 L CN8001 N
1
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
1 PF C 385V ± 2V 3 70V ~ 400V
2 VS 175V ± 1% 1 60V ~ 185V
3 VA 70 V ± 1% 65V ~ 80V
4 VE 160V ± 2% 1 50V ~ 170V
5 VSET 173V ± 2% 1 60V ~ 180V
6 VSCAN -60V ± 2% -55V ~ -75V
7 D 5VL 5.2V ± 2% 4 .0 V ~ 6 . 0 V
8 D 3V3 3.3V ± 2% 2.8V ~ 4.0V
9 VC C 15V ± 5% Fixed
10 5V2 5.4V ± 3% 3.5V ~ 6.0V
11 9V_Standby 8.5V ~ 9.5V Fixed
Cheque tensão na etiqueta do PDP para valores corretos.
SDI_PDP 51
No Tensão de saída (V) Ajuste de tensão -carga nominal Ponto variável da Tensão de saída
1 VS 200V ± 1% 195V ~ 215 V
2 VA 70V ± 1.5% 50V ~ 70V
3 VE 100V ± 1.5% 70V ~ 110V
4 VSET 195V ± 1.5% 180V ~ 210 V
5 VSCAN - 175V ± 1.5% -170V ~ -185V
6 VS B 5V ± 5 % Fixed
7 VG 15V ± 5% Fixed
8 D5VL 5.2V ± 5% Fixed
9 D3V3 3.3V ± 5% Fixed
Cheque tensão na etiqueta do PDP para valores corretos.
8. Ajuste
indíce deste capítulo: 5. Ajuste o tempo plano da rampa decrescente do 1st subframe
8.1 Ajustes 37” SD v4 para 16 μs com VR5002 (veja Figura “Ajuste do tempo plano
8.2 Ajustes 42” SD v2 decrescente”).
8.3 Ajustes 42” SD v3 • Este é um ajuste difícil.
8.4 Ajustes 42” HD v3 • É mais fácil e mais preciso fazendo o seguinte:
8.6 Ajustes 42” HD v4 – Conte 3 pulsos entre A e B;
8.7 Ajustes 50” HD v3 – Ajuste as diferenças entre A e B para 40 V; o
8.8 Ajustes 50” HD v4 tempo entre C e D será então automaticamente
8.9 Valores ajustados (todas as telas) ajustado aproximadamente em 16 μS
– Ajustes do osciloscópio: vertical 20VDC/div,
Nota: horizontalmente 10 μS/div.
• As figuras podem diferir devido aos diferentes modelos. 6. Cheque com o osciloscópio se a tensão do Vsch é -38 V
(veja Figura “Y-scan forma de onda H ”).
Importante: Remova todos os saltos não-padrão e resete todos as
chaves DIP, após a manutenção! Nota especial: É muito importante, que você execute este
ajuste no 1st Sub-Field (S F) do 1st Frame da forma de
onda Reset e então mova para o terceiro Sub-field para
8.1 Ajustes 37” SD v4 ajustar.
• Cheque a forma de onda ajustando Divisão Horizontal do Adjust VR5002 to set the time
of Yfr (Falling Ramp_1st) 16 μs G_14992_001.eps
osciloscópio. 190106
4. Ajuste o tempo plano da rampa crescente do 1st subframe para
40 μS com VR5001 (veja Figura “Ajuste do tempo plano da rampa Figura 8-1 Ajuste de forma de onda (Y-Board)
crescente”).
1. VR5000 Adjustment:
Vsch TP: 38 V
2. VR5001 Adjustment:
Rising ramp flat time: 40 us
3. VR5002 Adjustment:
Falling ramp flat time: 16 us
1
TP_ODD
1
Vsch G_14993_001.eps
240306
1. VR5000 Adjustment:
Vsch TP: 38 V
1
CN2008
3. VR5002 Adjustment:
Falling ramp flat time: 16 us
–
G_14991_066.eps
140206
1) Preparação
1 Inserirr J8002 no painel PSU
2 Conectar a chave Jig
3 Coloque os interruptores painel Logic
no modo interno, para gerar uma
tela de Totla Branco.
1 2 3 4 1 2 3 4
Conecte o Osciloscópio:
5 CH1: V-SYNC (CN201)
6 CH2: Y-saída (OUT4)
7 CH3: X-saída (TP OUT)
8 Conecte o Painel Key-scan
2) Ligue.
- Ligue o chave Power
- Cheque o LED no Painel Board
- Cheque a forma de onda dos paineis X- e Y-
(Refere-se a figura abaixo)
Vsync
Y-Saída
X-Saída
Procedimentos
8.3 Ajustes 42” SD v3 Reset e então mova para o 3rd Sub-field para
ajustá-lo.
1. Coloque os interruptores no Painel Logic na posição
interna para conseguir um Padrão de Branco Total.
2. Você pode encontrar a localização do ponto de teste e
usar o potenciômetro na Figura “Localização de Potenciômetro”.
3. Ajuste Vsch para 40 V com VR5004.
4. Cheque a forma de onda com um Osciloscópio.
• Traga o sinal desencadeado do ponto de teste marcado com “V-
sync” no Painel Logic .
• Conecte o ponto de teste marcado com “OUT 4”, localizado no 1 2 3 4
centro do Painel Y_buffer do outro canal, e então
cheque a primeira forma de onda Subfield operando de uma TV-
Figura 8-13 Modo interruptor DIP : Externo
Field.
• Cheque a forma de onda novamente após ajustar a Divisão
Horizontal. Cheque a forma de onda Reset quando o Nível
V_TOGG for mudado.
• Ajuste o Vset para 10μs ajustando VR5002.
• Ajuste o tempo de manutenção Decrescente para 30 μs ajustando
VR5003.
• Troque a posição da forma de onda do Osciloscópio para o
3rd Subfield e então ajuste o tempo de manutenção Decrescente 1 2 3 4
para 30μs ajustando o VR5001. A manutenção da seção GND
poderá ser checada após a Divisão Vertical ser re-ajustada
para '2 V ou 5 V'. Figura 8-14 Modo interruptor DIP : Interno
Ajustando VR5002 para ajustar o tempo Ajustando VR5004 para ajustar a tensão
do Yrr (Rising Ramp) 10 μs do Vsch (Scan high voltage) 40 V
Ajustando VR5003 para ajustar o tempo Ajustando VR5001 para ajustar o tempo
do Yfr (Falling Ramp_1st) 30 μs do Yfr (Falling Ramp_3rd) 30 μs
(V) (V)
50V/div. 20V/div.
40V
DC=0V
20ms/div. 50ms/div.
(t) (t)
VR5001
4. VR5001 ajuste: 3rd SF Rampa Decrescente tempo plano => Typ. 30 μsec
VR5003
VR5002
8.4 Alignments 42” HD v3 Reset e então mova para o 3rd Sub-field para
ajustá-lo.
1. Coloque os interruptores no Painel Logic na posição
interna para conseguir um Padrão de Branco Total.
2. Ajuste Vsch para o máximo Clock-wise usando VR5004 (Vsch
poderá ser conectado para "+" unidade do DMM).
3. Cheque a forma de onda usando o Osciloscópio.
• Desencadeado através de V_TOGG do Painel LOGIC.
• Conecte o Ponto de Teste OUT 4 no centro do Y_buffer
para outro canal, e então cheque a primeira forma de onda Subfield
operando de uma TV-Field. 1 2 3 4
• Cheque a forma de onda novamente após o ajuste da Divisão
Horizontal. Cheque a forma de onda Reset quando o Nível
Figura 8-21 Modo interruptor DIP : Externo
V_TOGG for mudado.
• Ajuste o Vset para 20 μs ajustando VR5002. A manutenção da
seção GND poderá ser checada após a Divisão Vertifcal ser re-
ajustada para '2 V ou 5 V'.
• Ajuste o tempo de manutenção Decrescente para 20 μs ajustando
VR5006.
• Troque a posição da forma de onda do Osciloscópio
3rd Subfield e então ajuste o tempo de manutenção Crescente
para 10μs ajustando o VR5003. A seção de manutenção GND 1 2 3 4
poderá ser checada após a Divisão Vertical ser re-ajustada
para '2 V ou 5 V'.
Figura 8-22 Modo interruptor DIP : Interno
Aviso especial: É muito importante, que você execute este
ajuste no 1st Sub-Field (SF) do 1st Frame da forma de onda
Ajuste VR5002 para ajustar o tempo Ajuste VR5004 para ajustar a tensão
doYrr (Rising Ramp) 20 μs do Vsch (Scan high voltage) 40 V
Ajuste VR5003 para ajustar o tempo Ajuste VR5001 para ajustar o tempo
do Yfr (Falling Ramp_1st) 20 μs do Yfr (Falling Ramp_3rd) 10 μs
(V) (V)
50V/div. 20V/div.
40V
DC=0V
20ms/div. 50ms/div.
(t) (t)
VR5004
1. VR5004 / ajuste; Clock-wise para máximo
2. VR5005/ ajuste; Clock-wise para máximo
3. VR5001/ ajuste; Clock-wise para 4 th divisão
VR5005
VR5006 VR5002
F_14991_071.eps
140206
F_14991_072.eps
140206
F_14991_073.eps
140206
CN2072 G_14993_003.eps
1
270306
F_14991_023.eps
030805
LJ92 - 01200A
F_14991_026.eps
160206
F_14991_024.eps
030805
8.7 Ajustes 50” HD v3 checada após a Divisão Vertical for re-ajustado para ‘2V
ou 5 V'.
1. Coloque os interruptores no Painel Logic Board na posição • Ajuste o tempo de manutenção Decrescente para 35 μs
pelo VR5001.
interna para conseguir um Padrão de Branco Total (veja Figura “Posições
do interruptor DIP”) • Troque a posição da forma de onda do Osciloscópio para
2. Ajuste Vsch para 25 V usando VR5901_VSC_h (Vsc_h 3rd Subfield e então ajuste o tempo de manutenção Cres-
cente para 20μs ajustado pelo VR5002.
poderá ser conectado para "+" unidade do DMM).
• A seção de manutenção GND poderá ser checada após a
3. Cheque a forma de onda usando o Osciloscópio.
• Desencadeado através de V_TOGG para Painel LOGIC . Divisção Vertical ser re-ajustada para '2 V ou 5 V'.
• Conecte o Ponto de Teste OUT 4 da central Y_buffer
para outro canal, e então cheque a primeira forma de onda Subfield Aviso especial: Quando você ajusta a inclinação da forma de
operando de um TV-Field. onda, verifique e ajuste baseado na forma de onda Reset do
• Cheque a forma de onda novamente após ajustar a Divisão 1st Sub-field do 1st Frame e então mova para o 3rd Sub-field para
Horizontal. Cheque a forma de onda Reset quando o Nível ajustá-lo.
V_TOGG for trocado.
• Ajuste o Tempo Plano Rampa Crescente para 50 μs pelo
VR5000. A seção de manutenção GND poderá ser
Ajuste VR5000 para ajustar o tempo Ajuste VR5901 para ajustar a tensão
do Yrr( Rising Ramp) 50 μs do Vsch [Scan high voltage ] 25V
Ajuste VR5001 para ajustar o tempo Ajuste VR5002 para ajustar o tempo
do Yfr (Falling Ramp_1st) 35 μs do Yfr (Falling Ramp_3rd) 20 μs
(V) (V)
50V/div. 20V/div.
40V
DC=0V
20ms/div. 50ms/div.
(t) (t)
VR5000
VR5001
6. VR5002 ajuste : 3th SF Tempo plano ramp Decrescente
=> Typ. 20 μsec
VR5002
VR5004 VR5005
VR5006
F_14991_076.eps F_14991_077.eps
140206 140206
Figura 8-41 Localizações de Potenciômetro LJ92-00853A Figura 8-42 Localizações de potenciômetro LJ92-00853B
8.8 Ajustes 50” HD v4 • Cheque a forma de onda novamente após ajustar a Divisão
Horizontal. Cheque a forma de onda Reset quando o Nível
1. Para ser Padrão Branco Total (coloque jumper CN2012 no V_TOGG for trocado.
• Ajuste o Tempo plano da rampa Crescente para 90 μs ajustado por
Painel Logic).
VR5000.
2. Localize todos os pontos de teste e potenciômetros do painel na
mão. • Ajuste o tempo de manutenção Decrescente par 80 μs ajustado por
VR5001.
• Desencadeado através do V_TOGG do Painel LOGIC .
• Conecte o Ponto de Teste CN5511 do Y_buffer para
outro canal, e então cheque a primeira forma de onda Subfield
operando de um TV-Field.
ComPair
CN2012
Ajuste VR5000 para ajustar o tempo do Ajuste VR5001 para ajustar o tempo do
Yrr (Main Reset Rising Ramp) 90 us Yfr (Main Reset Falling Ramp) 80 us
68 SDI_PDP
VR5000 ajuste :
Tempo plano
rampa crescente => Typ. 90usec
VR5001 ajuste:
Tempo plano
=> Typ. 80usec
rampa decrescente