Você está na página 1de 65

MANUAL DE SERVIÇO

LCD TV

Model No. HBTV-32L02HD

ATEN…†O
Este manual t€cnico € de uso exclusivo da Rede Autorizada H-Buster. N•o existem pe‚as ou partes que possam
ser reparados pelo consumidor final, sob riscos de choque el€trico, causando ferimentos graves.
ƒ proibida a distribui‚•o, comercializa‚•o ou c„pia deste documento. Sujeito a modificações.

© 2012 H-BUSTER DO BRASIL


Manual de Serviço
HBTV-32L02HD

ÍNDICE
Capítulo 1. Informações Gerais
1-1. Prefácio ..................................................................................................... 3
1-2. Avisos Importantes ................................................................................ 3
1-3. Informações sobre ESD (Descarga Eletrostática).......................... 4
1-4. Informações sobre Solda "Lead-Free (PbF)"................................... 4
1-5. Informações sobre as fotos mostradas ............................................. 5
1-6. Informações sobre os códigos de peças e pedidos ....................... 5

Capítulo 2. Especificações Técnicas ...................................... 6


Capítulo 3. Identificando as Placas .......................................... 7
Capítulo 4. Instruções de Operação (simplificado) ....... 8
Capítulo 5. Modo de Serviço
5-1. Como entrar no modo de serviço ..................................................... 11
5-2. Como sair do modo de serviço ......................................................... 11

Capítulo 6. Atualização de Firmware .................................... 12


6-1. Procedimentos Iniciais ........................................................................ 12
6-2. Copiando o firmware no pen-drive .................................................. 13
6-3. Atualizando o equipamento.................................................................13
6-4. Diagrama da atualização de programa ........................................... 14

Capítulo 7. Diagrama Elétrico


7-1. Placa Principal ....................................................................................... 16
7-2. Placa da Fonte ...................................................................................... 37

Capítulo 8. Vista Explodida ......................................................... 38


Capítulo 9. Lista de Peças ........................................................... 39

2
Manual de Serviço
HBTV-32L02HD

Capítulo 1. Informações Gerais

1-1 Prefácio

Este Manual de Serviço descreve o conserto da TV LCD no nível de módulo


para pessoal técnico qualificado e autorizado H-Buster. Este também inclui
informações de proteção que devem ser seguidas para a manutenção segura e
adequada desta TV (veja informações abaixo e nas páginas seguintes).
Pedimos a leitura destes tópicos para uma manutenção segura e eficiente.

1-2 Avisos Importantes:

1. Oriente os clientes para seguir as instruções de operação e as precauções de


segurança fornecidas com o produto;
2. Desconecte o cabo de alimentação CA antes de limpar ou desmontar o
produto;
3. Verifique o cabo de alimentação CA e o plugue quanto a desgaste ou danos e
substitua-os, conforme necessário;
4. Não utilize produtos de limpeza líquidos ou em aerossol para limpar a tela;
5. Não coloque o produto em uma mesa instável ou carrinho. Caso contrário o
produto pode cair, resultando em ferimentos e danos ao produto. Se um
carrinho for utilizado, tenha cuidado ao mover a combinação carrinho-
aparelho para evitar danos se ela virar;
6. Utilize somente peças de substituição especificadas pela H-Buster ou que
tenham a mesma especificação técnica;
7. Não bata o painel de LCD. Caso quebre, tenha cuidado ao manusear a peça
danificada;
8. Mantenha o produto longe de fontes de calor, como radiadores, aquecedores,
fogões e outros aparelhos que geram calor;
9. Não bloqueie nenhuma abertura de ventilação;
10. Não utilize o produto perto de água. Por exemplo, perto da banheira, pia de
banheiro, pia de cozinha, tanque de lavar roupa, em uma superfície úmida ou
perto da piscina.
11. Itens marcados com o símbolo “ ” indicam itens e/ou componentes de
segurança, e portanto, devem ser substituídos pelo mesmo valor e/ou
especificação. O uso de peças de reposição com características diferentes
pode resultar em incêndio ou choque elétrico.

3
Manual de Serviço
HBTV-32L02HD

1-3. Informações sobre ESD (Descarga Eletrostática):

Alguns semicondutores (CI´s, transistores, memórias) empregados neste


equipamento podem ser danificados facilmente por eletricidade estática. Esses
componentes são designados comumente por “Electrostatically Sensitive (ES)
Devices”, ou “Dispositivos Sensíveis a Eletricidade Estática (ESD)”.
As seguintes regras e normas devem ser obedecidas, pois ajudam a reduzir a
incidência de danos em componentes causados por ESD:

1. Antes de manipular qualquer placa e/ou componente sensível a descarga


eletrostática, drene qualquer carga eletrostática que possa existir em seu
corpo e/ou roupa, tocando as mãos em qualquer superfície aterrada
adequadamente. Sempre que possível, utilize uma pulseira anti-estática e em
local apropriado, conforme ilustração abaixo.

2. Após remover um componente e/ou placa equipada com dispositivos ES,


armazene-a em um local apropriado, como sacos anti-estáticos. Evite deixar
placas sensíveis a ESD expostas ao ar livre;

1-4. Informações sobre Solda “Lead-Free (PbF)”:

Este produto é fabricado com solda livre de chumbo, chamado “solda Lead-
Free”, designado pela sigla “PbF” e/ou com o símbolo “ ” impresso nas placas.
Este processo é parte de um movimento de responsabilidade sócio-ambiental dentro
da indústria de produtos eletro-eletrônicos de consumo. A H-Buster utiliza soldas
sem-chumbo em seus produtos e processos de manufatura, atendendo às
legislações ambientais internacionais.
Recomendamos a utilização de estações de solda certificadas “Lead-Free” ou
ferros de solda com temperaturas apropriadas para a sua utilização. Nunca misture
os tipos de solda sob risco de contaminação da placa e, consequentemente,
problemas futuros de funcionamento do equipamento.

4
Manual de Serviço
HBTV-32L02HD

1-5. Informações sobre as fotos mostradas:

Todas as fotos e ilustrações exibidas neste manual são meramente


ilustrativas, podendo ser modificadas. Quaisquer alterações serão divulgadas em
nosso site de serviços (acesso restrito com login e senha):

http://autorizadas.hbuster.com.br

1-6. Informações sobre os códigos de peças e pedidos:

A vista explodida e a lista de componentes eletrônicos disponíveis para este


produtos estão listados no final deste manual técnico. Sempre que realizar qualquer
pedido de peças, consulte os respectivos códigos nos manuais, para evitar atrasos e
erros nos pedidos.

5
Manual de Serviço
HBTV-32L02HD

Capítulo 2. Especificações Técnicas

6
Manual de Serviço
HBTV-32L02HD

Capítulo 3. Identificando as Placas

Main Board (Placa Principal)

VERSÃO 1 VERSÃO 2

Power Supply Board (Placa da Fonte)

PARA OS CÓDIGOS DOS ITENS ACIMA,


POR FAVOR CONSULTE A LISTA DE PEÇAS
NO FINAL DESTE MANUAL DE SERVIÇO

7
Manual de Serviço
HBTV-32L02HD

Capítulo 4. Instruções de Operação (Simplificado)


(as instruções abaixo foram extraídas do manual do usuário, contendo apenas as informações básicas)

8
Manual de Serviço
HBTV-32L02HD

9
Manual de Serviço
HBTV-32L02HD

10
Manual de Serviço
HBTV-32L02HD

Capítulo 5. Modo de Serviço

5-1. Como entrar no modo de serviço:

Pelo controle remoto do TV, digite na sequencia as teclas:

MENU 8 8 9 3

A seguinte informação aparecerá na tela, conforme ilustração abaixo.

Menu de serviços inicial Info de versão

5-2. Como sair do modo de serviço:


Para sair do modo de serviço, aperte a tecla EXIT do controle remoto, ou
simplesmente desligue o aparelho.

NÃO HÁ AJUSTES A SEREM REALIZADOS NESTE MODO. RECOMENDA-SE NÃO


ALTERAR NENHUM VALOR PRÉ-DEFINIDO DE FÁBRICA, SOB RISCO DE MAL -
FUNCIONAMENTO.


5-3. Reinicializando o equipamento:

A reinicialização da placa principal somente deve ser


feita após a atualização do software da TV, troca da
memória flash, placa principal ou se o equipamento
apresentar funcionamento instável. Para isto, utilize a
fuinção "Limpar Memória" e em seguida a função
"Fac Reset (estado de fábrica)" através das teclas
direcionais do controle remoto. Ambos os comandos
solicitarão a confirmação, escolha "Sim" e pressione
OK no controle remoto.

NOTA: Após aplicar a reinicialização, desligue o TV


por alguns segundos e religue.

11
Manual de Serviço
HBTV-32L02HD

Capítulo 6. Atualização de Firmware

ATENÇÂO!!!!
Este procedimento a seguir somente deve ser executado quando o equipamento apresentar
anormalidade em sua operação, ou quando houver um comunicado oficial para realizar tal proce-
dimento. Não faça a atualização se o equipamento estiver funcionando corretamente.
Leia atentamente o procedimento todo e execute a tarefa conforme descrito a seguir.
Em caso de dúvidas, solicite sempre o auxílio do suporte técnico da H-Buster.

NUNCA FAÇA ESSE PROCEDIMENTO SE A REDE ELÉTRICA ESTIVER INSTÁVEL, SOB


RISCO DE DANO IRREVERSÍVEL À MEMÓRIA OU MESMO A PLACA PRINCIPAL.

6-1. Procedimentos iniciais:


Ferramentas necessárias:

- Um pen-drive vazio e formatado (FAT32) - mínimo 512MB;


- Controle remoto do equipamento;
- Versão mais recente baixada do site de serviços.

Para obter a versão mais recente, entre no site de serviços da H-Buster e faça o download conforme o
modelo do equipamento e do painel de LCD (se houver). Em caso de dúvidas, entre em contato
com o suporte técnico.

Como identificar o modelo de painel de LCD:


Menu do modo de serviço:

Menu de serviços inicial Info de versão

12
Manual de Serviço
HBTV-32L02HD

Identificação do painel de LCD pela etiqueta colada no


verso (parte interna).

NOTA: OS EXEMPLOS APRESENTADOS ACIMA SÃO MERAMENTE


INFORMATIVOS. SEMPRE EXECUTE O PROCEDIMENTO ACIMA PARA
EVITAR ERROS NO PEDIDO.

6-2. Copiando o firmware no pen-drive:

O arquivo que está no site de serviços está “zipado (compactado).” Para descompactá-lo, é ne-
cessário ter instalado em seu computador um programa descompactador (ex.: Winzip, WinRAR,
etc.) Salve no desktop e descompacte-o no PC. Se o programa descompactador criar uma pasta,
abra a pasta e copie para o pen-drive o arquivo que está dentro da pasta (NÃO COPIE A PASTA
TODA).

O nome do arquivo a ser copiado para o pen-drive NÃO DEVE SER ALTERADO, CASO
CONTRÁRIO O TV NÃO IRÁ RECONHECER O ARQUIVO!

6-3. Atualizando o equipamento:


Siga os procedimentos abaixo atentamente:

1) Com o TV funcionando, conecte o pen-drive com o programa gravado, na porta USB;


2) Após alguns segundos, abrirá uma "janela" informando se deseja atualizar o software da TV,
selecione "SIM" e aperte OK no controle;
3) Após confirmar, aparecerá na tela "Atualizando...". Aguarde até o final;
4) Ao término, desligue o equipamento pelo botão POWER e religue;
5) Entre no menu de serviços e faça a reinicialização da memória com o comando LIMPAR MEMÓRIA.
(consulte o capítulo 7 para maiores detalhes).

CUIDADO!!! DURANTE A ATUALIZAÇÃO


NUNCA RETIRE DA TOMADA OU DESLIGUE O APARELHO!!!
(LEIA A ADVERTÊNCIA NO INÍCIO DESTE CAPÍTULO)

13
Manual de Serviço
HBTV-32L02HD

6-4. Diagrama da atualização de programa:

Confira o funcionamento
completo do TV (sinal digital,
entradas HDMI, Video Compo-
nente, AV, etc.)

ENTRE NO MENU DE SERVIÇOS (MENU 8893)

14
Manual de Serviço
HBTV-32L02HD

Capítulo 5. Diagrama Elétrico


(Esquemas Elétricos - Placa Principal / Placa da Fonte)

15
Block Diagram UD2
PCI1
DDR2 JL5
PCMCIA
SOCKET
LVDS CONN

PA9
SPDIF OUT
SPDIF OUT

UA5 U39
Audio DAC3 Line Out JA1.JA2
OPA SPEAKER
UD3 SP
AMP
DDR2
UA6 P34
Audio DAC2 HP Driv HP OUT HP Out

PA3.PA4.PA7.PA8
MT5363 LINE IN
LINE IN

Tuner IF+/IF- UT1


JC2 U1 TUNER
SD/MS SD/MS

U4
PV1.PV2
NAND NAND CVBSx2 CVBSx2
Flash
PV3
U1.U3 S-VIDEO
SPI S-VIDEO
Serial
Flash

Audio DAC0

Audio DAC1
HDMI x1
USB

RGB

YPbPr1

CVBS

RGB

LINE IN

CVBS/SY

SC

LINE IN

Video DAC OUT2


Video DAC OUT1

UH19
UA4 UA3
HDMI SWITCH
OPA OPA
Line Out

Line Out
HDMI1

HDMI2

HDMI3

PU1 PH3.PH4.PH5 PV7 PV4 PV5 PV6


USBx1 HDMIx3 VGA YPbPrx1 SART1 SART2

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 1/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
MAIN POWER 12,16 +5VSB
10,12,14,17 +12V
+5VSB
+12V
7,10,14,17 +5V +5V
+5V 5V_SW 5V MAIN POWER 10uH/3A
6,15,17 3V3SB 3V3SB
L4 L5_9
2 1
+12V +5V 4,5,6,7,10,14,17 DVDD3V3 DVDD3V3
CPU1 7,9,15,17 AVDD3V3 AVDD3V3
LP2 MP1484 10uH/3A/NC 4,5,7,9,17 AVDD1V25 AVDD1V25
100 ohm@100 MHz
2 3 L3 LCB1212 4 VCCK VCCK
VCC OUT 2 1
4,5,6,7,9,10,11,12,13,14,15,16,17,18 GND
C14 7 C21
EN
Dele Res CE649 + C13 CP3
10uF 0.1uF R91
6
COMP
10nF D3
B340/NC R4
220uF/16 V 0.1uF R21 C5 12K_1%
Terry 2010-04-08 100K
100K
8
BST
1
R0603/SMD
CPC31
+ CPC28 CPC29 CPC30
10nF SS
10nF
Other Control Interface
470UF/16V 1uF 0.1uF 6 OPW RSB OPW RSB
R8 C20
shielding of 20-mil GND

2
0.1uF R7
1 Q4 2.7K_1%
2N3904 4 5 R0603/SMD

GND
2.2K GND FB

3
2
VCCK R20 10K Q5
Note : 1

9
2N3904
The power connected to RP4 should turn 0.925 x (1+Rup/Rdn) = 5.04V

3
Ìí…ÓDC-DC MP1484 17 BL_ON/OFF# BL_ON/OFF#
UP8 off when +5V is turning on. Therefore, C3
0.1uF
If +5VSB lead +5V, please insert RP38. 2010-04-08 17 Dimming Dimming

If +5V lead +5VSB, please insert RP41. BL_DIMMING


8,17 BL_DIMMING

STANDBY POWER 3V3SB


+12V +5VSB

+5VSB UP2 G1117-33T63UF 3V3SB


MAIN POWER
ADJ/GND

3 2 + CEP2 + CEP1
IN OUT 100uF/16 v 100uF/25 v 5V&12VÊ䨔
+ CEP7 RP12 + CEP8 +5VSB +12V
100uF/16 V 110 1% 100uF/16 V
R1
1

R2
T6
XR7 +5VSB T5
R3
1K T4
RP13 T3
R5
180 1% HI = > STANDBY P_ON/OFF T1
T2
2010.9.11 R9 XQ2
LO = > POWER_ON

2
R10
OPW RSB 1
R15
+12V +12V XR10

3
4.7K 2N3904
R16
AVDD3V3 XR14
DIGITAL POWER DVDD3V3 2
4
2
4
1
3
1
3 +5VSB 47K
RP43 0 6 5
Dimming 6 5
8 7
5V_SW UP5 AX1084MA DVDD3V3 P_ON/OFF 8 7
10 9
BL_ON/OFF# 10 9
12 11
ADJ/GND

12 11
3 2
IN OUT
CNA1
+ CEP13 RP21 + CEP14 CON6X2-H
100uF/16 V 110 1% 100uF/16 V
1

IR Receiver & LED 6 OIRI OIRI

3V3SB
RP22
180 1%

1.25 x (1+180/110) = 3.3V R13


CNE1 +5VSB NC/4.7K

1
HOLE/GND/NC HOLE/GND/NC HOLE/GND/NC HOLE/GND/NC HOLE/GND/NC 2 IR_IN R1774 100 OIRI

1
H1 H3 AH6 AH1 H2 3 LED_RED#
ANALOG POWER AVDD1V25 9 2 9 2 9 2 9 2 9 2 4 LED_GRE# D2
9 2 9 2 9 2 9 2 9 2 5
8 3 8 3 8 3 8 3 8 3 ESD_0 402_10pF
8 3 8 3 8 3 8 3 8 3 T7
7 4 7 4 7 4 7 4 7 4
7 4 7 4 7 4 7 4 7 4 C806
6 5 6 5 6 5 6 5 6 5
DVDD3V3 UP3 AX1117A/Adj AVDD1V25 6 5 6 5 6 5 6 5 6 5 TJC2004-5AW NC/47pF_25v

2
C0402/SMD OPCTRL0
1

1
ADJ/GND

6 OPCTRL0
3 2
IN OUT
1

1
Óˆ×÷LED¿ØÖÆ
+ CEP9 RP15 + CEP10
100uF/16 V NS/110 1% 100uF/16 V
Ìí…Ó‰Ó¿Ú‚˜ÎªI/O¿Ú¿ØÖÆLED 2010-04-08
1

HOLE/GND/NC HOLE/GND/NC HOLE/GND/NC HOLE/GND/NC HOLE/GND/NC


H8 H10 H5 AH12 H9
9
9 2
2 9
9 2
2 9
9 2
2 9
9 2
2 9
9 2
2 2010-04-08
8 3 8 3 8 3 8 3 8 3
8 3 8 3 8 3 8 3 8 3
7 4 7 4 7 4 7 4 7 4
RP16 7 4 7 4 7 4 7 4 7 4
6 5 6 5 6 5 6 5 6 5
0 6 5 6 5 6 5 6 5 6 5
1

1
1

1
1.25 x (1+ 0/110) = 1.25V

3V3SB +5VSB +5VSB

R66 R67
+5VSB

R1779 R1775 470 470


CORE POWER L6
10uH/3A
L5_9
R1777 R70
2 1 ‚ü‚˜ÎªMP1484 10k 10k/NC LED_RED#

1
+12V U60 VCCK
LP3 MP1482 10uH/3A/NC L5
2010-04-08 CPR13 0
470 470
LED_GRE# R1776 4.7K 1 Q51 D7
100 ohm@100 MHz

1
2N3904
2
VCC OUT
3
2 1 2A ESD_0 402_10pF

2
D8

3
C16 R89 100K 7 C23 OPCTRL0 R1778 4.7K 1 Q67
CP4 EN 10nF 2N3904 ESD_0 402_10pF
6 HI = > LED RED

2
10uF NC/0.1 uF COMP R6 LO=> LED GREEN

3
C6 1 5.1K_1%

2
BST R0603/SMD + CPC42 CPC39 CPC43
8
10nF SS + C777 CPC40
+ 47uF/16V 470uF/16 v 1uF 0.1uF 0.01uF
XC14 C15 R12 C22 2010.8.26 by Zuo
220uF/16 v 0.1uF shielding of 20-mil GND
R11
0.1uF 27K_1%
4 5 R0603/SMD
GND

2.2K GND FB
9

0.925 x (1+Rup/Rdn) = 1.1V


01 12/05/11 Liberação inicial
Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 2/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
VCCK and Digital I/O Bypass 3,12,16 +5VSB
3,10,12,14,17 +12V
+5VSB
+12V
3,7,10,14,17 +5V +5V
UM1A AVDD1V25
3,6,15,17 3V3SB 3V3SB
P15 AG30 AVDD1V25_PLL RM106 0
DVSS AVDD12_APLL
W16 AH33
DVSS AVDD12_ADCPLL
U16 AG32 3,5,6,7,10,14,17 DVDD3V3 DVDD3V3
DVSS AVDD12_SYSPLL
AB15 AF29 3,7,9,15,17 AVDD3V3 AVDD3V3
DVSS AVDD12_TVDPLL CM1 CM2
V15 3,5,7,9,17 AVDD1V25 AVDD1V25
DVSS 0.1uF 0.1uF
T15 3 VCCK VCCK
DVSS
R14 AH29 3,5,6,7,9,10,11,12,13,14,15,16,17,18 GND
DVSS AVSS12_PLL
AC14 AH31
DVSS AVSS12_PLL
W14
DVSS
AD13
DVSS DVDD3V3
N14
G10
DVSS Bottom Side
AB13
DVSS
DVSS VCCIO33
AF13 DVDD3V3IO HW Strap Setting
U20 W36
DVSS VCCIO33 M_AOLRCK
AF9 W34 9 M_AOLRCK
DVSS VCCIO33 M_AOBCK
F9 W32 9 M_AOBCK
DVSS VCCIO33 CM3 CM4 CM5 CM6 CM7 M_AOSDATA0
D9 V31 9 M_AOSDATA0
DVSS VCCIO33 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF M_SPDIF _Out
AE8 H31 9,10 M_SPDIF _Out
DVSS VCCIO33 M_OPW M1
G8 J30 8 M_OPW M1
DVSS VCCIO33 M_OPCTRL3
E8 H23 6,16 M_OPCTRL3
DVSS VCCIO33
C8 AF15
DVSS VCCIO33
W6
DVSS VCCK
L6
J6
W4
L4
DVSS
DVSS
DVSS
DVSS
VCCK
VCCK
AD15
V25
POWER TREE
J4 T25
DVSS VCCK
Y3 AA24
DVSS VCCK
AB21 N24
DVSS VCCK
Y21 AE22
DVSS VCCK
V21 R16
DVSS VCCK
T21 AD17
DVSS VCCK
P21 AD19
DVSS VCCK
D21 AE18
B21
DVSS Power VCCK
AE20
DVSS VCCK
AC20
DVSS & VCCK
AE16
UP6 VCCK
AA20
DVSS
Ground
VCCK
N22
+5V
W20
R20
DVSS
DVSS
VCCK
VCCK
W24
Y15 AX4101
AB19
N20
DVSS
DVSS
VCCK
VCCK
AE14
AA14 SOP-8
AB17 U14
DVSS VCCK
Y19 Y13
DVSS VCCK
V19
DVSS VCCK
V13
5V_SW Enable by VCCK
T19
AC18
DVSS
DVSS
VCCK
VCCK
AG12
AL8 MOS
AA18 AJ8
DVSS VCCK
W18 AM7
DVSS VCCK
U18 AK7
DVSS VCCK
R18 AH7
DVSS VCCK
AA16 AL6
DVSS VCCK
Y17 AJ6
DVSS VCCK
V17
DVSS VCCK
AM5
UP5 UP4
T17
DVSS VCCK
AK5
MEM_VREF
AC16
DVSS VCCK
AN4
AX1084MA DVDD3V3 AX1117SJ DDRV
AC22
DVSS VCCK
AL4
1/2
AA22
W22
DVSS
DVSS
VCCK
VCCK
AM3
AN2 SOT223 SOT223
U22 AL2
DVSS VCCK
R22 AM1
DVSS VCCK VCCK
G22 Y25
E22
DVSS
DVSS
VCCK
VCCK
AB25 Bottom Side
AD21
DVSS
P23
T23
DVSS
DVSS
UP3
V23
Y23
DVSS
DVSS
AVDD3V3 AX1117SJ AVDD1V25
CM8 CM9 CM10 CM11 CM12 CM13 CM14 CM15 CM16
AB23
AD23
DVSS
DVSS
DVSS
DVSS
AD25
P25 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF SOT223
R24 AE24
DVSS DVSS
U24 AC24
DVSS DVSS

MT5363_SMD BG A-518_0108

DEMO3V3 UP4
AX1117SJ AVDD3V3
MT5363 STRAPPING MODE SOT223
(OPTION)
Strapping Mode AOLRCK AOBCK ASPDIF M_AOLRCK RM105 4.7K

ICE Mode + Serial Boot 0 0 0


ICE mode + ROM Boot 0 0 1 M_AOBCK RM107 4.7K

M_SPDIF _Out RM109 4.7K

DVDD3V3 +5VSB UP2 +3V3SB


Strapping Mode AOSDATA0 OPWM1 UT5 G1117
RM110 4.7K M_AOSDATA0
XTAL 54MHz 1 0 +12V G9085TU3U +5V_Tuner SOT223
M_OPW M1 RM113 4.7K TO-263-3
(OPTION) UP1
1V0SB
G969
MSOP8
Strapping Mode OPCTRL3(O) (OPTION)
PDWNC Normal 0 M_OPCTRL3 RM115 4.7K

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 3/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
DDR2 Interface 3,12,16 +5VSB
3,10,12,14,17 +12V
+5VSB
+12V
UM1B DRAM POWER DDRV 3,7,10,14,17 +5V +5V

3,6,15,17 3V3SB 3V3SB


DDRV C2 E10 RDQM0 DVDD3V3 UD1 AP1117-TO252 DDRV
VCC2IO RDQM0 RDQS0
G14 B9

ADJ/GND
VCC2IO RDQS0 RDQS0#
B1 A8 3 2 3,4,6,7,10,14,17 DVDD3V3 DVDD3V3
VCC2IO RDQS0# RDQ0 IN OUT
AF3 D7 3,7,9,15,17 AVDD3V3 AVDD3V3
VCC2IO RDQ0 RDQ1
R2 H11 3,4,7,9,17 AVDD1V25 AVDD1V25
VCC2IO RDQ1 RDQ2 + CED1 RD1 + CD2 CD3
R4 E6 3,4 VCCK VCCK
VCC2IO RDQ2 RDQ3 100uF/16 V 110CPC41
1% 1uF NS/0.1uF
E4 G12 3,4,6,7,9,10,11,12,13,14,15,16,17,18 GND

1
VCC2IO RDQ3 RDQ4 470uF/16 v
G6
VCC2IO RDQ4
H13 [ RESERVE ]
AE4 D5 RDQ5
VCC2IO RDQ5 RDQ6
H7 F11
VCC2IO RDQ6 RDQ7
R6 F7
VCC2IO RDQ7
B13
VCC2IO RDQM1 RD2
AD7 C10
VCC2IO RDQM1 RDQS1 48.7 1%
E14 B7
VCC2IO RDQS1 RDQS1#
D13 C6
VCC2IO RDQS1# RDQ8
AE2 B5
VCC2IO RDQ8 RDQ9
F5
VCC2IO RDQ9
D11
RDQ10
1.25 x (1+48.7/110) = 1.8V for DDR2
C12 A4
VCC2IO RDQ10 RDQ11
E12 B11
VCC2IO RDQ11 RDQ12
AC6 A12
VCC2IO RDQ12 RDQ13
F13 C4
VCC2IO RDQ13 RDQ14
D3 A10
VCC2IO RDQ14 RDQ15
AD5 A6
AF1
J14
VCC2IO
VCC2IO
RDQ15
V1 RDQM2
DRAM DE-CAP.
VCC2IO RDQM2 RDQS2 DDRV
V3
RDQS2 RDQS2#
RDQS2#
W2 DDR#1 Bottom Side
AB1 RDQ16
AV1V25_MEMPLL RDQ16 RDQ17
P13 U4
AVDD12_MEMPLL RDQ17 RDQ18
T13 AC4
AVSS12_MEMPLL RDQ18 RDQ19 + CD26 CD29 CD23 CD24 CD25 CD27 CD28 CD20
T1
RDQ19 RDQ20 CPC44 NS/0.1uF NS/0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF
T3
RDQ20 RDQ21 470uF/16 v
DRAM RDQ21
AC2 [ RESERVE ] [ RESERVE ] [ RESERVE ]
K5 U2 RDQ22
MEMTN RDQ22 RDQ23
K7 AB3
MEMTP RDQ23
RVREF3 P7 U6 RDQM3
RVREF RDQM3 RDQS3 DDRV
N8 Y1
RVREF RDQS3 RDQS3#
RDQS3#
AA2 DDR#2 Bottom Side
RCKE K1 Y5 RDQ24
RCKE RDQ24 RDQ25
T7
RCLK0 RDQ25 RDQ26
B3 AA6
RCLK0# RCLK0 RDQ26 RDQ27 CM19 CD30 CM17 CM18 CM20 CM21 CM22 CM23
A2 V7
RCLK0# RDQ27 RDQ28 NS/0.1uF NS/0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF
V5
RCLK1 RDQ28 RDQ29
AD1
RCLK1 RDQ29
AA4 [ RESERVE ] [ RESERVE ] [ RESERVE ]
RCLK1# AD3 T5 RDQ30
RCLK1# RDQ30 RDQ31
Y7
RDQ31
N4 RA0
RODT RA0 RA1
N6 H5
RRAS# RODT RA1 RA2
P5 M3
RCAS# RRAS# RA2 RA3
L2 G4
RCS#
RWE#
P3
K3
RCAS#
RCS#
RA3
RA4
M5
F1
RA4
RA5
MT5363 DE-CAP.
RWE# RA5 RA6 DDRV
M7
RM1 100 RA6 RA7
AB5 F3
REXTDN RA7 RA8
RA8
P1 Main Chip Bottom Side
D1 RA9
RA9 RA10
G2
RBA0 RA10 RA11
H3 N2
RBA1 RBA0 RA11 RA12 CD12 CD22 CD13 CD14 CD15 CD16 CD17 CD19
J2 E2
RBA2 RBA1 RA12 RA13 1uF 1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF 0.1uF
H1 M1
RBA2 RA13

MT5363_SMD BG A-518_0108

UD3
Damping for DDR#2 ADDR/CMD Damping for DDR#1 ADDR/CMD UD2
RVREF_as closed to UD2 RVREF_as closed to UD3
RDQ16 2_A0
NEAR BRANCH NEAR BRANCH RDQ0 1_A0
G8 M8 G8 M8
RDQ17 DQ0 A0 2_A1 2_CAS# RND6 1 DQ0 A0
G2 M3 2 56 RCAS# 1_A8 RND1 1 2 56 RA8 RDQ1 G2 M3 1_A1 DDRV DDRV
RDQ18 DQ1 A1 2_A2 2_A0 RA0 1_A13 RA13 RDQ2 DQ1 A1 1_A2 RD15 1K 1% RD17 1K 1%
H7 M7 3 4 3 4 H7 M7
RDQ19 DQ2 A2 2_A3 2_A13 RA13 1_A0 RA0 RDQ3 DQ2 A2 1_A3 RVREF1 RVREF2
H3 N2 5 6 5 6 H3 N2
RDQ20 DQ3 A3 2_A4 2_A8 RA8 1_CAS# RCAS# RDQ4 DQ3 A3 1_A4
H1 N8 7 8 7 8 H1 N8
RDQ21 DQ4 A4 2_A5 RDQ5 DQ4 A4 1_A5
H9 N3 H9 N3
RDQ22 DQ5 A5 2_A6 RDQ6 DQ5 A5 1_A6 RD16 CD6 RD18 CD7
F1 N7 F1 N7
RDQ23 DQ6 A6 2_A7 2_A3 RND7 1 DQ6 A6 0.1uF 0.1uF
F9 P2 2 56 RA3 1_A9 RND2 1 2 56 RA9 RDQ7 F9 P2 1_A7 1K 1% 1K 1%
RDQ24 DQ7 A7 2_A8 2_A10 RA10 1_A12 RA12 RDQ8 DQ7 A7 1_A8
C8 P8 3 4 3 4 C8 P8
RDQ25 DQ8 A8 2_A9 2_A1 RA1 1_A7 RA7 RDQ9 DQ8 A8 1_A9
C2 P3 5 6 5 6 C2 P3
RDQ26 DQ9 A9 2_A10 2_BA2 RBA2 1_A5 RA5 RDQ10 DQ9 A9 1_A10
D7 M2 7 8 7 8 D7 M2
RDQ27 DQ10 A10/AP 2_A11 RDQ11 DQ10 A10/AP 1_A11
D3 P7 D3 P7
RDQ28 DQ11 A11 2_A12 RDQ12 DQ11 A11 1_A12
D1 R2 D1 R2
RDQ29 DQ12 A12 2_A13 2_BA0 RND8 1 DQ12 A12
D9 R8 2 56 RBA0 1_A2 RND3 1 2 56 RA2 RDQ13 D9 R8 1_A13
RDQ30 DQ13 NC/A13 2_BA1 RBA1 1_A6 RA6 RDQ14 DQ13 NC/A13
B1 R3 3 4 3 4 B1 R3
RDQ31 B9
A2
DQ14
DQ15
NC/A14
NC/N15
R7
L2 2_BA0
2_CKE
2_WE#
5
7
6
8
RCKE
RWE#
1_A4
1_A11
5
7
6
8
RA4
RA11
RDQ15 B9
A2
DQ14
DQ15
NC/A14
NC/N15
R7
L2 1_BA0
AV1V25_MEMPLL RVREF_as closed to MT5363
NC BA0 2_BA1 NC BA0 1_BA1
E2 L3 E2 L3
RDQS3 NC BA1 2_BA2 RDQS1 NC BA1 1_BA2
B7 L1 B7 L1
RDQS3# UDQS NC/BA2 CLK1 2_A11 RND9 1 UDQS NC/BA2
A8 J8 2 56 RA11 1_BA2 RND4 2 1 56 RBA2 RDQS1# A8 J8 CLK0 AVDD1V25 DDRV
RDQS2 UDQS CK CLK1# 2_A4 RA4 1_A1 RA1 RDQS0 UDQS CK CLK0# RD21 0 RD19 1K 1%
F7 K8 3 4 4 3 F7 K8
RDQS2# LDQS CK 2_CS# 2_A6 RA6 1_A10 RA10 RDQS0# LDQS CK 1_CS# AV1V25_MEMPLL RVREF3
E8 L8 5 6 6 5 E8 L8
RDQM3 LDQS CS 2_CAS# 2_A2 RA2 1_A3 RA3 RDQM1 LDQS CS 1_CAS#
B3 L7 7 8 8 7 B3 L7
RDQM2 UDM CAS 2_ODT RDQM0 UDM CAS 1_ODT
F3 K9 F3 K9
RVREF2 LDM ODT 2_RAS# RVREF1 LDM ODT 1_RAS# CD10 RD20 CD5
J2 K7 J2 K7
2_CKE VREF RAS 2_WE# 2_A9 RND101 VREF RAS 0.01uF 0.1uF
K2 K3 2 56 RA9 1_WE# RND5 2 1 56 RWE# 1_CKE K2 K3 1_WE# 1K 1%
CKE WE 2_A12 RA12 1_CKE RCKE CKE WE
A1 A3 3 4 4 3 A1 A3
VDD VSS VDD VSS
A9
VDDQ VSSQ
A7 2_A7 5 6 RA7 1_BA1 6 5 RBA1 A9
VDDQ VSSQ
A7 2009/04/15
C1 B2 2_A5 7 8 RA5 1_BA0 8 7 RBA0 C1 B2
VDDQ VSSQ VDDQ VSSQ
C3 B8 C3 B8
VDDQ VSSQ VDDQ VSSQ
C7 D2 C7 D2
VDDQ VSSQ RCS# 2_CS# RND11 1 VDDQ VSSQ
C9 D8 8 7 2 56 C9 D8
VDDQ VSSQ RRAS# 2_RAS# RODT 1_ODT VDDQ VSSQ
E1 E3 6 5 3 4 E1 E3
VDD VSS RODT 2_ODT RRAS# 1_RAS# VDD VSS
E9 E7 4 3 5 6 E9 E7
VDDQ VSSQ RCS# 1_CS# VDDQ VSSQ
G1 F2 2 1 7 8 G1 F2
VDDQ VSSQ 56 RND12 VDDQ VSSQ
G3 F8 G3 F8
VDDQ VSSQ VDDQ VSSQ
G7 H2 G7 H2
VDDQ VSSQ VDDQ VSSQ
G9
VDDQ VSSQ
H8 Damping and Termination for CLK Damping and Termination for CLK G9
VDDQ VSSQ
H8
J1 J3 J1 J3
VDDL VSS VDDL VSS
J9 J7 J9 J7
VDD VSSDL VDD VSSDL
M9
VDD VSS
N1 NEAR IC NEAR DRAM NEAR IC NEAR DRAM M9
VDD VSS
N1
DDRV R1 P9 DDRV R1 P9
VDD VSS RCLK1 RD12 22 CLK1 RCLK0 RD6 22 CLK0 VDD VSS

NT5TU32M16CG-BD NT5TU32M16CG-BD
DDR#2 RD13 RD7 DDR#1
100 100

RCLK1# RD14 22 CLK1# RCLK0# RD8 22 CLK0#

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 4/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
3,12,16 +5VSB +5VSB
3V3SB NEAR IC 3,10,12,14,17 +12V +12V

AVDD3V3_REG
UM1C

ORESET#
RM165 0
AVDD3V3_REG RESET Circuit 3,7,10,14,17

3,15,17
+5V

3V3SB
+5V

3V3SB
AN24 AL22
AVDD33_VGA_STB ORESET# OPW RSB
AL24 AL20
AVSS33_VGA_STB OPWRSB CM26 3,4,5,7,10,14,17 DVDD3V3 DVDD3V3
1V0SB AM23 AJ34 OXTALO 0.1uF 3,7,9,15,17 AVDD3V3 AVDD3V3
AVDD10_LDO XTALO OXTALI
AJ36 3,4,5,7,9,17 AVDD1V25 AVDD1V25
XTALI
T37 3,4 VCCK VCCK
AVDD3V3_XTAL VCXO
AK35 3,4,5,7,9,10,11,12,13,14,15,16,17,18 GND
AVDD33_XTAL_STB R124 4.7K
AK37 AL36
AVSS33_XTAL ADIN5_SRV R125 4.7K 3V3SB 3V3SB 3V3SB
ADIN4_SRV
ADIN3_SRV
AM37
AL34 R126 4.7K 3V3SB NEAR IC
E_FUSE L30 AM35 R132 4.7K
FSRC_WR ADIN2_SRV ADIN1 RM166 0
AK33
OIRI AN22
OIRI
ADIN1_SRV
ADIN0_SRV
AL32 ADIN0 AVDD3V3_XTAL R73 R74 R75 Audio Mute/Digital Amp Control
12K 10K 7.5K HP_DET# HP_DET#
OPCTRL0 AM21
SP_AMP_MUTE OPCTRL0 U0RX CM28
AM19 AT21
USB_PW R_OCP OPCTRL1 U0RX U0TX 0.1uF R128 1K ORESET#
AN20 AP21
M_OPCTRL3 OPCTRL2 U0TX
AR20
OPCTRL4 AU20
OPCTRL3 STB I/F & R36 U1RX
OPCTRL4 U1RX

2
U1TX
PAALE AR4
Peripheral U1TX
T35
1V0SB 1 Q1
PACLE PAALE 2N3904
AU4
PACLE

2
PARB# AT5 AH5 JTDO RM2 1 +

3
POW E# PARB# JTDO JTMS 1V0SB Q2 CE21 CM31 OPCTRL0
AT3 AJ4 1 3 OPCTRL0
POCE0# POWE# JTMS JTCK 2N3904 47uF/10 V 0.1uF
AT1 AK3
POCE1# POCE0# JTCK JTDI
AN6 AJ2 SP_AMP_MUTE Óˆ×÷LED¿ØÖÆ 2010-04-08

3
POOE# POCE1# JTDI JTRST# CM29 R76 12 SP_AMP_MUTE
AU2 AK1
PDD0 POOE# JTRST# 4.7uF 3.9K
AR2 OSCL0
PDD1 PDD0 OSCL1 15,17 OSCL0
AP5 OSCL1 13
PDD2 PDD1 SYS_EEPROM _W P OSDA1 15,17 OSDA0 OSDA0
AR6 P31 OSDA1 13
PDD3 PDD2 OSCL2 HP_DET#
AU6 P33 TP71
PDD4 PDD3 OSDA2
AP7 R34 OSCL1
PDD5 PDD4 OSCL1
AT7 R32 OSDA1
PDD6 PDD5 OSDA1 OSCL0 JTRST# R94 10K
AR8 AP3
PDD7 AU8
PDD6
PDD7
OSCL0
OSDA0
AP1 OSDA0 Other Control Interface
3 OPW RSB OPW RSB

MT5363_SMD BGA-518_0108 7 USB_PW R_OCP USB_PW R_OCP


4,16 M_OPCTRL3 M_OPCTRL3

NAND Flash Serial Flash ( Co-Layout ) HDMI SW CTRL


( Clock rate would be upto 90MHz ) 54MHz CRYSTAL
( Layout must be taken good care ) Y1 54MHz
OXTALI OXTALO
DVDD3V3 DVDD3V3 DVDD3V3 Default 8MB DVDD3V3
U1
1 16 POOE# L1
HOLD# SCLK PDD1 820nH
2 15
R68 VCC SI R69
3 14
330 NC PO6 4.7K
4 13
PO2 PO5
U2
Default 1GB 5
6
PO1 PO4
12
11
C17
10pF
C18
10pF
C19
1nF
HW Strap Pins M_OPCTRL3
PO0 PO3 4,16 M_OPCTRL3
PARB# 7 12 POCE0# 7 10
POOE# R/B VCC PDD0 CS# GND Flash_W P#
8 37 8 9
POCE1# RE VCC SO/PO7 WP#/ACC
9
CE PDD7 MX25L6 405DMI
44
PACLE I/O7 PDD6
16 43
PAALE CLE I/O6 PDD5
17 42
POW E# ALE I/O5 PDD4 DVDD3V3
18 41
Flash_W P# WE I/O4 PDD3 U3
19 32
WP I/O3 PDD2 POCE0# 3V3SB 3V3SB 3V3SB
31 1 8
6
GND
I/O2
I/O1
30 PDD1 PDD0 2
S_
Q
VCC
HOLD_
7 UART Port 0
PDD0 Flash_W P# POOE#
13
36
VSS I/O0
29 3
4
W_/VPP C
6
5 PDD1 ·¸†å×øµ˜¶¤Ò冻•ßºÏHaierµ˜„æ‚æ,—-µ÷һϴ
VSS VSS D R82 R83
NS/K9F 5608U0M NS/25 P64 4.7K 4.7K
DVDD3V3 DVDD3V3 J1 OPCTRL4
10 OPCTRL4
R99 R98 1
U0RX 2
POCE1# POCE0# U0TX 3
4
4.7K 4.7K 4x1 W /HOUSING
FOR CODE DOWNLOAD AND DEBUGGING
KEY PANEL 3V3SB

SYSTEM EEPROM DVDD3V3 DVDD3V3 DVDD3V3 DVDD3V3 DVDD3V3 DVDD3V3 DVDD3V3


UART Port 1 CNE2
1
T8 2 K0
3 K1
R77 R78 R79 R85 R84
4
4.7K 4.7K 4.7K 4.7K 4.7K
U4 J2 SIP-4P-2 .0-H
8 1 1
SYS_EEPROM _W P R88 0 VCC NC U1RX
7 2 2
OSCL0 WP NC U1TX
HI = > WP 6
SCL NC
3 3
Lo = > WRITE OSDA0 5 4 4
SDA GND
3V3SB
4x1 W /HOUSING
M24C32 -W
R1770 15K ADIN0 R1771 1.5K K0

I2C ADDRESS "A0" R1772 15K ADIN1 R1773 1.5K K1

1
JTAG Port C629
0.1uF
C628 D4 D5
DVDD3V3 IR Receiver 0.1uF ESD_04 02_10pF
ESD_04 02_10pF

2
3 OIRI OIRI

R81 R86 R116 R123


10K 10K 10K 10K
ɾ‡ýIR
2010-04-08
JTRST#
JTDI
TP17
TP18
FRONT LIGHT SENSOR
JTMS TP19
JTCK TP20
DVDD3V3
JTDO R93 33 TP22 U0RX
16 U0RX U0TX
RM39 RM44 16 U0TX
ɾ‡ý×ø×Ó‚˜Îª†âÊÔµ“¡£ E-Fuse CN21
4.7K/NC 4.7K/NC

2010-04-08 R109 4.7K


T35
T34
1
2
E_FUSE T33 3 YR6 100/NC OSCL0
T9 4 YR7 100/NC OSDA0

SIP-4P-2 .0-H/NC

OSDA0
3,8,11,15,17 OSDA0 OSCL0
3,8,11,15,17 OSCL0

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 5/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
3,12,16 +5VSB +5VSB
AVDD1V25 AVDD1V25_HDMI 3,10,12,14,17 +12V +12V
RM161
3,10,14,17 +5V +5V
UM1E
3,6,15,17 3V3SB 3V3SB
AVDD1V25_HDMI AP11 AR16
AVDD12_HDMI RX1_C 0 CM47
AU16
AVDD3V3_HDMI RX1_CB
AM13 AP17 0.1uF 3,4,5,6,10,14,17 DVDD3V3 DVDD3V3
AVDD33_HDMI RX1_0 C0402/SMD
AN12 AT17 3,9,15,17 AVDD3V3 AVDD3V3
AVSS33_HDMI RX1_0B
AR18 3,4,5,9,17 AVDD1V25 AVDD1V25
RX1_1
AU18 3,4 VCCK VCCK
RX1_1B
AP19 3,4,5,6,9,10,11,12,13,14,15,16,17,18 GND
RX1_2
AT19
RX1_2B
AL18
CEC HDMI_HPD1 AVDD1V25_USB
AN14 AN18 RM162
HDMI_CEC HDMI_SDA1
AM17
HDMI_SCL1
AL16
PWR5V_1 Other Control Interface
AVDD1V25_USB AL10
AM9
AVDD12_USB HDMI & 0 CM55
AVSS12_USB M_RX2_C USB_PWR_OCP
USB I/F RX2_C
AR12
AU12 M_RX2_CB
0.1uF
C0402/SMD
6 USB_PWR_OCP
M_OPCTRL3
RX2_CB 4,6,16 M_OPCTRL3
AVDD3V3_USB AM11 AP13 M_RX2_0
AVDD33_USB RX2_0 M_RX2_0B
AP9 AT13
AVSS33_USB RX2_0B M_RX2_1
AT9 AR14
AT11
AVSS33_USB
AVSS33_USB
RX2_1
RX2_1B
AU14 M_RX2_1B HDMI SWITCH
AP15 M_RX2_2 15 PW R5V_2 PW R5V_2
RX2_2 M_RX2_2B AVDD3V3 AVDD3V3_HDMI
AT15 RM163
RX2_2B HDMI_SW_HPD
AN16
USB_VRT HDMI_HPD2 HDMI_SW_SDA
AN10 AL14
USB_DP0 USB_VRT HDMI_SDA2 HDMI_SW__SCL
AU10 AL12
USB_DM0 USB_DP HDMI_SCL2 PW R5V_2 M_RX2_CB
AR10 AM15 0 15 M_RX2_CB
USB_DM PWR5V_2 CM51 M_RX2_C
15 M_RX2_C
0.1uF
MT5363_SMD BGA-518_0108 C0402/SMD M_RX2_0B
15 M_RX2_0B
15 M_RX2_0 M_RX2_0

USB_VRT 15 M_RX2_1B M_RX2_1B


15 M_RX2_1 M_RX2_1

RM5 15 M_RX2_2B M_RX2_2B


5.1K 1% 15 M_RX2_2 M_RX2_2

AVDD3V3_USB
RM164

0 CM24 CM59
Closed to Main Chip 4.7uF/10 V 0.1uF
C0402/SMD HDMI_SW_HPD
15 HDMI_SW_HPD
15 HDMI_SW_SDA HDMI_SW_SDA
15 HDMI_SW__SCL HDMI_SW_SCL
15 CEC# CEC#

NEAR IC
15 CEC CEC

EQUAL LENGTH and


DIFFERENTIAL
Near Connector IMPEDANCE 90ohm

5
PU1
4
USB_DP0 3 4

USB_DM0 2 3

+5V_USB 1 2
1
1

6
USB TYPEA
CM25 CU8 CU7 DU2 DU1
NS/10pF NS/10pF
USB_DIP_SI NGLE
10uF/10V
VPORT/5P-0603

VPORT/5P-0603

DVDD3V3
2

RU1
NC/10K

USB_PWR_OCP
FL1¿ÉÑ¡Óˆ×Ô»Ö‚·–£ÏÕ¸¿
+5V
FL1 0/NC

FL4 0
3 2 +5V_USB
Q62

R1768 AO340 1
1

10K

LO = > POWER OFF


HI = > POWER ON
01 12/05/11 Liberação inicial
2

R1769
USB_PWR_OCP
C744
1 Q63
2N3904 Revisão Data Documento Descrição
10K 1uF Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
3

A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 6/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
UM1H
3,12,16 +5VSB +5VSB
J34 K35 3,10,12,14,17 +12V +12V
M_OPWM1 OPWM0 GPIO0 GPIO_1
J36 K37 3,7,10,14,17 +5V +5V
BL_DIMMING OPWM1 GPIO1 DEMO_RST#
T33 J32
OPWM2 GPIO2
A30 3,6,15,17 3V3SB 3V3SB
GPIO3 GPIO_4
C30 TPR16
GPIO4
G30
GPIO5
E30 TPR15 3,4,5,6,7,10,14,17 DVDD3V3 DVDD3V3
GPIO6
H29 3,7,9,15,17 AVDD3V3 AVDD3V3
GPIO7
F29 3,4,5,7,9,17 AVDD1V25 AVDD1V25
GPIO8
B29 3,4 VCCK VCCK
GPIO9 GPIO_10
E36 D29 3,4,5,6,7,9,10,11,12,13,14,15,16,17,18 GND
ETMDC GPIO10
D37 C28
ETMDIO GPIO11
A32 E28
ETTXD0 GPIO12
C32 J28
ETTXD1 GPIO13
E32 G28
ETTXD2 GPIO14
B31
D31
ETTXD3
ETTXEN
GPIO15
GPIO16
H27
F27 LVDS Control Interface
D33 B27 17 LVDSCTRL0 LVDSCTRL0
ETTXCLK GPIO17 BL_DIMMING
B37 D27 3,17 BL_DIMMING
ETRXDV GPIO18
A36 G26
ETRXD0 GPIO19
B35 E26
A34
ETRXD1 GPIO/ GPIO20
A26 18 DEMO_RST# DEMO_RST#
ETRXD2 GPIO21
C34
B33
ETRXD3
ETRXCLK
Int. CI/ GPIO22
GPIO23
C26
J26 For CID Test Only
M_CI_INCLK
G32
C36
ETCOL MII GPIO24
F25
H25 4 M_OPWM1 M_OPWM1
18 M_CI_INCLK
M_CI_INVALID
ETCRS GPIO25 18 M_CI_INVALID
D35 B25 18 M_CI_INSYNC M_CI_INSYNC
ETRXER GPIO26 M_CI_INDATA0
D25 18 M_CI_INDATA0
GPIO27
F31 C24
ETPHYCLK GPIO28
E34 G24
ETTXER GPIO29
GPIO30
GPIO31
E24
J24 HW Strapping
B23
GPIO32 M_AOLRCK
F23 4,9 M_AOLRCK
GPIO33 M_AOBCK
D23 4,9 M_AOBCK
GPIO34 M_AOSDATA0
A22 4,9 M_AOSDATA0
M_CI_INVALID GPIO35 M_SPDIF_Out
G34 C22 4,9,10 M_SPDIF_Out
M_CI_INSYNC CI_MIVAL GPIO36
H33 AF5
M_CI_INCLK CI_MISTRT GPIO37
F35 AG2
M_CI_INDATA0 CI_MCLKI GPIO38
H35 AE6 12 GPIO_1 GPIO_1
CI_MDI0 GPIO39
AF7
GPIO40
G36 AG4
CI_MOVAL GPIO41
F37 AG6
CI_MOSTRT GPIO42
F33 AH3 10 GPIO_4 GPIO_4
CI_MCLKO GPIO43 LVDSCTRL0
H37 AH1
CI_MDO0 GPIO44

MT5363_SMD BGA-518_0108

14 GPIO_10 GPIO_10

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 7/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
3,12,16 +5VSB +5VSB
3,10,12,14,17 +12V +12V
3,7,10,14,17 +5V +5V
UM1F
Near IC Near IC 3,6,15,17 3V3SB 3V3SB
AVDD3V3_REFP_AADC W30 AA36 VGA_L_In AVDD3V3 AVDD3V3
AVDD3V3_ADAC0 AVDD33_REF_AADC AIN6_L_AADC VGA_R_In FB1 FB
AF33 Y37
AVDD3V3_ADAC1 AVDD33_ADAC0 AIN6_R_AADC RM168 0 AVDD3V3_AADC AVDD3V3_ADAC0
T31 3,4,5,6,7,10,14,17 DVDD3V3 DVDD3V3
AVDD3V3_AADC AVDD33_ADAC1
Y31 3,7,15,17 AVDD3V3 AVDD3V3
AVDD33_AADC
AA34 3,4,5,7,17 AVDD1V25 AVDD1V25
AIN5_L_AADC CM63 CM66
Y29 Y35 3,4 VCCK VCCK
AVSS33_REF_AADC AIN5_R_AADC CM30
AE34 0.1uF 0.1uF 3,4,5,6,7,10,11,12,13,14,15,16,17,18 GND
AVSS33_ADAC0
U30
Y33
AVSS33_ADAC1
AA32
Ìí…ÓÒôƵͤµÀ 1uF
AVSS33_AADC AIN4_L_AADC
AIN4_R_AADC
AB33 2010-04-08
VIMD_AADC AA30 AVDD3V3 AVDD3V3
ADAC_VCM AF35
VMID_AADC
AVICM AIN3_L_AADC
AC36 YPbPr_L_In2 FB2 FB Audio Input
AB37 YPbPr_R_In2 RM169 0 AVDD3V3_REFP_AADC AVDD3V3_ADAC1 16 VGA_L_In VGA_L_In
AIN3_R_AADC VGA_R_In
16 VGA_R_In
M_SPDIF _Out K33
ASPDIF AV1_L_In CM69 CM27 CM72
L32 AD35
ALIN AIN2_L_AADC AV1_R_In 1uF YPbPr_L_In2
AB35 0.1uF 0.1uF 11 YPbPr_L_In2
AIN2_R_AADC YPbPr_R_In2
11 YPbPr_R_In2
M_AOLRCK M37 AV1_L_In
M_AOMCLK M35
AOLRCK Audio I/F AB31 AV2_L_In
11
11
AV1_L_In
AV1_R_In AV1_R_In
M_AOSDATA0 AOMCLK AIN1_L_AADC AV2_R_In AV2_L_In
L36 AC32 11 AV2_L_In
M_AOBCK AOSDATA0 AIN1_R_AADC AVDD3V3 AVDD3V3 AV2_R_In
L34 11 AV2_R_In
BL_ON/OFF AOBCK YPbPr_L_In
K31 11 YPbPr_L_In
AOSDATA3 YPbPr_L_In RM170 0 AVDD3V3_DIG RM173 0 AVDD3V3_SIF YPbPr_R_In
P35 AD33 11 YPbPr_R_In
LVDS_PW R_EN AOSDATA1 AIN0_L_AADC YPbPr_R_In
P37 AC34
LVDSCTRL1 AOSDATA2 AIN0_R_AADC
N32
AOSDATA4 CM75 CM78
0.1uF 0.1uF
AVDD3V3_DIG AK31 U36
AVDD33_DIG AR3
AJ30 V37
AVSS33_DIG AL3
U34 HP_Out_R
AVDD3V3_SIF AL30
AVDD33_SIF
AR2
AL2
V35 HP_Out_L VIMD_AADC Audio Output
AK29 ADAC_VCM
AVSS33_SIF SCART2_Out_R
V33
AR1 SCART2_Out_L SCART2_Out_R
U32 10 SCART2_Out_R
AL1 CM83 CM80 SCART2_Out_L
AM33 10 SCART2_Out_L
AF 1uF CM81 CM82 HP_Out_R
AN36 AE36 0.1uF 10 HP_Out_R
MPXN AR0 1uF HP_Out_L
AN34 AF37 0.1uF 10 HP_Out_L
MPXP AL0

MT5363_SMD BGA-518_0108

Video Input
AVDD1V25 AVDD1V25_RGB

UM1D RM174 0 11 CVBS1P CVBS1P


11 CVBS2P CVBS2P
AVDD1V25_RGB AM25 AP37
AVDD12_RGB TUNER_BYPASS CM36 SC0
AT37 11 SC0
CVBS0P CVBS1P SY0
AN26 AU36 0.1uF 11 SY0
AVSS12_RGB CVBS1P CVBS2P
AP35
CVBS2P
AT35
AVDD3V3_CVBS CVBS3P SC0 CVBS0N
AN32 AP33 11,14 CVBS0N
AVDD33_CVBS SY0 SY0 SOY0
AR32 AT33 11 SOY0
AVSS33_CVBS SC0 Y0P
AR34 11 Y0P
SY1 PB0P
AU34 11 PB0P
AVDD3V3_VDAC SC1 CVBS0N COM0
AN30 AR36 11 COM0
AVDD33_VDAC CVBS0N AVDD3V3 AVDD3V3_VDAC PR0P
AR30 11 PR0P
AVSS33_VDAC SOY0 SOY1
AU28 11 SOY1
SOY0 Y0P RM175 0 Y1P
AR28 11 Y1P
Y0P PB0P PB1P
AM29 AP29 11 PB1P
FS_VDAC PB0P COM0
TP21 Moniter_Out
AT31
AP31
VDAC_OUT2 COM0
AT29
AU30 PR0P
Ìí…ÓYPBPRͤµÀ CM40
11 COM1 COM1
PR1P
VDAC_OUT1 PR0P 11 PR1P
RM4
AM31
BYPASS0 Video I/F AP25 SOY1
2010-04-08 0.1uF 16 VSYNC VSYNC
HSYNC
SOY1 16 HSYNC
560 1% AU26 Y1P 16 BP BP
Y1P PB1P SOG
AT27 16 SOG
PB1P COM1 GP
AR26 16 GP
AVDD3V3_DEMOD COM1 PR1P COM
AG34 AP27 16 COM
AVDD33_DEMOD1 PR1P RP
AG36 16 RP
AVSS33_DEMOD1
AVDD3V3 AVDD3V3_DEMOD AVDD3V3 AVDD3V3_CVBS
FAT_IN- AH35 AU22 VSYNC
FAT_IN+ AH37
ADCINN_DEMOD
ADCINP_DEMOD
VSYNC
HSYNC
AR22 HSYNC RM176 0 RM177 0 Video Output
C341 C343 AT23 BP
TUNER_DATA BP SOG
N34 AP23
TUNER_CLK TUNER_DATA SOG GP CM44 CM32 Moniter_Out
NS/10uF NS/10uF N36 AU24 13 Moniter_Out
IF_AGCT TUNER_CLK GP COM
M31 AR24 0.1uF 0.1uF
RF_AGC IF_AGC COM RP
M33 AT25
RF_AGC RP
Tuner I/O Interface FAT_IN-
MT5363_SMD BGA-518_0108 14 FAT_IN-
FAT_IN+
NEAR IC NEAR IC 14 FAT_IN+
14,18 TUNER_DATA TUNER_DATA
14,18 TUNER_CLK TUNER_CLK
14,18 IF_AGC IF_AGC

Place these two LPF closed to LVDS Control Interface


main chip rather than tuner. 17 BL_ON/OFF BL_ON/OFF
17 LVDS_PW R_EN LVDS_PW R_EN
17 LVDSCTRL1 LVDSCTRL1

RT20 10K
IF_AGCT IF_AGC
Audio Mute Control
CT19
47nF

GPIO_10
GPIO_10
14 GPIO_10
SPDIF 4,10 M_SPDIF _Out M_SPDIF _Out

M_AOSDATA0
4,8 M_AOSDATA0 M_AOLRCK
R22
4,8
4,8
M_AOLRCK
M_AOBCK
M_AOBCK
M_AOMCLK
HW Strap Setting
100K/NC 4,8 M_AOMCLK 4 M_AOLRCK M_AOLRCK
4 M_AOBCK M_AOBCK
4 M_AOSDATA0 M_AOSDATA0
14 RF_AGC_TUNER RF_AGC_TUNER 4,10 M_SPDIF _Out M_SPDIF _Out
1

3 2
Q75
RT23 10K/NC 2N3906/NC
RF_AGC RF_AGCT R23 0/NC RF_AGC_TUNER

CT22 01 12/05/11 Liberação inicial


47nF/NS

Revisão Data Documento Descrição


Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 8/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
3,12,16 +5V SB +5V SB
3,12,14,17 +12 V +12 V
3,7,14,17 +5V +5V

SPDIF OUT OP Amp output for SCART2 Out RA148 27K


3,6,15,17 3V3SB 3V3SB

3,4,5,6,7 ,14,17 DVDD3V3 DVDD3V3


As Closed as to 3,7,9,15 ,17 AVDD3V3 AVDD3V3
CA180
the Main Chip 100pF 3,4,5,7,9 ,17 AVDD1V25 AVDD1V25
3,4 VCCK VCCK
CEA41 RA147

4
CEA40 10 uF/10V RA149 15K UA3B 3,4,5,6,7 ,9,11,12,13,14,15,16,17,18 GND
CEA43
SCART 2_ Out_R SCART 2OutR

+
6 -
SCART 2R_PA

+
+
7

6
CB996 OPA_VREF2 5 +
10uF/10V 10K CA171 NJM4558 OPA
+5V 0.1uF 10uF/10V
Audio Output

6
RA9 RR48 NS/0 RA106 1000pF RA91
1

8
IN SPDIF_V 47K CA170 AVDD12V_OPA2
+5V _SPDIF_TX 1uF 47K
2
VCC
3 CA179
GND RA151 27K

7
RA103 33
M_SPDIF_Out 9 SCART 2_ Out_R SCART 2_ Out_R
0.1uF

7
9 SCART 2_ Out_L SCART 2_ Out_L
CA150 HP_Out_L
100pF 9 HP_Out_L
9 HP_Out_R HP_Out_R

1
CEA42 RA153

4
CEA39 10uF/10V RA150 15K UA3A
CEA44
SCART 2_ Out_L SCART 2OutL

+
D108 2 -
SCART 2L _PA Pre-Amp Audio Output

+
+
EZJZ0 V800AA 1
OPA_VREF2 3 +
10uF/10V 10K CA160 NJM4558 OPA
2 RR49 NS/0 RA82 1000pF 10uF/10V RA97

8
47K CA151 AVDD12V_OPA2
1uF 47K
13 SCART 2R_PA SCART 2R_PA
13 SCART 2L _PA SCART 2L _PA

R1787 27K

C651
100pF
HeadPhone OUTPUT
NO HP_DETECT
4

C671 R1759 R1760 15K U411A EC17


HP_Out_L 10uF/10v 2 - 330uF/1 6v R1783 22
AVL1_OUT/AM P
+
1
4.7K OPAVREF# 3 +
C649 R1732
1000pF LM45 58
8

OPAV120#
1K HPOUTL
5
7
5
7 GND
2 SPDIF
HPOUTL 4,9 M_SPDIF_Out M_SPDIF_Out
R1766 27K HPDET# 1
1
HPOUTR

NC

NC
C652 HPOUTR 6
6
100pF
4

C672 R1784 R1782 15K U411B 12 MUTE_TAS5707 MUTE_TAS5707

3
10uF/10v R1765 22 BP13
HP_Out_R 6 -
AVR1_OUT/AM P SP_AMP_MUTE
+

7 12 SP_AMP_MUTE
4.7K C650 OPAVREF# AUDI O_L/R
5 +
1000pF EC15 R1733 12 GPIO_1 GPIO_1

NO HP_DETECT

1
LM45 58 330uF/1 6v
8

OPAV120#
1K D150 D107
EZJZ0 V800AA EZJZ0 V800AA Power for SCART OP Amp
+12 V AVDD12V_OPA2

2
RA121 10
Delete Mute
+ CEA30
220uF/1 6V
AVDD12V_OPA2 OPA_VREF2

CB997
AVDD12V_OPA2
0.1uF CB999
0.1uF

RA112
47K

+12 V OPAV120# OPAVREF#


R1731
R1734 OPA_VREF2
10

CB998 R1730 RA113 + CEA31


CB995 10K
+ EC18 0.1uF + CE630 CB1000 47K 47uF/16V
0.1uF 22uF/16v
220uF/1 6v 10K 0.1uF
2010.9.30

DVDD3V3

RA48
DVDD3V3 2010.9.30
10K
DVDD3V3
MUTE_RES R1735 0/NC MUTE_TAS5707
R14
27K 2010.9.30 SP_Amp_MUTE
R1736 0/NC
RA47
4.7K/NC GPIO_1
R46 R1737 0
2

D165
HPDET# 1K 1 2 1
Q9
1N41 48/SMD 2N39 04
3

R47 100K/NC SOT23/SMD


C7 1uF

C601 1uF/NC

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 9/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
AV1 Video Input SV1 Video Input 3,12,16 +5VSB +5VSB
NEARLY CONNECTOR 3,10,12,14,17 +12V +12V
3,7,10,14,17 +5V +5V
RV8 0 RV9 100 CV6 47nF
SY1_IN SY_0 SY0 AV1 Audio Input 3,6,15,17 3V3SB 3V3SB

1
CEA13 10uF/10V
NEARLY CONNECTOR AV1R_IN AV1R_IN# RA75 30K AV1_R_In 3,4,5,6,7,10,14,17 DVDD3V3 DVDD3V3
RV1 0 RV2 100 CV1 47nF DV35 RV10 CV7

+
3,7,9,15,17 AVDD3V3 AVDD3V3
AV1_IN CVBS_1 CVBS1P EZJZ0V800AA 75 47pF CEA14 10uF/10V 3,4,5,7,9,17 AVDD1V25 AVDD1V25
AV1L_IN AV1L_IN# RA76 30K AV1_L_In 3,4 VCCK VCCK
1

+
3,4,5,6,7,9,10,12,13,14,15,16,17,18 GND

2
DV33

1
EZJZ0V800AA RV3 CV2
75 47pF RV11 0 RV12 100 CV8 47nF DA7 DA8
RV78 0 CV48 1uF SC1_IN SC_0 SC0 NS/EZJ Z0V800AA NS/EZJ Z0V800AA
CVBS0N
Audio9,14Input
2

1
NEARLY CONN. CVBS0N CVBS0N
9 AV1_L_In AV1_L_In

2
DV36 RV13 CV9 9 AV1_R_In AV1_R_In
EZJZ0V800AA 75 47pF 9 AV2_L_In AV2_L_In
9 AV2_R_In AV2_R_In
9 YPbPr_L_In YPbPr_L_In

2
9 YPbPr_R_ In YPbPr_R_ In

BP1

BP5
1 Y_IN_1
AV2 Video Input Y
Video
9
Input
CVBS1P CVBS1P
4 Y 1 AV1_IN CVBS2P
9 CVBS2P
5 SC0
6 Pb 2 PB_IN_1 4 AV2 Audio Input 9
9
SC0
SY0 SY0
5
6 2 AV1L_IN CEA15 10uF/10V SOY1
NEARLY CONNECTOR Pb
AV2R_IN AV2R_IN# RA77 30K AV2_R_In
9 SOY1
Y1P
9 Y1P
RV5 0 RV6 100 CV4 47nF PR_IN_1 PB1P

+
Pr 3 9 PB1P
AV2_IN CVBS_2 CVBS2P CEA16 10uF/10V 9 COM1 COM1
Pr 3 AV1R_IN AV2L_IN AV2L_IN# RA78 30K AV2_L_In PR1P
9 PR1P
1

+
RCA3X1_YUV

1
DV34 RV7 CV5 9 SOY0 SOY0
EZJZ0V800AA 75 47pF RCA3X1_YUV DA9 DA10 9 Y0P Y0P
YPBPR/RL#1 INPUT 1 3 AV2_IN
EZJZ0V800AA EZJZ0V800AA 9
9
PB0P
COM0
PB0P
COM0
2

PR0P

y
2 9 PR0P
YPbPr1 Audio Input NEARLY CONN.

2
4 5 AV2L_IN
RA96 10K

w
BP2 AV1R_IN AV1R_IN#
4 1 YPbPrL_IN 6 8 AV2R_IN
AV1L_IN AV1L_IN#

red
HD_L 7
RA99 10K
BP6
RCA3X1 RA100 RA98
3 2 YPbPrR_IN 47K
HD_R 47K

RCA-238H

YPbPr1 Video Input


NEARLY YPBPR CON. NEARLY IC BP3
CV10 1.5nF RA101 10K
SOY_1 SOY1 V 2 YPbPr1 Audio Input AV2R_IN AV2R_IN#
1 3 Y_IN_2
CEA19 10uF/10V AV2L_IN AV2L_IN#
4 YPbPrR_IN YPbPrR_IN# RA83 30K YPbPr_R_ In RA104 10K
PB_IN_2

+
6 L 5
LV1 80/100MHZ RV15 18 RV16 68 CV11 10nF CEA20 10uF/10V RA105 RA102
Y_IN_1 Y1 Y1P 8 YPbPrL_IN YPbPrL_IN# RA84 30K YPbPr_L_In 47K
47K

+
9
1

10 R 7 PR_IN_2

1
DV37 RV17 CV12 DA15 DA16
EZJZ0V800AA 56 15pF EZJZ0V800AA EZJZ0V800AA
RCA3X1
RV18 0 RV19 100 CV13 10nF RA107 10K
2

COM_1 COM1 YPbPrR_IN YPbPrR_IN#

2
BP4
NEARLY CONN. YPbPrL_IN YPbPrL_IN#
1 RA108 10K
HD_L 2 YPbPrL_IN2
LV2 80/100MHZ RV20 18 RV21 68 CV14 10nF 3 RA110 RA109
PB_IN_1 PB1 PB1P 47K
4 YPbPrR_IN2 47K
1

HD_R
5
DV38 RV22 CV15
EZJZ0V800AA 56 15pF
2010-04-08 RCA-238H
2
2

DV39 RV23 CV16


YPbPr2 Video Input YPbPr2 Audio Input YPbPr_L_In2
EZJZ0V800AA 56 15pF
NEARLY YPBPR CON. NEARLY IC 9 YPbPr_L_In2
YPbPr_R_ In2
9 YPbPr_R_ In2
CV18 1.5nF CEA21 10uF/10V
LV3 80/100MHZ RV24 18 RV25 68 CV17 10nF SOY_2 SOY0 YPbPrR_IN2 YPbPrR_IN2# RA89 30K YPbPr_R_ In2
1

PR_IN_1 PR1 PR1P

+
CEA22 10uF/10V
YPbPrL_IN2 YPbPrL_IN2# RA87 30K YPbPr_L_In2
2010-05-14

+
1

1
LV6 80/100MHZ RV36 18 RV31 68 CV25 10nF
Y_IN_2 Y2 Y0P DA20 DA19
EZJZ0V800AA EZJZ0V800AA
1

RA111 10K
DV41 RV29 CV21 YPbPrR_IN2 YPbPrR_IN2#

2
EZJZ0V800AA 56 15pF
YPbPrL_IN2 YPbPrL_IN2#
RV26 0 RV35 100 CV20 10nF NEARLY CONN. RA115 10K
2

COM_2 COM0
RA116 RA114
47K
47K

P2 LV4 80/100MHZ RV28 18 RV34 68 CV24 10nF


PB_IN_2 PB2 PB0P
4 5 SY1_IN
1

2 3
DV40 RV32 CV22
EZJZ0V800AA 56 15pF
2
1

S-Vdieo/NC

SC1_IN DV42 RV30 CV19


EZJZ0V800AA 56 15pF

LV5 80/100MHZ RV27 18 RV33 68 CV23 10nF


1

PR_IN_2 PR2 PR0P


01 12/05/11 Liberação inicial
Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 10/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
3,16 +5VSB +5VSB
3,10,14,17 +12V +12V
3,7,10,14,17 +5V +5V

MUTE Circuit 3,6,15,17 3V3SB 3V3SB

3,4,5,6,7,10,14,17 DVDD3V3 DVDD3V3


3,7,9,15,17 AVDD3V3 AVDD3V3
3,4,5,7,9,17 AVDD1V25 AVDD1V25

3,4,5,6,7,9,10,11,13,14,15,16,17,18 GND

+12V DVDD3V3
D38
R1809 10K

1N4148
D40 R1813 + CE646 R1811
1N4148 10K 100uF/16V 4.7K
3

AMP_SD R65 0/NC


R1814 100K 1 Q69
2N3906 R130 0/NC

2
2

R1833 10K XQ3 C756 OSDA0


1 3,8,11,15,17 OSDA0
+ CE647 2N3904 0.1uF OSCL0
R1808 0 3,8,11,15,17 OSCL0
47uF/16V R1812
100K 3

R1810 0 GND 2,3,4,6,7,8,9,10,11,12,13,14,15,16,17

R131 0/NC

10 SP_AMP_MUTE SP_AMP_MUTE

DVDD3V3 +5V R1834 0 M_AOSDATA0


4,8 M_AOSDATA0 M_AOLRCK
4,8 M_AOLRCK M_AOBCK
R1835 0 4,8 M_AOBCK M_AOMCLK
4,8 M_AOMCLK
R1836 R1832
10K/NC MUTE_TAS5707
4.7K/NC 10 MUTE_TAS5707

AMP_SD R1587 100 AMPSD


8 GPIO_1 GPIO_1
R1838
P_GND
2

10K/NC
SP_AMP_MUTE R1585 0/NC 1 XQ8 AMP_SD
2N3904/NC 10 AMP_SD
SP_AMP_MUTE
Lo = > UN-MUTE
3

L1314
+12V FB

CA111 C1468 0.1uF/50 V CN27


DVDD3V3 Speaker
100uF/16V AMP-Rout+ 1
DVDD3V3 AMP-Rout- 2
0.1uF/50 V R1561 FB AMP-Lout- 3
C1469 R1562 FB AMP-Lout+ 4
100uF/16V C1471 10uF
100uF/16V CA112 CA113 C1472 10uF
0.1uF
0.1uF/50CV
1474 C1475 0.1uF/50 V 0.1uF
C1473
44 C1476
45
40
41
34
35

13
27
2
3

U72
C1477
C1478
C1479
C1480 PVCC R1563NC/3R3 C1481 NC/10nF

DVDD
PVCC_C
PVCC_D
PVCC_D
PVCC_A
PVCC_A
PVCC_B

AVCC

NC NC NC NC AVDD
M_AOMCLK R1564 22 15 1 2 1 AMP-Lout+
4,8 M_AOMCLK M_AOBCK R1565 22 MCLK OUT_A C1482 L1315
4,8 M_AOBCK 21
M_AOLRCK R1566 22 SCLK 220nF/25V 22uH C1483 C1484
4,8 M_AOLRCK 20 4
M_AOSDATA0 R1567 22 LRCLK BST_A C1486 C1485
4,8 M_AOSDATA0 22 0.1uF/50 V 0.1uF/50 V
SDIN 220nF/25V
43 470nF/50V
OSCL0 R1568 22 BST_B C1487 C1488
24
OSDA0 R1569 22 SCL AMP-Lout-
23 46 2 1 0.1uF/50 V 0.1uF/50 V
AMPSD SDA TAS5707 OUT_B L1316
19
8
PDN 22uH R1570NC/3R3 C1489 NC/10nF
2010.5.21 NC C1490 4.7uF/16V
5
C1491 4700pF VCLAMP_AB
11
R1571 470 C1492 47nF PLL_FLTP C1493 4.7uF/16V NC/10nF
32
12
VCLAMP_CD R1572NC/3R3C1494
C1495 0.01uF VR_ANA 2010.5.21
C1496 4700pF 10 39 2 1 AMP-Rout+
DVDD3V3 R1573 470 C1497 47nF PLL_FLTM OUT_C C1498 L1317
16 42 220nF/25V 22uH C1499 C1500
R1574 18K_1% R1583 200_1% OSC_RES BST_C C1504 0.1uF/50 V 0.1uF/50 V C1502
C1503 4.7uF 18 33 220nF/25V 470nF/50V
R1575 R1576 C1505 0.1uF VR_DIG BST_D C1506 C1501
NC C1507 NC/2200pF 6 36 2 1 0.1uF/50 V 0.1uF/50 V AMP-Rout-
12K R1577 22K1 SSTIMER OUT_D L1318
7
OC_ADJ
PGND_CD
PGND_CD

22uH R1578 NC/3R3C1508 NC/10nF


PGND_AB
PGND_AB

31
VREG
14
DVSSO

STEST

FAULT
AGND
DVSS

EPAD
AVSS

25
GND

DVDD3V3 RESET
R1579 R1580
C1509
NC 10K 4.7uF/16 V
9
47
48
37
38
17

28

30
29
26

49

R1829 R1830 2010.5.21


10K/NC
4.7K

R1584 100 MUTE_TAS5707

R1831 R1839
2

0 10K/NC
SP_AMP_MUTE 1 XQ7
2N3904/NC C1511
01 12/05/11 Liberação inicial
2.2uF
Revisão Data Documento Descrição
3

2010.9.30
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
GPIO_1 R1586 0/NC
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 11/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
3,12,16 +5VSB +5VSB
3,10,12,14,17 +12V +12V
3,7,10,14,17 +5V +5V

3,6,15,17 3V3SB 3V3SB


BP11
AUDIO_L/R
3,4,5,6,7,10,14,17 DVDD3V3 DVDD3V3
SCT2_AV_OUT 3,7,9,15,17 AVDD3V3 AVDD3V3
5 NEARLY IC NEARLY CONNECTOR
5 3,4,5,7,9,17 AVDD1V25 AVDD1V25
2 7
GND 7 3,4 VCCK VCCK
LV8 1.8uH RV54 0
3,4,5,6,7,9,10,11,12,14,15,16,17,18 GND
1 Moniter_Out SCT2_AV_OUT
1 SCT2_AUL_OUT

1
SCT2_AUR_OUT
NC

NC

6 DV50
6
RV55 CV34 CV35 CV36 EZJZ0V800AA
75 NS/47pF 47pF NS/47pF
3

Audio Output

2
10 SCART2R_PA SCART2R_PA
SCART2L_PA
1

10 SCART2L_PA
D149
D106
EZJZ0V800AA
MONITOR CVBS BYPASS
EZJZ0V800AA
2

Video Output
2

9 Moniter_Out Moniter_Out

Audio Mute Control

Audio Output
Near Connector
SCART2L_PA RA88 470 SCT2_AUL_OUT

CA45

4.7nF

SCART2R_PA RA94 470 SCT2_AUR_OUT

CA47

4.7nF

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 12/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
+5V_Tuner
FB L30 B1_5 V
UT1
C67 C66
10uF/10 v 0.1uF

24
GND +5V_Tuner GND_Tuner
25
GND
FB L26 B2_5 V
1
ANT_Power B1_5 V
2 C63 C62
VCC1
3 10uF/10 v 0.1uF
RFAGC_Test B2_5 V
4
VCC2
5
NC
NC
6 GND_Tuner The tuner’s ground are separated from GND.
7 Place these FB around the GND_Tuner plan.
NC +3V3_DEMOD
8
VTS RT13 100/NS
9
NC T_SCL
10
SCL T_SDA GND_Tuner LT29 FB LT34 FB
11
SDA RF_AGC_TT LT30 FB LT33 FB
12
RF_AGC LT19 FB LT31 0 ohm
13 RT17 RT12
IF_Test LT21 FB LT32 FB
14 4.7K
NC RT9 0/NC Crystal_Out 4.7K LT22 FB LT25 FB
15 RT26
Crystal_Out LT24 0 ohm LT26 FB
16
NC IF_AGCT_T IF_AGC LT35 0 ohm LT27 FB
17 T_SCL RT16 220 TUNER_SCL
IF_AGC_EXT LT36 FB LT28 FB
18 T_SDA RT21 220 TUNER_SDA
NC
19
NC TU_IN2+ CT24 4.7K
20 CT20 CT23
IF+ TU_IN2- GND_Tuner GND_Tuner
21 10nF 39pF 39pF
IF-
22 220/NC
GND T_SCL RT18 TUNER_CLK
23 GND_Tuner
GND T_SDA RT22 TUNER_DATA
CT12 CT13
GND_Tuner GND_Tuner 220/NC
Nutune FI 4802/NC 39pF/NS 39pF/NS CT21 CT26
39pF/NC 39pF/NC
3,12,16 +5VSB +5VSB
3,10,12,17 +12V +12V
GND_Tuner 3,7,10,17 +5V +5V
GND_Tuner
GND_Tuner GND_Tuner
3,6,15,17 3V3SB 3V3SB

3,4,5,6,7,10,17 DVDD3V3 DVDD3V3


3,7,9,15,17 AVDD3V3 AVDD3V3
3,4,5,7,9,17 AVDD1V25 AVDD1V25
3,4 VCCK VCCK
3,4,5,6,7,9,10,11,12,13,15,16,17,18 GND
TUNER POWER +5V_TUNER

Audio Input
+12V
UT5 7805 +5V_Tuner
LT9 FB
1
IN OUT
3
L1008 NC/0.2 2uH 10% Video Input

GND
+ CET7 + CET9 CT25 C104 3 NC/56pF 50V
47uF/10 V 47uF/10 V 0.1uF
+ CET8
Tuner Control18

2
NC/47uF/10V NC/100N 16V FAT_IN-_C
C105 3 FAT_IN-_C
18 FAT_IN+_C FAT_IN+_C
TU_IN2+ R103 9 0 R SMD/0402 FAT_IN+_C TUNER_SDA
18 TUNER_SDA
18 TUNER_SCL TUNER_SCL
9,18 IF_AGC IF_AGC

TU_IN2- R103 8 0 R FAT_IN-_C

C104 9
NC/100N 16V
C104 8 NC/56pF 50V SMD/0402
9,18 TUNER_DATA TUNER_DATA
L1009 NC/0.2 2uH 10% 9,18 TUNER_CLK TUNER_CLK

DEMOD POWER Close to ISDB-T Demod

U31 AP1117/adj
+5V +3V3_DEMOD
FB60 0
ADJ/GND

9 FAT_IN+ FAT_IN+
3 2 FAT_IN-
IN OUT 9 FAT_IN-

CE42 + CB235 R230 + CE43 C314 C40 CB85 C44


47uF/16 v 0.1uF 110 1% 10uF/10 v
1

ECAP_47UF_SMD 100uF/6.3 v 1uF 0.1uF 0.01uF

R224
180 1%

1.25 x (1+180/110) = 3.3V

3.3V to 1.2V Convertor T_1.2V


+3V3_DEMOD U35
18 Crystal_Out Crystal_Out

3 2 FB L33
IN OUT
GND

C75 C74
+ CE16 C76 R103 10uF/10 v 0.1uF
100uF/16v 0.1uF
1

ECAP_100UF_SMD AP1122 NS/10 0_1% + CE17


100uF/16v
ECAP_100UF_SMD

R104 Impedance Contrl 100ohm and


0
1.2VX(1+0/100)=1.2V
route these path with differential IF BPF
pattern on top layer.
R107 9 0
GND_Tuner Close to MT5363

C102 4
180pF C102 5 27P 50V
SMD/0402
SMD/0402
SMD/0603 L1006 C1107 10N 50V
10K/NC TU_IN2+ RT48 100 FAT_IN+
RT24
B1_5 V 7 1 RF_AGC_TT RF_AGC_TUNER 220 nH
+B RF AGC(NC) L1012 220 nH
2 L1014 C102 3 L1015
NC
3 SMD/0402 0.33uH 10% 33P 50V NC/0.3 3uH 10%
NC
4 L1013 220 nH L1007
AS CT27
TU_IN2- RT51 100 FAT_IN-
12 5 T_SCL 47nF/NS
GND SCL T_SDA
13 6 220 nH C1108 10N 50V
GND SDA RF_AGC_TUNER C102 6
14 14 RF_AGC_TUNER SMD/0603 SMD/0402
GND
15 SMD/0402 C102 7 27P 50V
GND
SMD/0402
8
AIF IF_AGCT_T
9 180pF 50V
IF AGC Add SHARP Tuner
GND_Tuner
10 TU_IN2+ GND_Tuner
DIF+
DIF-
11 TU_IN2- Remove RF SWITCH control I/O. R108 0 0

2010-07-22
TU1
VA1P1BF84 03

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 13/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
+12V
Core Power 1.1V
AC224
AFB86
UP12
80 R/10 0mHz AM81_DV10
20090713 MP1482
10nF

1
ACE84 AR1833
+
100K AL28 15uH/3A

IN

BS
47uF/16V
AC222 3
0.1uF SW 1 2
7
EN MPS1482
8 5 8215_CORE_FB AR264 AC220

COMP
SS FB 5.1K_1% + 0.1uF

GND

GND
R0603/SMD ACE85
ACB442 470uF/16v
C470UF16V/D8H12.5W

6
0.1uF

AR268
AR265
2.2K
27K_1%
R0603/SMD
Vout=0.925 x (1+Rup/Rdn) = 1.1V/0.9A

AC223

10nF

3,10,12,14,17 +12V +12V

+12V GND
GND 2,3,4,5,6,7,8,9,10,11,12,13,15,16,17

AC226
AFB87
UP13
80 R/10 0mHz AM81_DV33
20090713 MP1482
10nF
2

1
ACE87 AR1834
+
100K IN AL29 15uH/3A

BS
47uF/16V
AC227 3
0.1uF SW 1 2
7
EN MPS1482
8 5 AR267 AC221

COMP
SS FB 31.6K_1% 0.1uF
GND

GND

R0603/SMD
ACB443
4

0.1uF

AR269
AM81_DV33
AR266 12K_1%
2.2K R0603/SMD

AC225

ACE641
+ + ACE637
10nF C26
Vout=0.925 x (1+Rup/Rdn) =3.3V/1.2A 100uF/16v 100uF/16v 0.1uF

20090713

MT8281 DV33 MT8281 AV33


MT8281 AV33 MT8281 AV12

UP14
AV12/65mA
AM81_DV33 AM81_AV33
AM81_AV33
AP1122 AM81_AV12
SOT223/SMD
3 2
IN OUT
GND

AC993
AV33/0.22A
1uF
1

ACB622 AC989 + ACE639 ACB623


0.1uF 1uF 10uF/10v 0.1uF

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 14/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
HDMI PORT 2 RX1_5V RX1_CB D56 2 1
HDMI PORT 4 RX3_5V

SDA_3 R2109 47K


RX1_C D57 2 1 RX3_CB D1022 1
SDA_1 R2103 47K SCL_3 R2110 47K
SCL_1 R2104 47K CN10 RX3_C D1032 1
RX1_0B D72 2 1 21
CN15 SHELL2 HPD3
23 19
D61 2 SHELL4 HP DET RX3_5V RX3_0B D98 2
21 RX1_0 1 18 1
SHELL2 HPD1 +5V
23 19 17
SHELL4 HP DET GND R2064 100 SDA_3 RX3_0 D96 2
18 RX1_5V 16 1
+5V D76 2 DDC DATA R2063 100 SCL_3
17 RX1_1B 1 15 OSCL0
GND DDC CLK 6,17 OSCL0
16 R2060 100 SDA_1 14 OSDA0
DDC DATA NC R2784 0/NS D99 2 6,17 OSDA0
15 R2059 100 SCL_1 RX1_1 D54 2 1 13 CEC# RX3_1B 1
DDC CLK CEC RX3_CB HDMI_SW_HPD
14 12 7 HDMI_SW_HPD
NC R1807 0/NS CK- RX3_1 D1002 HDMI_SW_SDA
13 CEC# 11 1 7 HDMI_SW_SDA
CEC D63 2 CK Shield RX3_C HDMI_SW_SCL
12 RX1_CB RX1_2B 1 10 7 HDMI_SW__SCL
CK- CK+ RX3_0B
11 9
CK Shield D59 2 D0- RX3_2B D97 2 M_RX2_CB
10 RX1_C RX1_2 1 8 1 7 M_RX2_CB
CK+ RX1_0B ESD_0402_0.15pF D0 Shield RX3_0 M_RX2_C
9 7 7 M_RX2_C
D0- D0+ RX3_1B RX3_2 D95 2
8 6 1
D0 Shield D55 1 D1- M_RX2_0B
7 RX1_0 HPD1 2 ESD_0402_10pF D1 Shield
5 7 M_RX2_0B
D0+ RX1_1B 4 RX3_1 ESD_0402_0.15pF 7 M_RX2_0 M_RX2_0
6 D1+
D1- D58 1 RX3_2B HPD3 D1061 2 ESD_0402_10pF
5 RX1_5V 2 ESD_0402_10pF D2-
3 1
D1 Shield RX1_1 2 7 M_RX2_1B M_RX2_1B
4 D2 Shield
D1+ D60 1 RX3_2 RX3_5V D1041 2 ESD_0402_10pF M_RX2_1
3 RX1_2B SDA_1 2 ESD_0402_10pF 22
SHELL3 D2+
1 7 M_RX2_1
D2- 20
2 SHELL1
D2 Shield D62 1 SDA_3 D1091 2 ESD_0402_10pF M_RX2_2B
22 1 RX1_2 SCL_1 2 ESD_0402_10pF 1 7 M_RX2_2B
SHELL3 D2+ 7 M_RX2_2 M_RX2_2
20
SHELL1 CEC# D73 1 HDMI_con SCL_3 D1051 2 ESD_0402_10pF
2 ESD_0402_10pF/NC
CEC# CEC#
HDMI_con CEC# D1071
1 2 ESD_0402_10pF/NC 4,6,16 M_OPCTRL3 M_OPCTRL3

7 PWR5V_2 PWR5V_2

7 CEC CEC

RX2_5V

HDMI PORT 1 SDA_2 R2107 47K


RX0_5V SCL_2 R2108 47K
RX0_CB D1232 1 RX2_CB D1262 1
3,12,16 +5VSB +5VSB
SDA_0
SCL_0
R2105
R2106
47K
47K
RX0_C D1272 1 HDMI PORT 3 RX2_C D1282 1 3,10,12,14,17
3,7,10,14,17
+12V
+5V
+12V
+5V
CN14
CN6 RX0_0B D71 2 RX2_0B D1472 3,6,17 3V3SB 3V3SB
1 21 1
SHELL2 HPD2
21 23 19
SHELL2 HPD0 RX0_0 D69 2 SHELL4 HP DET RX2_5V RX2_0 D1412
23 19 1 18 1
SHELL4 HP DET RX0_5V +5V 3,4,5,6,7,10,14,17 DVDD3V3 DVDD3V3
18 17
+5V GND R2058 100 SDA_2 3,7,9,17 AVDD3V3 AVDD3V3
17 16
GND R2062 100 SDA_0 RX0_1B D1542 DDC DATA R2057 100 SCL_2 RX2_1B D1552 3,4,5,7,9,17 AVDD1V25 AVDD1V25
16 1 15 1
DDC DATA R2061 100 SCL_0 DDC CLK 3,4 VCCK VCCK
15 14
DDC CLK RX0_1 D1562 NC R1794 0/NS CEC# RX2_1 D1582 3,4,5,6,7,9,10,11,12,13,14,16,17,18 GND
14 1 13 1
NC R1796 0/NS CEC# CEC RX2_CB
13 12
CEC RX0_CB CK-
12 11
CK- RX0_2B D70 2 CK Shield RX2_C RX2_2B D1432
11 1 10 1
CK Shield RX0_C CK+ RX2_0B
10 9
CK+ D68 2 D0-
9 RX0_0B RX0_2 1ESD_0402_0.15pF 8 RX2_2 D1352 1
D0- D0 Shield RX2_0
8 7
D0 Shield RX0_0 D0+ RX2_1B
7 6 ESD_0402_0.15pF
D0+ D1221 D1-
6 RX0_1B HPD0 2 ESD_0402_10pF 5 HPD2 D1251 2 ESD_0402_10pF
D1- D1 Shield RX2_1
5 4
D1 Shield D1311 D1+
4 RX0_1 RX0_5V 2 ESD_0402_10pF 3 RX2_2B RX2_5V D1331 2 ESD_0402_10pF
D1+ RX0_2B D2- GND 3,4,5,6,7,9,10,11,12,13,14,16,17,18
3 2
D2- SDA_0 D1391 D2 Shield
2 2 ESD_0402_10pF 22 1 RX2_2 SDA_2 D1421 2 ESD_0402_10pF
D2 Shield RX0_2 SHELL3 D2+
22 1 20
SHELL3 D2+ D1341 SHELL1
20 SCL_0 2 ESD_0402_10pF SCL_2 D1381 2 ESD_0402_10pF
SHELL1
CEC# D1481 2 ESD_0402_10pF/NC HDMI_con CEC# D1531 2 ESD_0402_10pF/NC
HDMI_con

HORIZONTAL MOUNT HDMI SWITCH


HORIZONTAL MOUNT
3V3SB
D101

PWR5V_2
RX1_5V

HDMI_SW_HPD
2 1

RX3_5V
HPD1

HPD3
R2002

M_RX2_CB
RB520S-30/NC

M_RX2_0B

M_RX2_1B

M_RX2_2B
27K/NC

M_RX2_C

M_RX2_0

M_RX2_1

M_RX2_2
1K
33k
Pulled up to 3.3V on CPU side. CEC R1798 0/NS CEC#

1K
33K
I2C CONTROL ADDRESS:0x9C/9D

1K
1K
EDID SHADOW ADDRESS:0x9E/9F

AV33_HDMI

AV33_HDMI
HDMI_SW_SDA
HDMI_SW_SCL
NEARLY SW IC

R92
R117
S1/SDA_CTL R113 100 OSDA0

R28
R29
S2/SCL_CTL R97 100 OSCL0
AVDD3V3 AV33_HDMI

SDA_1

SDA_3
SCL_3
SCL_1

R120
R121

GND

GND

GND
FB35 FB AV33_HDMI
1

CB64 CB65 CB66 CB67 OE#/POWDN R102 4.7K/NC


I2C_CTL_EN R101 4.7K

75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
0.1uF 0.1uF 0.1uF 0.1uF D10 D19 D20 D18 DDCBUF_EN R108 4.7K U6

SCL2
SDA2
HPD2

GND

VCC

GND

VCC

GND

HPD3
SDA3
SCL3
POW2

POW3
POW_SINK
HPD_SINK
SDA_SINK
SCL_SINK

OUT_D1n
OUT_D1p

OUT_D2n
OUT_D2p

OUT_D3n
OUT_D3p

OUT_D4n
OUT_D4p
HDMI_SW_SCL R112 4.7K
HDMI_SW_SDA R115 4.7K
2

GND 76 50 GND
ESD_0402_10pF HDMI_SW_HPD R127 10K RX1_CB GND GND RX3_2
77 49
RX1_C IN2D1n IN3D4p RX3_2B
78 48
IN2D1p IN3D4n
ESD ARE LAYOUTED UNDER SW(Square). RX1_0B
AV33_HDMI 79
80
VCC VCC
47
46
AV33_HDMI
RX3_1
RX1_0 IN2D2n IN3D3p RX3_1B
81 45
GND IN2D2p IN3D3n GND
82 44
RX1_1B GND GND RX3_0
83 43
RX1_1 IN2D3n IN3D2p RX3_0B
84 42
IN2D3p IN3D2n
AV33_HDMI 85 41 AV33_HDMI
RX1_2B VCC VCC RX3_C
86 40
RX2_5V R2132 NC/1K PWR5V_2 RX1_2 IN2D4n IN3D1p RX3_CB
87 39

RX0_CB
GND 88
89
IN2D4p
GND
PS421 IN3D1n
GND
38
37
GND
RX2_2
RX0_C IN1D1n IN4D4p RX2_2B
90 36
R2134 IN1D1p IN4D4n
AV33_HDMI 91 35 AV33_HDMI
NC/10K RX0_0B VCC VCC RX2_1
92 34
RX0_0 IN1D2n IN4D3p RX2_1B
93 33
GND IN1D2p IN4D3n GND
94 32
RX0_1B GND GND RX2_0
95 31
RX0_1 IN1D3n IN4D2p RX2_0B
96 30
IN1D3p IN4D2n
AV33_HDMI 97 PC1/I2C_ADDR1 29 AV33_HDMI
VCC VCC

S3/I2C_ADDR0
RX0_2B 98 28 RX2_C
PC0/I2C_RST

IN1D4n IN4D1p
DDCBUF_EN

OE#/POWDN
S1/SDA_CTL

I2C_CTL_EN
RX0_2 RX2_CB

S2/SCL_CTL
99 27
IN1D4p IN4D1n
CEC_OUT
GND 100 26 GND
GND GND
CEC_IN
POW1

POW4
HPD1

CEXT

REXT

HPD4
SDA1

SDA4
TEST
SCL1

SCL4
GND

GND
CEC

VCC
1
2
3
4
5
6
7
8
9
10

12
13
14
15
16
17
18
19
20
21
22
23
24
25
11
DDCBUF_EN

OE#/POWDN
S1/SDA_CTL

I2C_CTL_EN
S2/SCL_CTL
TP29

CEC_OUT
CEC_IN
SDA_0

SDA_2
SCL_0

SCL_2
0/NS

GND

GND
33K
499_1%
R122
33K

1K
1K

2.2uF

100/NC
100/NC
CEC#

CB25
RX0_5V R96

R95

R114

RX2_5V R106
R118

R119
HPD0 R111

CEC#

HPD2
AV33_HDMI

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 15/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
Peripheral components
AU60C
AV33_XTAL V20 V1
AVDD33_XTAL JTDI
JRTCK
JTCK
U2
V2 Serial Flash
AV12_PLL U13
U14
AVDD12_SYSPLL
AVDD12_DMPLL
JTMS
JTDO
U3
T5 M81_JTDO AM81_DV33 1st UART IF modify net for layout 09/02/20
U15 U4
AVDD12_MJCPLL JTRST
CLK_IN
W16
Y16
AR1845
27K
( For Code download and Debug ) GND
GND 2,3,4,5,6,7,8,9,10,11,12,13,14,16,17
CLK_OUT AR1837 AM81_DV33
W1 1K AU63 AM81_AV33
GND RXDMA_ACK M81_RST# M81SPI_CS# OSDA1
Y19 W2 1 8 3,5,8,11,17 OSDA1
AVSS33_XTAL PRST_ M81SPI_SI CS# VCC ACB624 OSCL1
V13 Y2 2 7 3,5,8,11,17 OSCL1
AVSS12_SYSPLL EFUSE WP# DOUT HOLD# M81SPI_SCK
V14 3 6
AVSS12_DMPLL WP#/VPP CLK M81SPI_SO 0.1uF + ACE643 AR1839 AR1841 OPCTRL4
V15 V3 4 5 10 OPCTRL4
AVSS12_MJCPLL GPIO0 AR1840
VSS DIN 10uF/10v/NC 4.7K 4.7K
Y3 AC1005
GPIO1 AC1000 M25P08 JM3
W3 0
GPIO2
GPIO3
V4 20pF 20pF 1 PIN4. PWR
Y18 M81_U0RX 2 PIN3. RXD
TP0 M81_SDA M81_U0TX
W18
TN0 SDA
U11 3 PIN2. TXD
V11 M81_SCL 4 PIN1. GND
SCL Add 09.03.05
XTALI W19 W17 M81_U0RX 4x1 W /HOUSING
XTALO XTALI RXD0
W20 Y17 M81_U0TX
XTALO TXD0
B20 M81SPI_SCK
SFCK M81SPI_SO
SFD0
B19
C20 M81SPI_SI
Trapping :
SFD1
SFCS
C19 M81SPI_CS# Default Low when no configuration external AR1842 100
MT8282_BGA_20081008_Final M81_RST# OPCTRL4
AC1006 AC1007 AM81_DV33
AR1843 100
20pF 20pF AR1852 1K M81_JTDO M81_SDA OSDA1

AR1844 100
M81_SCL OSCL1

Modify 09.09.08

AM81_AV33
Reserve HW Reset#
Core Powe 1.0V
IO Power 3.3V Crystal AR1838
2.7K/NC

+ ACE37
ARB1 820K->1M 220uF/16V/NC

2
AM81_DV33 AY6 M81_RST#
AR21
AU60A XTALI XTALO 1 AQ1
B2 C18 2N3904/NC
DVSS VCC3IO_3 AC996 27MHz AC997
1K/NC
C11 U12

3
DVSS VCC3IO_2 30pF 30pF AD1
C12 R5 AR22 AC290
DVSS VCC3IO_1 1N4148/NC 47K/NC 0.47uF
C13 T4
DVSS VCC3IO_1 AM81_DV10
C3
DVSS
C4
DVSS
D11 A18
DVSS VCCK Modify for accuracy
D4 A19
DVSS VCCK
E10
E11
DVSS VCCK
A20
B17
Modify 09.02.26
DVSS VCCK
E5 B18
DVSS VCCK
E6 C16
DVSS VCCK
F16 C17
DVSS VCCK
H11 D15
DVSS VCCK
H13
H5
DVSS
DVSS
VCCK
VCCK
D16
E14 DV33 IO POWER AV33 XTAL POWER
H9 E15
DVSS VCCK AM81_DV33
J10 H10
DVSS VCCK
J12 H12
DVSS VCCK AM81_AV33 AV33_XTAL
J3 J11
DVSS VCCK
J5 J13 AFB77
DVSS VCCK
K10 J9
DVSS VCCK 0
K11 L13
DVSS VCCK
K12 L8 +
DVSS VCCK AC1001 AC1035 AC1036 AC1037 AC1038 AC998 AC999
K13 M12 ACE645
DVSS VCCK
K4 M9 470uF/16v 4.7uF/10 V 0.1uF 0.1uF 4.7nF 4.7nF 4.7uF/10 V 0.1uF
DVSS VCCK
K5 N10 C470UF16V/D8H12.5W
DVSS VCCK
K8 N13
DVSS VCCK
K9 N8
DVSS VCCK
L10
DVSS
L11
DVSS
L12
L3
DVSS
DVSS
DV10 CORE POWER AV12 PLL POWER
L9
DVSS
M10
DVSS
M11
DVSS AM81_DV10
M13
DVSS AM81_AV12 AV12_PLL
M8
DVSS
N11 AFB78
DVSS
N12
DVSS 330pF 0
N3
DVSS
N9
DVSS AC922 AC921 AC1039 AC1040 AC1042 AC1045 AC1043 AC1051 AC1044 AC1052 AC923 AC1002 AC1003 AC1004
T12
DVSS 1.5nF 1.5nF
U5 22uF/10V->10uF 4.7uF/10 V 0.1uF 0.1uF 0.01uF 0.01uF 1.5nF 4.7uF/10 V 4.7uF/10 V 0.1uF 330pF
DVSS
V5
DVSS

MT8282_BGA_20081008_Final

Add 09.02.25

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 16/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
VGA CONNECTOR 3,12 +5VSB
3,10,12,14,17 +12V
+5VSB
+12V
VGA_PLUGPW R 3,7,10,14,17 +5V +5V

PV7
D-SUB15 FEMALE
VGA EEPROM 3,6,15,17 3V3SB 3V3SB

16
RV56 RV57 RV63 3,4,5,6,7,10,14,17 DVDD3V3 DVDD3V3
10K 10K 10K 3,7,9,15,17 AVDD3V3 AVDD3V3
UV1
6 3,4,5,7,9,17 AVDD1V25 AVDD1V25
UTX# 11 1 RED 8 1 3,4 VCCK VCCK
VCC NC
7 7 2 3,4,5,6,7,9,10,11,12,13,14,15,17,18 GND
VGASDA GRN VGASCL WP NC
12 2 6 3
+5VSB VGASDA SCL NC
8 DV65 5 4
HSYNC# BLU SDA GND
13 3

1
9 1 M24C02-W
VSYNC# 14 4 URX#
10 3 VGA_PLUGPW R DV54 DV55 L : WP Audio Input
VGASCL 15 5 EZJZ0V800AA EZJZ0V800AA H : Write 9 VGA_L_In VGA_L_In
RV65

2
2 9 VGA_R_In VGA_R_In
M_OPCTRL3 1 QV1

2
2N3904
BAT54C
1

10K Video Input

3
17

DV53 VSYNC
EZJZ0V800AA NEARLY VGA CONN. 9
9
VSYNC
HSYNC HSYNC
9 BP BP
9 SOG SOG
2

9 GP GP
9 COM COM
9 RP RP

Other Control Interface


VGA SYNC SLICER NEARLY VGA CONN. NEARLY IC 4,6 M_OPCTRL3 M_OPCTRL3

FBV1 FB 80/100MHz RV69 68 CV40 10nF


BLU BP
RV62 0 RV67 0

1
VSYNC# VSYNC
DV58 U0RX
6 U0RX U0TX
1

EZJZ0V800AA RV70 CV41 6 U0TX


DV56 RV64 CV38 75 5pF
EZJZ0V800AA NS/2K NS/5pF

2
2

RV71 0 CV42 1.5nF


RV66 0 RV79 0 SOG
HSYNC# HSYNC
1

DV57 RV68
EZJZ0V800AA NS/2K CV39 FBV2 FB 80/100MHz RV72 68 CV43 10nF R105 NC/0
NS/5pF GRN GP
UTX# 3 2 QF7 U0TX

1
2N7002
2

DV59
EZJZ0V800AA RV73 CV44 R110 10K

1
75 5pF R107 NC/0
URX#
RV74 0 RV75 100 CV45 10nF 3 2 QF6 U0RX

1
COM 2N7002
D74 D75

VGA Audio Input

1
R100 10K M_OPCTRL3
ESD_0 402_10pF
H: PC TX Disable

2
BP9 L: PC TX Enable
5 CEA48 10uF/10V RA86 30K FBV3 FB 80/100MHz RV76 68 CV46 10nF
5 VGA_Audio_L_In VGA_L VGA_L_In RED RP
2 7
GND 7
+

1 RA85 30K µ–VGA E2PROM—·–£»¤Ê– MOS„ܶϿª¡£


1 VGA_Audio_R_In VGA_R VGA_R_In DV60
RV77 CV47
+

EZJZ0V800AA
CEA47 10uF/10V 75
NC

NC

6
6 5pF Ìí…ÓVGAÉý…¶µç´•
1

DA17 DA18
3

EZJZ0V800AA
EZJZ0V800AA 2010-04-08
AUDIO_L/R

NEARLY CONN.
2

RA93 10K
VGA_Audio_L_In VGA_L

VGA_Audio_R_In VGA_R
RA90 10K

RA92 RA95
47K
47K
2010-05-14

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 17/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
AU60B
ARA0 C6 B9 ARDQ0
ARA1 RA0 RDQ0 ARDQ1
ARA2
A3
A4
RA1 RDQ1
A15
A8 ARDQ5
Damping and Termination for CLK
ARA3 RA2 RDQ2 ARDQ3
D3 B15
ARA4 RA3 RDQ3 ARDQ4 AUD3 AUD4
D6 A16
ARA5 RA4 RDQ4 ARDQ2
B3 C8
RA5 RDQ5
ARA6 B5
RA6 RDQ6
C14 ARDQ6 Close to MT8281 Close to DRAM ARDQ0 G8
DQ0 A0
M8 A1_A0 ARDQ16 G8
DQ0 A0
M8 A2_A0
ARA7 C1 D9 ARDQ7 ARDQ1 G2 M3 A1_A1 ARDQ17 G2 M3 A2_A1
ARA8 RA7 RDQ7 ARDQ10 ARDQ2 DQ1 A1 A1_A2 ARDQ18 DQ1 A1 A2_A2
C5 A10 H7 M7 H7 M7
ARA9 RA8 RDQ8 ARDQ9 ARCLK0 ARD47 ACLK0 ARDQ3 DQ2 A2 A1_A3 ARDQ19 DQ2 A2 A2_A3
B1 B13 H3 N2 H3 N2
ARA10 RA9 RDQ9 ARDQ8 22 ARDQ4 DQ3 A3 A1_A4 ARDQ20 DQ3 A3 A2_A4
D2 B10 H1 N8 H1 N8
ARA11 RA10 RDQ10 ARDQ11 ARDQ5 DQ4 A4 A1_A5 ARDQ21 DQ4 A4 A2_A5
B4 B14 H9 N3 H9 N3
ARA12 RA11 RDQ11 ARDQ12 ARD48 ARDQ6 DQ5 A5 A1_A6 ARDQ22 DQ5 A5 A2_A6
C2 A14 F1 N7 F1 N7
AM81_DDRV RA12 RDQ12 ARDQ13 ˜¿Ç°ÊǸ˜†“°å£‹¸øÒÔ‚˜»Ø ARDQ7 DQ6 A6 A1_A7 ARDQ23 DQ6 A6 A2_A7
C10 100 F9 P2 F9 P2
RDQ13 ARDQ14 ARDQ8 DQ7 A7 A1_A8 ARDQ24 DQ7 A7 A2_A8
B8 D12 C8 P8 C8 P8
VCC2IO RDQ14 ARDQ15 Jack ARDQ9 DQ8 A8 A1_A9 ARDQ25 DQ8 A8 A2_A9
C15 D10 C2 P3 C2 P3
VCC2IO RDQ15 ARDQ16 ARCLK0# ARD49 ACLK0# ARDQ10 DQ9 A9 A1_A10 ARDQ26 DQ9 A9 A2_A10
A17 M5 D7 M2 D7 M2
VCC2IO RDQ16 ARDQ17 22 ARDQ11 DQ10 A10/AP A1_A11 ARDQ27 DQ10 A10/AP A2_A11
B16 G1 D3 P7 D3 P7
VCC2IO RDQ17 ARDQ18 Swap for 2 layer PCB layout 02/18/09 ARDQ12 DQ11 A11 A1_A12 ARDQ28 DQ11 A11 A2_A12
C9 N1 D1 R2 D1 R2
VCC2IO RDQ18 ARDQ19 ARDQ13 DQ12 A12 ARDQ29 DQ12 A12
D14 G2 D9 R8 D9 R8
VCC2IO RDQ19 ARDQ20 ARDQ14 DQ13 NC/A13 ARDQ30 DQ13 NC/A13
D8 G3 B1 R3 B1 R3
VCC2IO RDQ20 ARDQ21 ARDQ15 DQ14 NC/A14 ARDQ31 DQ14 NC/A14
E13 N4 B9 R7 B9 R7
VCC2IO RDQ21 ARDQ22 ARCLK1 ARD50 ACLK1 DQ15 NC/N15 A1_BA0 DQ15 NC/N15 A2_BA0
E7 H4 A2 L2 A2 L2
VCC2IO RDQ22 ARDQ23 22
NC BA0 A1_BA1 NC BA0 A2_BA1
E8 N2 E2 L3 E2 L3
VCC2IO RDQ23 ARDQ24 ARDQS1 NC BA1 ARDQS3 NC BA1
E9 L4 B7 L1 B7 L1
VCC2IO RDQ24 ARDQ25 ARD51 ARDQS1# UDQS NC/BA2 ACLK0 ARDQS3# UDQS NC/BA2 ACLK1
F1 H2 A8 J8 A8 J8
VCC2IO RDQ25 ARDQ26 ARDQS0 UDQS CK ACLK0# ARDQS2 UDQS CK ACLK1#
F2 M2 100 F7 K8 F7 K8
VCC2IO RDQ26 ARDQ27 ARDQS0# LDQS CK A1_CS# ARDQS2# LDQS CK A2_CS#
F3 H1 E8 L8 E8 L8
VCC2IO RDQ27 ARDQ28 ARDQM1 LDQS CS A1_CAS# ARDQM3 LDQS CS A2_CAS#
G4 H3 B3 L7 B3 L7
VCC2IO RDQ28 ARDQ29 ARCLK1# ARD52 ACLK1# ARDQM0 UDM CAS A1_ODT ARDQM2 UDM CAS A2_ODT
G5 M3 F3 K9 F3 K9
GND VCC2IO RDQ29 ARDQ30 22 AMEM_VREF J2 LDM ODT A1_RAS# AMEM_VREF J2 LDM ODT A2_RAS#
GND 2,3,4,5,6,7,8,9,10,11,12,13,14,15,17L5 VCC2IO RDQ30
J4
ARDQ31 A1_CKE VREF RAS
K7
A1_WE# A2_CKE VREF RAS
K7
A2_WE#
N5 M4 K2 K3 K2 K3
VCC2IO RDQ31 CKE WE CKE WE
P3 A1 A3 A1 A3
VCC2IO ARDQM0 VDD VSS VDD VSS
P4
P5
VCC2IO RDQM0
E12
D13 ARDQM1
Swap for 2 layer PCB layout 02/18/09 A9
C1
VDDQ VSSQ
A7
B2
A9
C1
VDDQ VSSQ
A7
B2
VCC2IO RDQM1 ARDQM2 VDDQ VSSQ VDDQ VSSQ
R2 K3 C3 B8 C3 B8
VCC2IO RDQM2 VDDQ VSSQ VDDQ VSSQ
R3
VCC2IO RDQM3
J2 ARDQM3
Damping for DDR#1 ADDR/CMD Damping for DDR#2 ADDR/CMD C7
VDDQ VSSQ
D2 C7
VDDQ VSSQ
D2
R4 56x4 C9 D8 C9 D8
VCC2IO ARDQS0 56x4 VDDQ VSSQ VDDQ VSSQ
T1 B12 8 7 E1 E3 E1 E3
VCC2IO RDQS0 ARDQS0# 8 7 A2_BA0 ARBA0 VDD VSS VDD VSS
T2 A12 ARCKE A1_CKE 6 5 E9 E7 E9 E7
VCC2IO RDQS0_ 6 5 A2_WE# ARWE# VDDQ VSSQ VDDQ VSSQ
T3 ARWE# A1_WE# 4 3 G1 F2 G1 F2
VCC2IO ARDQS1 4 3 A2_CKE ARCKE VDDQ VSSQ VDDQ VSSQ
U1 A11 ARBA0 A1_BA0 2 1 G3 F8 G3 F8
VCC2IO RDQS1 ARDQS1# 2 1 VDDQ VSSQ VDDQ VSSQ
B11 ARND6 G7 H2 G7 H2
ARCLK0 RDQS1_ ARND4 VDDQ VSSQ VDDQ VSSQ
B7 ARND7 G9 H8 G9 H8
ARCLK0# RCLK0 ARDQS2 56x4 A2_A12 ARA12 VDDQ VSSQ VDDQ VSSQ
A7 K2 ARA10 A1_A10 8 7 J1 J3 J1 J3
RCLK0_ RDQS2 ARDQS2# 8 7 A2_A7 ARA7 VDDL VSS VDDL VSS
K1 ARA3 A1_A3 6 5 J9 J7 J9 J7
ARCLK1 RDQS2_ 6 5 A2_A3 ARA3 VDD VSSDL VDD VSSDL
P2 ARA7 A1_A7 4 3 M9 N1 M9 N1
ARCLK1# RCLK1 ARDQS3 4 3 A2_A10 ARA10 VDD VSS VDD VSS
P1 L1 ARA12 A1_A12 2 1 AM81_DDRV R1 P9 AM81_DDRV R1 P9
RCLK1_ RDQS3 ARDQS3# 2 1 VDD VSS VDD VSS
L2 56x4
AMEMTP RDQS3_ ARND5
ATP10 A2 ARND8
AMEMTN MEMTP ARWE# 56x4 A2_BA1 ARBA1
ATP11 A1 E1 ARA9 A1_A9 8 7
MEMTN RWE_ ARCKE 8 7 A2_A1 ARA1 32Mx16 DDR2 32Mx16 DDR2
E3 ARA5 A1_A5 6 5
AAV12_MEMPLL RCKE ARRAS# 6 5 A2_A5 ARA5
GND
H8
AVDD12_MEMPLL RRAS_
A6
ARCS#
ARA1 4 3 A1_A1
A2_A9
4 3
ARA9
DDR#1 LSB 800MHz DDR#2 MSB 800MHz
J8 B6 ARBA1 A1_BA1 2 1
AVSS12_MEMPLL RCS_ ARODT 2 1
C7 56x4
AMEM_VREF RODT ARCAS# ARND11
F4 D7 ARND9
RVREF0 RCAS_ 56x4 A2_A6 ARA6
F5 ARA2 A1_A2 8 7
RVREF0 8 7 A2_A8 ARA8
ARA11 A1_A11 6 5
6 5
ARA8 4 3 A1_A8
A2_A11 4 3 ARA11 Termination For CS#
E4 ARBA0 A2_A2 2 1 ARA2
RBA0 ARA6 2 1 A1_A6 AM81_DDRV
D5 ARBA1 56x4
RBA1 ARND12
For Measurement RBA2
E2
300 ARCAS# 8
56x4
7 A1_CAS#
A2_ODT 8
ARND10
7 ARODT ARD64
R1 ARD58 A2_RAS# 6 5 ARRAS# VTT_CS ARCS#
REXTDN ARCS# 6 5 A1_CS#
AM81_DV33 ADR_DV33 A2_CS# 4 3 ARCS#
ARRAS# 4 3 A1_RAS#
A2_CAS# 2 1 ARCAS# NS/100
ARODT 2 1 A1_ODT
MT8282_BGA_20081008_Final 56x4 ARD66
ARND13 ACD15 NS/100
A2_A4 ARD6256 ARA4
ARA4 ARD6056 A1_A4 NS/0.1uF

A2_A0 ARD6356 ARA0


ARA0 ARD6156 A1_A0

LDO#2 for DRAM Power


UP15
AP1084-ADJ CAPs for DRAM IO Power ( Beneath the MT8281 )
ADR_DV33 TO-263 -3/SMD AM81_DDRV
AM81_DDRV
ADJ/GND

3 2
IN OUT

ARD54 + ACDE2
ACD126 280_1% ACD127 ACD128 ACD129 Low ESR 47 0uF/6. 3v
1

0.1uF 1uF 0.1uF 0.01uF + ACDE3 ACD157 ACD130 ACD121 ACD114 ACD120 ACD115 ACD118 ACD123 ACD116 ACD119 ACD131
470uF/10 v 10uF/10V 0.1uF 0.1uF 4.7nF 4.7nF 4.7nF 4.7nF 1.5nF_X7 R_50V 1.5nF_X7 R_50V 330pF_C0G_5 0V 330pF_C0G_5 0V

R0603/SMD
CD33 ARD55
4.7uF/10 V 121_1%
1.25 x (1+121/280)+55uA*121 = 1.8V /0.9A AM81_DDRV

CD33 for improve High Frequecy line rejection


R0603/SMD
ACD113 ACD125
NS/0.1uF NS/0.1uF
MEM_VREF Circuit
AM81_DDRV

ARD56 ACD133
0.1uF
ACD158 CAPs for DRAM IO Power ( Beneath the DDR#1 )
1K_1% 4.7uF/10 V
SMD-C040 2 AMEM_VREF AM81_DDRV

ARD57 ACD144 ACD145 ACD146


1K_1% 0.1uF 0.1uF 0.1uF ACD140 ACD135 ACD138 ACD143 ACD137 ACD141 ACD134 ACD139 ACD136 ACD142
SMD-C040 2 0.1uF 0.1uF 4.7nF 4.7nF 1.5nF_X7 R_50V 1.5nF_X7 R_50V 330pF_C0G_5 0V 330pF_C0G_5 0V NS/0.1uF NS/0.1uF

CAPs for AV12_MEMPLL CAPs for DRAM IO Power ( Beneath the DDR#2 )
AM81_DDRV
AM81_AV12 AAV12_MEMPLL
AFB79
0

ACD159 ACD160 + ACDE5 ACD150 ACD153 ACD147 ACD151 ACD154 ACD156 ACD148 ACD149 ACD152 ACD155
4.7uF/10 V 0.1uF 470uF/10 v 0.1uF 0.1uF 4.7nF 4.7nF 1.5nF_X7 R_50V 1.5nF_X7 R_50V 330pF_C0G_5 0V 330pF_C0G_5 0V NS/0.1uF NS/0.1uF

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 18/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
UM1G LVDS POWER Control 3,12,16
3,10,12,14
+5VSB
+12V
+5VSB
+12V
+12V
3,7,10,14 +5V +5V
AVDD3V3_LVDS E0N FL2 0 LVDSVDD
F15
H15
AVDD33_LVDS AE0N
E16
G16 E0P AVDD3V3
NEAR IC AVDD1V25
NEAR IC AO340 1
AVDD33_LVDS AE0P 3,6,15 3V3SB 3V3SB
J18 F17 E1N RM178 0 RM181 0 Q70
AVSS33_LVDS AE1N E1P AVDD3V3_LVDS AVDD1V25_LVDS +5V
H17 3 2
AVDD1V25_LVDS AE1P E2N
N16 E18 3,4,5,6,7,10,14 DVDD3V3 DVDD3V3
AVDD1V25_VPLL AVDD12_LVDS AE2N E2P FL3 0/NC
N18 G18 3,7,9,15 AVDD3V3 AVDD3V3
AVDD12_VPLL AE2P E3N CM85 CM88 + CEL4 RL13 + CEL3
P17 E20 3,4,5,7,9 AVDD1V25 AVDD1V25

1
AVSS12_LVDS AE3N E3P 100uF/25V 100uF/25V
P19 G20 0.1uF 0.1uF 47K 3,4 VCCK VCCK
AVSS12_VPLL AE3P E4N
F21 3,4,5,6,7,9,10,11,12,13,14,15,16,18 GND
AE4N E4P
M19 H21
TP_VPLL AE4P ECKN
F19
AECKN ECKP
H19
AECKP
B15 O0N RL14
LVDS Output AO0N O0P AVDD1V25 LVDS Control Interface
AO0P
D15
A16 O1N RM180 0
NEAR IC 47K
LVDSCTRL0
AO1N 8 LVDSCTRL0
C16 O1P AVDD1V25_VPLL 9 LVDSCTRL1 LVDSCTRL1
AO1P O2N BL_ON/OFF
B17 9 BL_ON/OFF
AO2N

2
D17 O2P 9 LVDS_PW R_EN LVDS_PW R_EN
AO2P O3N CM91 QL3 BL_DIMMING
B19 1 3,8 BL_DIMMING
AO3N O3P LVDS_PW R_EN RL15 100K 2N3904
D19 0.1uF
AO3P O4N
A20

3
AO4N O4P
AO4P
C20
OCKN
HI = > PWR ON RL16 CL6
AOCKN
A18
OCKP
LO = > PWR OFF 1uF 10uF/16v/NC
Next Ver PCB,use 3904
C18
AOCKP ECAP_47UF_SMD

MT5363_SMD BGA-518_0108
3 BL_ON/OFF# BL_ON/OFF#

Dimming
INVERTER POWER 3 Dimming
LVDS CONNECTOR
+5V DVDD3V3
6,15 OSCL0 OSCL0
6,15 OSDA0 OSDA0
RL1 1K
DIMMING_OUT
3V3SB
BL_PWM

RL2 1K/NS

XR22 R1837 E0P


E0N AE0P 17
NS/0 AE0N 17
10K/NC E1P
XR21 E1N AE1P 17
100/NS RL4 10K
Dimming
LVDS CONN.
T19 T18
E2P
E2N
AE1N
AE2P
AE2N
17
17
17
ECKP
AECKP 17
2

RL6 4.7K ECKN


BL_DIMMING QL1 CL1 CND1 E3P AECKN 17
1 AE3P 17
2N3904 100K 1 2 E3N
O0N O0P E4P AE3N 17
3 4 AE4P 17
3

2010.9.30 O1N 5 6 O1P E4N


AE4N 17
7 8
CB993 O2N 9 10 O2P
1uF/NC +5V DVDD3V3 OCKN 11 12 OCKP
3V3SB 13 14 O0P
O3N O3P O0N AO0P 17
15 16 AO0N 17
113 17 18 O1P
RL10 XR20 LVDSCTRL1 LVDSCTRL0 O1N AO1P 17
19 20 AO1N 17
RL11 10K 10K/NC O4N 21 22 O4P O2P
OSDA0_LVDS OSCL0_LVDS O2N AO2P 17
10K 23 24 AO2N 17
25 26 OCKP
BL_ON/OFF# LVDSVDD LVDSVDD OCKN AOCKP 17
27 28 AOCKN 17
LVDSVDD 29 30 LVDSVDD O3P
AO3P 17
2

RL12 4.7K BL_PW M 31 32 DIMMING_OUT O3N


AO3N 17
BL_ON/OFF 1 QL2
—Þ‚˜×ø×Ó O4P
AO4P 17
LO = > POWER_ON 2N3904 PWM IN A2006WV0-16X2
O4N
AO4N 17
HI = > POWER_OFF Terry 2010-04-08
3

2010-04-08 OSCL0 RL7 100/NS OSCL0_LVDS


OSDA0 OSDA0_LVDS
RL8 100/NS DIMMING_OUT
DIMMING_OUT 2
LVDSµ˜IIC—¯º¯Ê„ӈϵ͇IIC»„ÊÇUART¿ØÖÆ,Ç”¨•¨Ï BL_PW M
BL_PW M 2
CND2
OSCL0
E0N E0P OSDA0 OSCL0 3,5,8,11,15
E1N 1 2 E1P OSDA0 3,5,8,11,15
E2N 3 4 E2P
5 6 ECKP
ECKN 7 8
E3N 9 10 E3P
E4N 11
13
12
14
E4P 2010-04-08
ODSEL4 ODSEL3 TP1
TP2 15 16

8X2 2mm

DEL Pin15/16µ˜×÷Óˆ—èÒªˆ÷¨•£¿

LVDSCTRL2
2010-04-08 DVDD3V3
—Þ‚˜‰Ó¿Ú£‹Ô¤`ôOPCTRAL0/1/2.Ô¤`ôE4N/P
RL20 RL21

NS/4.7K NS/4.7K

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 19/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
AE0P
LVDS RX AE0N
AE1P
AE0P
AE0N
AE1P
8
8
8
AE1N
AE2P AE1N 8
AE2N AE2P 8
AU60D AECKP AE2N 8
AV33_LVDSRX AO0P AECKN AECKP 8
U6 W4 AECKN 8
AVDD33_LVDSRXO RO0P AO0N AE3P
U10 Y4 AE3P 8
AVDD33_LVDSRXE RO0N AO1P AM81_AV33 AV33_LVDSRX AE3N
W5 AE3N 8
RO1P AO1N AE4P
Y5 AFB80 AE4P 8
AV12_LVDSRX RO1N AO2P AV33_LVDSRX AE4N
U7 W6 AE4N 8
AVDD12_LVDSRX_CK RO2P AO2N 0
U8 Y6
AVDD12_LVDSRX RO2N AOCKP BEAD/SMD/0603
W7
ROCLKP AOCKN AC1010 AC1011 AC1012
Y7
ROCLKN AO3P AO0P
W8 4.7uF/10 V 0.1uF 330pF AO0P 8
RO3P AO3N AO0N
V10 Y8 AO0N 8
AVSS33_LVDSRX RO3N AO4P AO1P
V6 W9 AO1P 8
AVSS33_LVDSRX RO4P AO4N C0805/SMD SMD-R040 2 SMD-R040 2 AO1N
V7 Y9 AO1N 8
AVSS12_LVDSRX_CK RO4N AO2P
V8 AO2P 8
AVSS12_LVDSRX AE0P AO2N
W10 AO2N 8
VIPLL_TN RE0P AE0N AM81_AV12 AV12_LVDSRX AOCKP
ATP12 U9 Y10 AOCKP 8
VIPLL_TP TN_VIPLL RE0N AE1P AOCKN
ATP13 V9 W11 AFB81 AOCKN 8
TP_VIPLL RE1P AE1N AV12_LVDSRX AO3P
TP/SMD/D0.6 Y11 AO3P 8
RE1N AE2P 0 AO3N
TP/SMD/D0.6 W12 AO3N 8
RE2P AE2N AO4P
Y12 AO4P 8
RE2N AECKP AC1013 AC1014 AC1015 AO4N
W13 BEAD/SMD/0603
RECLKP AECKN AO4N 8
Y13 4.7uF/10 V 0.1uF 330pF
RECLKN AE3P
W14
RE3P AE3N
Y14
RE3N AE4P C0805/SMD SMD-R040 2 SMD-R040 2 GND
W15 GND 2,3,4,5,6,7,8,9,10,11,12,13,14,15,16
RE4P AE4N
Y15
RE4N

MT8282_BGA_20081008_Final
DIMMING_OUT
DIMMING_OUT 2
MT8282/BGA309/P1.0/B0.5
BL_PW M
BL_PW M 2
OSCL0
OSDA0 OSCL0 3,5,8,11,15
OSDA0 3,5,8,11,15

Close to 8215
LVDS TX Pls. swap Pin for LAYOUT
AU60E
K17 D17 TX_AO0P# TX_AO0P
AV33_LVDSTX AVDD33_LVDSA AO0P TX_AO0N# TX_AO0N
K18 D18
U16
V17
AVDD33_LVDSA
AVDD33_LVDSB
AO0N
AO1P
E17
E18
TX_AO1P#
TX_AO1N#
TX_AO1P
TX_AO1N
LVDS PORT A(HORIZONTAL) LVDS PORT B(HORIZONTAL)
AVDD33_LVDSB AO1N TX_AO2P# TX_AO2P
F17
AV12_LVDSVPLL AO2P TX_AO2N# TX_AO2N CN18
L19 F18
AV12_LVDSTX AVDD12_VPLL AO2N TX_AOCKP# TX_AOCKP
K19 G17 1 2
AVDD12_LVDS AOCKP TX_AOCKN# TX_AOCKN TX_AO0N TX_AO0P
G18 3 4
AOCKN TX_AO3P# TX_AO3P TX_AO1N TX_AO1P
H17 5 6
AO3P TX_AO3N# TX_AO3N
H16 H18 7 8
AVSS33_LVDSA AO3N TX_AO4P# TX_AO4P TX_AO2N TX_AO2P
J16 J17 9 10
AVSS33_LVDSA AO4P TX_AO4N# TX_AO4N TX_AOCKN TX_AOCKP
V16 J18 11 12
AVSS33_LVDSB AO4N
V19 13 14
AVSS33_LVDSB TX_AE0P# TX_AE0P TX_AO3N TX_AO3P
R16 D20 15 16
AVSS33_LVDSB AE0P TX_AE0N# TX_AE0N
T16 D19 17 18
AVSS33_LVDSB AE0N TX_AE1P# TX_AE1P LVDS_FORM AT OPC_EN
E20 19 20
AE1P TX_AE1N# TX_AE1N TX_AO4N TX_AO4P CN19
L17 E19 21 22
AVSS12_VPLL AE1N TX_AE2P# TX_AE2P OSDA0 0R/NC 0R/NC OSCL0 M81_LVDSVDD M81_LVDSVDD
L18 F20 23 24 1 2
AVSS12_LVDS AE2P TX_AE2N# TX_AE2N BR40 BR41
F19 25 26 3 4
AE2N TX_AECKP# TX_AECKP M81_LVDSVDD M81_LVDSVDD TX_BO0N TX_BO0P
G20 27 28 5 6

For 1080P 120Hz


AECKP TX_AECKN# TX_AECKN M81_LVDSVDD M81_LVDSVDD TX_BO1N TX_BO1P
ATP14 K20 G19 29 30 7 8
TP_VPLL AECKN TX_AE3P# TX_AE3P BL_PW M# DIMMING_OUT# TX_BO2N TX_BO2P
H20 31 32 9 10
AE3P TX_AE3N# TX_AE3N
TP/SMD/D0.6 H19 11 12
AE3N TX_AE4P# TX_AE4P TX_BOCKN TX_BOCKP
J20 13 14
AE4P TX_AE4N# TX_AE4N T11 LVDS-16 X2-P2 .0_H TX_BO3N TX_BO3P
J19 15 16
AE4N LVDS-16 X2-P2 .0_H TX_BO4N TX_BO4P
17 18
M19 TX_BO0P# TX_BO0P 19 20
BO0P TX_BO0N# TX_BO0N TX_BE0 N TX_BE0 P
M20 21 22
BO0N TX_BO1P# TX_BO1P TX_BE1 N TX_BE1 P
N19 23 24
BO1P TX_BO1N# TX_BO1N BL_PW M# 0R/NC BL_PW M TX_BE2 N TX_BE2 P
N20 BR39 25 26
BO1N TX_BO2P# TX_BO2P
P19 27 28
BO2P TX_BO2N# TX_BO2N TX_BECKN TX_BECKP
P20 29 30
BO2N TX_BOCKP# TX_BOCKP DIMMING_OUT# BR46 DIMMING_OUT TX_BE3 N TX_BE3 P
R19 0R/NC 31 32
BOCKP TX_BOCKN# TX_BOCKN TX_BE4 N TX_BE4 P
R20 33 34
BOCKN TX_BO3P# TX_BO3P
T19
BO3P TX_BO3N# TX_BO3N LVDS-17 X2-P2 .0_H
T20 CN20
BO3N TX_BO4P# TX_BO4P LVDS-17 X2-P2 .0_H T13
U19
BO4P TX_BO4N# TX_BO4N TX_AE0N TX_AE0P
U20
BO4N TX_AE1N 1 2 TX_AE1P
TX_BE0 P# TX_BE0 P TX_AE2N 3 4 TX_AE2P
M18
BE0P TX_BE0 N# TX_BE0 N 5 6 TX_AECKP
M17
BE0N TX_BE1 P# TX_BE1 P TX_AECKN 7 8
N18
BE1P TX_BE1 N# TX_BE1 N TX_AE3N 9 10 TX_AE3P
N17
BE1N TX_BE2 P# TX_BE2 P TX_AE4N 11 12 TX_AE4P
P18
BE2P TX_BE2 N# TX_BE2 N 13 14
P17
BE2N TX_BECKP# TX_BECKP 15 16
R18
BECKP TX_BECKN# TX_BECKN
R17 LVDS-8X2 -P2.0_H
BECKN TX_BE3 P# TX_BE3 P
T18
BE3P TX_BE3 N# TX_BE3 N LVDS-8X2 -P2.0_H
T17
BE3N TX_BE4 P# TX_BE4 P
U18
BE4P TX_BE4 N# TX_BE4 N
U17
BE4N

MT8282_BGA_20081008_Final T10 T12 T20

MT8282/BGA309/P1.0/B0.5

AM81_AV33 AV33_LVDSTX AM81_AV33


AFB82
AV33_LVDSTX
0
BEAD/SMD/0603
AC1020 AC1021 AC1022
4.7uF/10 V 0.1uF 0.1UF
BR33 BR34
4.7K 4.7K/NC
C0805/SMD SMD-R040 2 SMD-R040 2

AM81_AV12 AV12_LVDSTX LVDS_FORM AT


AFB83 OPC_EN
AV12_LVDSTX SMD-C040 2 SMD-C040 2
0 LVDSVDD

BEAD/SMD/0603 AC1023 AC1024


4.7uF/10 V 0.1uF BR36 BR37 M81_LVDSVDD
0/NC 4.7K/NC

C0805/SMD SMD-R040 2

AM81_AV12 AV12_LVDSVPLL
AFB84 SMD-C040 2 SMD-C040 2
AV12_LVDSVPLL
0

BEAD/SMD/0603 AC1025 AC1026


4.7uF/10 V 0.1uF

C0805/SMD SMD-R040 2

01 12/05/11 Liberação inicial


Revisão Data Documento Descrição
Formato Elaborado por: Éber Silva Revisado por: Li Jiaxin Aprovado por: Eduardo Macedo Modificado por:
A3
Escala Dimensão Tol.não especificada Página Código matriz

S/E mm 20/21
Código sistema
PCI principal HBTV-32L02HD / HBVT-42L02FD
T_1.2V

FB L28 Demo_1V2

C71 C70
10uF/10v 0.1uF

+3V3_DEMOD

FB L27 Demo_3V3
DVDD2V5
C69 C68 GND
10uF/10v 0.1uF GND 3,4,5,6,7,9,10,11,12,13,14,15,16,17
2V5_T1
ZC4 ZC5

1uF 0.1uF

Demo_3V3
TUNER_SDA
TUNER_SDA 14
DVDD2V5
2V5_T2 U407B ZC13 ZC14 ZC15 ZC16 ZC17 TUNER_SCL