Você está na página 1de 21

Apostila 2 Microprocessadores e Microcontroladores

1. Estrutura Bsica da Famlia MCS-51 (8051) 1.1 Caractersticas


O 8051 um microcontrolador rpido com Clock tpico de 12 MHz, sendo que existem verses de at 30 MHz, fornecidas por outros fabricantes, e suas caractersticas de hardware de software permitem us-lo como um poderoso controlador, sobretudo em sistemas para lgica seqencial e combinatria. Pode trabalhar com at 64 KBytes de memria de programa e mais 64 KBytes de memria de dados isoladamente, alm de sua RAM interna. Suas caractersticas de hardware incluem capacidade de expanso da memria de programa (inicialmente 4 KBytes internamente) para at 64 KBytes totais, colocando mais 60 KBytes externos, ou ento utilizar 64 KBytes de memria externa de programa, com a verso 89C51, que a mais utilizada comercialmente, devido ao seu baixo custo. Permite-nos tambm expandir a memria RAM dos 128 Bytes internos para mais 64 KBytes externos; possui quatro portas de I/O de 8 Bits cada uma, os quais so individualmente endereveis (caso a memria de programa externa seja utilizada, duas dessas portas ficaro comprometidas); interrupo com estrutura nesting (nesting o nome que se d ao processo pelo qual uma interrupo pode interromper outra que j estiver sendo atendida, desde que tenha maior prioridade.) com cinco fontes mascarveis e dois nveis de prioridade que podem ser alterados a qualquer momento pelo software; dois temporizadores/contadores de 16 bits; oscilador de clock interno; bastando um cristal e dois capacitores; e tambm um canal de comunicao serial do tipo UART fullduplex, que permite tambm a expanso de I/O. Suas facilidades de software permitem a execuo de complexas operaes aritmticas e lgicas (multiplicao, diviso, permuta e deslocamento de bits, etc.), trabalhar com bancos de registradores nominais e inclusive trabalhar com 128 bits individualmente endereveis na RAM, conforme veremos. Tipicamente a famlia MCS-51, temos: RAM interna de uso geral de 128 bytes e 128 bytes correspondentes aos registradores especiais; ROM interna de 4 KBytes; 4 Ports de I/O; 2 Timers de 16 bits; 1 Interface serial; Capacidade de 64 K Bytes de endereamento externo de ROM;
3

Apostila 2 Microprocessadores e Microcontroladores

Capacidade de 64 KBytes de endereamento externo de RAM; Processador Booleano (opera com bits); Ciclos tpicos de instruo de 1 e 2 s a 12 MHz; Instruo direta de diviso e multiplicao; Entradas de interrupo externa;

1.2 Pinagem do 8051


Na Fig. 1 (a) temos o encapsulamento mais utilizado para o 8051, que o PDIP e na (b) temos um outro encapsulamento do tipo PLCC.

Fig. 1 (a) Encapsulamento PDIP

Apostila 2 Microprocessadores e Microcontroladores

Fig. 1(b) Encapsulamento PLCC

1.3 Descrio Funcional dos Pinos do 8051


Nmeros de Pinos 1a8
Nome

Descrio Funcional

P1.0 P1.7 Esses Pinos so endereados como porta bidirecional de 8 bits podendo ter seus pinos individualmente endereveis. Podem alimentar ou drenar uma carga TTL, ou vrias cargas MOS diretamente sem pull-ups externos. Durante a verificao de programas, serve como entrada da parte menos significativa de endereos. RST/VPD Por esse pino podemos resetar o sistema pela aplicao de um nvel lgico 1 TTL, durante dois ou mais ciclos de mquina.

10 a17

P3.0 P3.7 Porta de I/O bidirecional de 8 bits, com resistores de pullup interno, servindo tambm s funes especiais. XTAL 2 Sada do amplificador inversor do oscilador e entrada para o gerador de clock interno. Se for usado clock externo, serve como entrada para ele. Entrada do amplificador inversor do oscilador, deve ser conectado a terra se usamos clock externo.

18

19

XTAL 1

Apostila 2 Microprocessadores e Microcontroladores

20 21 a 28

Vss

Conexo de terra

P2.0 P 2.7 Porta bidirecional de 8 bits, usada como sada ou da (A8 A15) parte mais significativa do endereo de expanso de memria, ou verificao da programao respectivamente. Esses pinos podem suprir/drenar uma carga TTL ou entradas MOS sem pull-up externo. PSEN\ Sada para habilitao do programa externo. o strobe da memria de programa externa. Quando o sistema vai buscar instrues ou operandos na memria externa, esse pino vai a nvel zero. PSEN\ no ativado (permanece alto) durante busca de dados na memria interna de programa. Sada habilitadora do latch de endereos. Como no exemplo anteriormente dado, serve para separar a parte menos significativa do endereo que est multiplexada como os dados, no caso de usarmos memria externa. Entrada de seleo da memria de programa. Quando o nvel lgico 0, a CPU trabalha apenas com a memria de programa externa. Se em nvel lgico 1, a CPU executa instrues da memria de programa interna, desde que o PC seja menor que 4096. Esse pino recebe +21.0 volts durante a programao da ROM interna.

29

30

ALE

31

EA\

32 a 39

P0.0 P0.7 Porta 8 bits bidirecional com dreno aberto. Durante (AD0AD7) operaes com memria externa, fornece multiplexadas parte menos significativa de endereo e os dados, ativando pull-ups internos. Serve tambm como sada dos bytes de instruo, durante a verificao dos programas, sendo necessrias a colocao de pull-ups externos para esta operao. Cada pino dessa porta pode suprir/drenar duas cargas TTL. Vcc Pino para ligao de +5.0 volts durante a operao normal.

40

Apostila 2 Microprocessadores e Microcontroladores

1.4 Funes Especiais dos Pinos da Porta 3


P 3.0 RxD/Data: Receptor da porta serial assncrona ou entrada e sada de dados sncronos (expanso de I/O pela porta serial). P 3.1 TxD/Clock: Sada de transmisso da porta serial assncrona, ou sada de clock para os registradores de deslocamento externos (expanso de I/O pela porta serial). P 3.2 INT0\: Interrupo externa nmero 0, ou bit de controle para o timer/counter 0. P 3.3 INT1\: Interrupo externa nmero 1, ou bit de controle para o timer/counter 1. P 3.4 T0: Entrada externa para o timer/counter 0. P 3.5 T1: Entrada externa para o timer/counter 1. P 3.6 WR\ : Strobe (sinalizador) de escrita na memria de dados externa. P 3.7 RD\: Strobe (sinalizador) de leitura na memria de dados externa.

Apostila 2 Microprocessadores e Microcontroladores

1.5 Arquitetura Interna do 8051 (Diagrama em Blocos)

Fig. 2 Arquitetura interna do 8051

2. Organizao das Memrias em Dispositivos MCS-51


Conforme podemos ver (Fig.3), o 8051 em seu modo mnimo trabalha com programas (iniciados no endereo 0000H) gravados nos 4 KBytes de memria de programa interna. Para utilizao da memria externa de programa temos duas possibilidades, a saber: os 64 KBytes externamente ou apenas os 60 KBytes restantes, sendo que desta forma, os primeiros 4 KBytes esto gravados dentro do chip, sendo inviolveis. Para expanso externa da memria de dados (Fig. 4), temos a possibilidade de colocar 64 KBytes de RAM, independente da RAM interna. Por exemplo, o endereo 20H da RAM interna e o endereo 20H da RAM externa so posies fsicas diferentes. primeira vista pode parecer que estamos trabalhando
8

Apostila 2 Microprocessadores e Microcontroladores

no mesmo endereo, mas no verdade, pois as instrues para RAM interna so diferentes das instrues para a RAM externa. Memria de Programa:

Fig. 3 Organizao da Memria de Programa: Memria de Dados:

Fig. 4 Organizao da Memria de Dados:

Apostila 2 Microprocessadores e Microcontroladores

2.1 Memria de Programa

A memria de programa pode ser expandida atravs de barramentos externos. Aps o reset, o microcontrolador 8051 ir buscar a primeira instruo no endereo 0000H da memria de programa. O nvel lgico presente no terminal EA\ determina se o microcontrolador dever iniciar a busca das instrues na memria interna ou exclusivamente na memria externa, ignorando a memria interna, se a mesma existir. O sinal PSEN\ habilita o acesso memria de programa externa. Os 4 KBytes, 8 KBytes ou 16 KBytes da memria de programa, dependendo do membro da famlia, podem estar na ROM interna ou na ROM externa. Essa seleo feita ao se ligar o pino EA\ (External Access) no VCC ou no GND, respectivamente. Nos dispositivos com 4 KBytes de ROM, se EA\ for ligado ao VCC, a CPU buscar o programa no endereo de 0000h a 0FFFh na ROM interna e buscar o endereo de 1000h a FFFFh na ROM externa. Nos dispositivos com 8 KBytes de ROM, se EA\ for ligado ao VCC, a CPU buscar o programa do endereo 0000h a 1FFFh na ROM interna e buscar o endereo de 2000h a FFFFh na ROM externa. Nos dispositivos com 16 KBytes de ROM, se EA\ for ligado ao VCC, a CPU buscar o programa do endereo de 0000h a 3FFFh na ROM interna e buscar o endereo de 4000h a FFFFh na ROM externa. Se EA\ for ligado ao GND, a CPU far a busca na memria externa. Para os dispositivos da famlia MCS-51, sem ROM interna, esse pino deve ser sempre ligado ao GND, para que o programa seja buscado integralmente na memria ROM externa e, assim, funcione adequadamente. O sinal de controle de leitura da ROM externa o sinal PSEN\ que no ativo para a busca das instrues na memria de programa interna.

2.2 Memria de Dados


De maneira similar, possvel expandir a memria de dados utilizando barramentos externos. Entretanto, as memrias de dados interna e externa so tratadas pelo 8051 de maneira radicalmente diferente: a interna acessada atravs de endereos de 8 bits (MOV) e a externa atravs de endereos de 16 bits (MOVX). Os sinais RD\ e WR\ so os responsveis pelos acessos de leitura e escrita, respectivamente, na memria de dados externa.

10

Apostila 2 Microprocessadores e Microcontroladores

2.2.1 Banco de Registradores


Os microcontroladores da famlia MCS-51 possuem quatro conjuntos de registros, chamados de bancos de registros. Cada banco possui 8 registros, chamados de R0 a R7. Os registros de R0 a R7 normalmente so utilizados como operandos de instrues, armazenando dados temporrios na execuo do programa. Pode-se comutar o banco de registros em uso atravs do estado dos bits de controle RS1 e RS0, existentes no registro de funo especial PSW. O uso de diferentes bancos de registros especialmente til na implementao de subrotinas e rotinas de atendimento a interrupes, minimizando o uso da pilha para o salvamento de dados. Quando uma instruo utiliza o modo registro de endereamento, o endereo fsico de memria de dados interna a ser acessado depende do estado dos bits de controle RS1 e RS0, que determinam qual o banco de registros em uso no momento, como mostra a tabela abaixo.

11

Apostila 2 Microprocessadores e Microcontroladores

2.2.2 Registros (Bits Endereveis) Nos microcontroladores da famlia MCS51, a faixa que vai do endereo 20H ao endereo 2FH da memria de dados interna chamada de regio de registros bit-enderecveis. Estas posies da memria de dados interna possuem uma caracterstica especial que permite a alterao individual de cada bit atravs de instrues especialmente destinadas a este fim. Desta maneira, cada bit enderevel possui um endereo individual especfico, como mostra a tabela abaixo.

Observem que existem 128 endereos de bits nessa faixa de memria, que vo do endereo 00h at o 7Fh, ou em dcimas, 0 10 a 12710, que ocupam as posies de memria RAM interna de 20h a 2Fh. Pode-se enderear um bit de duas maneiras diferentes. Uma delas por meio do endereo do bit, que vai de 00h = 0 10 (bit 0 da posio de memria 20h) at o endereo 7Fh = 12810 (bit 7 da posio de memria 2Fh), como foi representado anteriormente. A outra maneira de represent-lo por meio do endereo de memria; por exemplo, o bit cujo endereo 00h tambm pode ser representado como 20h.0, ou seja, esse bit est localizado no contedo da posio de memria 20h e sua posio corresponde ao bit menos significativo ou ao bit 0. Da mesma maneira, o bit cujo endereo 6Ch tambm pode ser representado pelo endereo 2Dh.4. Caso se conhea uma das duas maneiras de endereamento, possvel obter a outra. A primeira converso, da representao ZWh para a representao 2Xh.Y (ZWh 2Xh.Y), pode ser feita de acordo com o seguinte procedimento: Como so 16 as posies de memria que vo do endereo 20h at 2Fh, e como cada posio de memria tem 8 bits, pode-se representar o endereo de um bit, cujo endereo vai de 00h at 7Fh, em funo do endereo de memria e de sua posio dentro desse endereo, transformando o endereo do bit (00h 7Fh) em decimal, dividindo-o por 8, obtendo-se o quociente (q) e o resto em hexadecimal e por fim, aplicando-se a frmula: [20h + qh]h.r = 2qh.r. Exemplo: Obter a outra representao do endereo do bit 5Dh? Soluo: Transformar o endereo do bit de hexadecimal para decimal: 5.16 1+13.160 = 9310.
12

Apostila 2 Microprocessadores e Microcontroladores

Dividir o valor do endereo em decimal (9310) por 8: 93/8, obtendo o quociente q = 1110 e o resto r = 510. Transformar o quociente (q) e o resto em hexadecimal: q = 11 10 = Bh e r = 510 = 5h. Aplicar a frmula: 5Dh = [ 20h + Bh]h.5 = 2Bh.5, ou seja o endereo do bit 5Dh igual a 2Bh.5. Para transformar o endereo de um bit representao 2Xh.Y para ZWh (2Xh.YZWh), basta seguir o seguinte procedimento: Obter o quociente e o resto. O quociente (q) obtido subtraindo 2Xh de 20h e transformando-o em decimal, e o resto obtido atravs do nmero aps o ponto (.) de tal representao. Multiplicando o quociente em decimal por 8 e somando com o resto em decimal, obtm-se o endereo em decimal. O valor do endereo em decimal deve ser transformado para hexadecimal. Exemplo: Como obter a outra maneira de representar o endereo do bit 2Ah.3? Soluo: Obter o quociente (q) e o resto (r): q = 2Ah 20h = Ah e r= 3h. Transformar q e r de hexadecimal para decimal: q = Ah = 10 10 e r= 3h = 310. Multiplicar o quociente por 8 e somar o resultado com o resto em decimal: 10 * 8+3 =8310. Transformar o endereo de decimal para hexadecimal: 8310= 5 *161+ 3*160=53h. Essas posies de memria podem ser utilizadas como posies de memria de 8 bits, com propsito geral, ou podem ser empregadas principalmente como bits individuais ( 0 resetado, 1 setado). Elas podem ser testadas por instrues de testes de bits do tipo JB bit e JNB bit. Esses bits so muito utilizados para representar condies digitais, ou seja, como flags sinalizadores de condio (bits que sinalizam condies de controle), por exemplo, sistema de iluminao ligado ou desligado, chave acionada ou desacionada, resultado de uma operao maior que zero ou menor que zero, etc.). A terceira faixa de memria, que vai do endereo 30h at 7Fh para o microcontrolador 8051 e de 30h at FFh para os membros da famlia de microcontroladores MCS-51 da Intel, que tm 256 bytes de memria interna, s pode ser acessada de 8 em 8 bits, por endereamento direto at 7Fh e por endereamento indireto de 80h a FFh. Seu uso de propsito geral.

2.2.3 Registradores de Funes Especiais


Os registros de funo especial (special function registers) so os responsveis pelo controle e execuo das instrues do programa e pela configurao dos perifricos internos, determinando as suas formas de operao. So aqueles que tm apelido, alm do seu endereo absoluto, e, alm de terem apelido, tm tambm uma funo especfica dentro do Microcontrolador. Por exemplo o registrador P1 tem o endereo do byte 90h e o espelho do que acontece externamente com o Port P1! Assim, ver algo pelo Port P1 olhar esse registrador P1; alterar os valores do Port P1 alterar os valores desse registrador P1. O 8051 possui os seguintes registros de funo especial (os endereos na memria de dados interna encontram-se entre parntesis): PC Program Counter (Contador de Programa): indica o endereo da prxima instruo a ser executada (16 bits).
13

Apostila 2 Microprocessadores e Microcontroladores

PSW (D0H) Program Status Word: Contm os sinalizadores (flags) que indicam as ocorrncias na execuo da ltima operao lgica ou aritmtica. Contm tambm os bits de controle para a seleo do banco de registros em uso. SP (81H) Stack Pointer (Ponteiro da Pilha): indica o topo da pilha (ltimo dado colocado). A (E0H) e B (F0H): Trata-se do acumulador (A), empregado nas operaes lgicas e aritmticas da CPU, e de um registro secundrio (B), empregado apenas nas operaes de multiplicao e diviso. So registros intimamente relacionados com a Unidade Lgica e Aritmtica da CPU. DPH (83H) e DPL (82H): Registros de 8 bits que compem respectivamente os bytes mais e menos significativos do ponteiro de dados de 16 bits chamado DPTR, utilizado para endereamento indireto da memria de programa e da memria externa de dados. P0 (80H), P1 (90H), P2(A0H) e P3(B0H): Registros que contm cpias dos estados dos quatro Ports de E/S. A escrita nesses registros altera automaticamente o contedo na sada do Port correspondente. A leitura carrega o estado de entrada presente nos terminais do Port no registro correspondente. IE (A8H) Interrupt Enable e IP (B8H) Interrupt Priority: Registros de habilitao / desabilitao das interrupes e de definio da prioridade de atendimento de cada uma delas. PCON (87H) Power Control: Presente apenas na verso CMOS, este registro permite colocar o 80C51 em modos de reduo de consumo de energia, preservando o contedo da memria interna. TCON (88H) Timer Control e TMOD (89H) Timer Mode: Registros de controle e modo de operao dos temporizadores / contadores de eventos. TH1 (8DH), TL1 (8BH), TH0 (8CH) e TL0 (8AH): Registros de dados dos temporizadores / contadores de eventos 1 e 0, respectivamente. Contm os valores das contagens realizadas (16 bits). SCON (98H) Serial Control e SBUF (99H) Serial Buffer: Registros de controle da interface serial e de armazenamento dos dados a serem transmitidos (escrita) ou recebidos (leitura).

2.2.4 Registros de Funo Especial (Bit Endereveis)


Da mesma forma que ocorre na regio de registros bit-endereveis, existem alguns registros de funo especial que tambm possuem bits individualmente endereveis, como mostra a tabela abaixo.

14

Apostila 2 Microprocessadores e Microcontroladores

3. Reset
O reset do 8051 ativado quando o terminal RST levado a nvel lgico 1(alto) por dois ou mais ciclos de mquina. Consiste basicamente na inicializao de alguns registros com valores predeterminados: Os registros A, B, PSW, DPTR, PC e todos os registros dos temporizadores / contadores de eventos so zerados. O registro SP carregado com o valor 07H. Os Ports P0, P1, P2 e P3 so carregados com FFH. Durante o reset o nvel lgico dos terminais indeterminado, assumindo valor 1 aps a execuo da seqncia de reset interna. O registro SCON zerado e o registro SBUF fica com valor indeterminado. O registro PCON tem apenas o seu bit mais significativo zerado. Os registros IE e IP so carregados com o valor XXX00000B, (X=indeterminado). A RAM interna no tem o seu contedo afetado pelo reset. Um circuito reset automtico ao ligar o sistema (power-on-reset) pode ser implementado com a conexo de um capacitor externo entre o potencial de alimentao e o terminal RST.

15

Apostila 2 Microprocessadores e Microcontroladores

Ao energizar o sistema microcontrolado inicialmente o capacitor C1 est descarregado e a tenso sobre o resistor igual a VCC. Aps um tempo t = C*R = 0,1 segundo, a tenso do capacitor fica aproximadamente igual a VCC e a tenso no resistor fica igual a zero. Assim, logo aps a energizao do sistema, um sinal de reset gerado pelo circuito em nvel lgico 1 durante um perodo t e depois fica em zero lgico.

4. Clock
O 8051 possui um oscilador interno destinado a gerar o sinal de clock do sistema. Pode-se fazer uso de um cristal oscilador na freqncia de operao desejada, conectado-o aos terminais XTAL1 e XTAL2, juntamente com dois capacitores de realimentao conectados ao terra do circuito. Para fazer uso de um circuito de clock externo ao 8051, basta conectar o terminal XTAL1 ao potencial de terra do circuito (GND) e aplicar o sinal externo ao terminal XTAL2. Dessa maneira o sinal de clock externo ir diretamente ao circuito de temporizao e controle do microcontrolador. A freqncia de operao do 8051 pode chegar a um mximo de 8, 10 ou 12MHz conforme o modelo utilizado, embora existam atualmente tambm verses que operam em at 24MHz (89C51) e 33MHz (80C320). A freqncia de clock dividida internamente por 12 para a gerao dos ciclos de mquina necessrios execuo das instrues. Sendo assim, os ciclos de mquina do 8051 tm a durao de 12 ciclos de clock, embora em algumas verses otimizadas (80C320) os ciclos de mquina durem apenas 4 ciclos de clock, sendo portanto 3 vezes mais velozes que a verso original. Exemplos de ligaes de Clock:

Obs: Os capacitores podem variados de +- 10pF

16

Apostila 2 Microprocessadores e Microcontroladores

4.1 Ciclos de Mquina


Como citado anteriormente, o clock o elemento que gera e controla os ciclos de trabalho da mquina. Cada ciclo de oscilao chamaremos de P, de pulso. A cada dois pulsos P caracteriza-se um estado S. Uma sequncia de seis estados, S1 a S6, corresponde a um ciclo de mquina. Todas as atividades internas e externas do microprocessador so comandadas por esses pulsos e seus seis estados.

Um ciclo de mquina se constitui de seis estados (S 1 a S6) que, por sua vez, correspondem a doze pulsos P do clock. Teremos um ciclo de mquina = 12 x (Perodo do Clock) = 12 x (1/12 x 106) = 1s.

5. Memrias Externas de Programa e de Dados


Os Ports 0 e 2 podem ser utilizados para acessar memrias externas como funo alternativa, possibilitando a expanso da capacidade de memria de programa e de dados do 8051. Nesse modo de operao, o Port 2 atua como a parte mais significativa (A15-A8) e o Port 0 atua como a parte menos significativa (A7-A0) do barramento de endereos externo. Os sinais do barramento de dados externo (D7-D0) tambm so fornecidos em seguida pelo Port 0, multiplexados com a parte menos significativa dos endereos.

17

Apostila 2 Microprocessadores e Microcontroladores

O sinal ALE indica quando a parte menos significativa dos endereos est disponvel no Port 0. Este sinal serve para habilitar um latch de 8 bits externo, destinado a armazenar a parte menos significativa do barramento de endereos (A7A0). Aps o armazenamento dos sinais A7-A0, o Port 0 apresenta os sinais D7-D0. desta forma que ocorre a demultiplexao dos barramentos de dados e endereos. O sinal PSEN\ habilita a leitura da memria de programa externa, tornando-se ativo quando o 8051 busca instrues externamente. O terminal EA\ quando em nvel lgico 1 informa ao 8051 que os primeiros 4KB da memria de programa esto na memria de programa interna e o restante na memria externa, se estiver presente. Quando em nvel lgico 0, o terminal EA\ determina que o microcontrolador busque todas as instrues de programa na memria externa, ignorando completamente a memria interna, se esta existir. Os sinais RD\ e WR\ somente so ativados no caso de leitura ou escrita, respectivamente, na memria de dados externa (as instrues que acessam a memria de dados externa MOVX so distintas das que acessam a memria interna MOV). Os sinais RD\, WR\ e PSEN\ nunca so ativados simultaneamente, conforme mostra a tabela abaixo.

Os sinais de acesso s memrias externas possuem comportamentos bem definidos, apresentados nos diagramas de tempo a seguir.

Ciclo de Leitura na Memria de Programa Externa

18

Apostila 2 Microprocessadores e Microcontroladores

Ciclo de Leitura na Memria de Dados Externa

Ciclo de Escrita na Memria de Dados Externa

5.1 Expanso das Interfaces de E/S


Pode-se empregar uma tcnica conhecida como E/S mapeada em memria (memory mapped I/O) para se expandir as capacidades de E/S do sistema microcontrolado. O mtodo consiste em destinar uma frao da faixa de endereos da memria de dados externa para o acesso a perifricos externos. Sob o ponto de vista do software os perifricos externos so tratados como se fossem posies da memria de dados externa, utilizando as mesmas instrues de acesso (MOVX). A desvantagem est no aumento considervel do tamanho do sistema devido necessidade componentes externos. Alm disso, o acesso a perifricos externos consome o dobro do tempo de acesso aos Ports do microcontrolador.

19

Apostila 2 Microprocessadores e Microcontroladores

6. Microcontrolador AT89S8252
Por ser um representante da famlia 8052, esse microcontrolador apresenta maior quantidade de memria RAM e mais um timer/counter de 16 bits que a famlia 8051 bsica. Um dos pontos que o torna compatvel com o 8051 a regio em que esto alojados os registradores especiais, trabalhando assim com palavras de 8 bits. Sua apresentao torna-se necessria, pelo fato que iremos trabalhar com ele nos nossos kits de laboratrio.

6.1 Caractersticas
Em seguida so abordadas suas principais caractersticas: 8 Kbytes de memria Flash reprogramvel pelo sistema serial de download de programas no formato binrio (SPI Serial Program Interface). 2 Kbytes EEPROM. Operao esttica: 0 Hz at 24 MHz. 382 x 8 bytes de Memria RAM Interna, sendo 256 x 8 bytes para os registradores especiais e as regies A, B e C, e mais 127 x 8 bytes de extenso, acessados de forma indireta. 32 I/O ports programveis. Trs 16 bits timer/counters. Port Serial programvel UART. SPI Interface Serial de Programao. Watch Dog Timer. Dois DPTRs Data Pointers.

Por meio da interface serial SPI, aps compilarmos o programa, podemos transferi-lo para a regio de memria CODE, que nesse microcontrolador composta por 8 Kbytes de memria Flash.

6.2 Arquitetura Interna do AT89S8252


A seguir observe a arquitetura interna do AT89S8252 por meio de um diagrama em blocos, para ter uma viso geral do microcontrolador:

20

Apostila 2 Microprocessadores e Microcontroladores

6.3 Pinagem

21

Apostila 2 Microprocessadores e Microcontroladores

6.4 Hardware Mnimo

Na Fig. acima temos o Hardware Mnimo necessrio para gravao do microcontrolador AT89S8252. Este Sistema Microcontrolado constitudo de um Circuito de Reset, Circuito de Oscilao, Circuito de Gravao, o sistema est sendo gravado pela porta paralela do PC, o conector DB 9 utilizado somente para interface entre o sistema e a porta paralela do PC, o cabo de gravao composto de um conector DB 25 (Porta Paralela) do lado do PC e um conector DB 9 (lado do sistema) utilizaremos para edio e compilao do cdigo em Linguagem assembly o Win8051, e para a gravao no sistema utilizaremos o Ponyprog (Software para gravao de microcontroladores) todos disponveis em verso freeware e de fcil obteno pela Internet. Com os conhecimentos adquiridos podemos montar a nvel experimental nosso Sistema de Gravao do C AT89S8252, para projetos futuros e para aplicao em experimentos prticos nas aulas de laboratrio.

22

Apostila 2 Microprocessadores e Microcontroladores

REFERNCIAS BIBLIOGRFICAS

Denys E. C. Nicolosi, Microcontrolador 8051 Detalhado, Ed: rica; 2 Edio Vidal Pereira Jr, Aplicaes Prticas do Microcontrolador 8051, Ed: rica; 12 Edio. Denys E. C. Nicolosi, Laboratrio de Microcontroladores Famlia 8051, Ed: rica; 2004 Salvador P. Gimenez, Microcontroladores 8051, Ed: Prentice Hall; 1 Edio 2002.

23

Você também pode gostar