Escolar Documentos
Profissional Documentos
Cultura Documentos
8a Aula
8a Aula
A principal funo desta configurao conseguir espelhar uma corrente desenvolvida sobre
um lado do circuito. Esta configurao particularmente apropriada para projeto de circuitos
integrados devido semelhana (casamento) entre os dispositivos do mesmo tipo .
Esta configurao permite que dois transitores do mesmo tipo sejam conectado de
tal forma que a corrente de coletor de um transistor seja relacionada de forma
razoavelmente precisa com a corrente de coletor do outro.
A figura abaixo mostra esta configurao com transistor NPN. claro este espelho
de corrente pode ser feito com transistores PNP. Este tipo de conexo de circuito a
mais simples configurao de uma classe de circuitos analgicos conhecida como
Circuitos Translineares. Este nome se deve ao fato de que a transcondutncia (1/r e )
do transistor ser linearmente proporcional corrente DC.
V CC
I REF
I C2
I C2 = AI IREF
I REF
v0
v0
Q1
Q2
79
(138)
(139)
Neste momento usaremos a equao (138). Notando que esta pode ainda ser
expressa por:
IC = JS AE expVBE /VT
VBE = VT Ln(IC/JS AE )
ou
(140)
(141)
80
IC2
I REF
A1 e A2 rea de emissor
IB1 + IB2
1=
2 =
IC1
A1
Q1
A2
I B1
VB E
IB2
Q2
Espelho de corrente
IREF = (VCC VBE )/R
IC1 = IREF - (IB1 + IB2 ) = IREF -1/ ( IC1 + IC2 )
IC1 = (I REF - IC2 /
)(1+1/
)
I C1 = JS A1 expVBE /VT
IC2 = J S A2 expVBE /VT
(143)
ou
(144)
(145)
(146)
(147)
(148)
(149)
81
i C2
R
Curto real
Z0
Q1
A1
Q2
r 01
r 02
r e1
re2
re1
A2
r e2
ZB
ZB = R //
re1// re1 // r01 re1
Z0 = r02
Este espelho de corrente por ser generalizado para N corrente de sada iguais, ou
no, como mostrado na figura abaixo.
82
A1 = A2 = A 3 = ... AN
IC1 = IC2 = IC3 = ... I CN = IC0
VCC
I REF
I C1
I CN
I C3
IC2
I BT = (N+1) IC0 /
Q0
Q1
Q3
Q3
QN
IC0
(150)
A impedancia de sada de cada uma das sada do espelho continua sendo igual a
impedncia de sada do transistor (r 0 ).
Note agora que para um grande nmero de sadas o ganho de corrente comea a
ficar menor que a unidade e muito dependente de , o que indesejvel.
Para contornar este problema basta observarmos que a corrente de referncia
(IREF) difere de IC0 devido as correntes de base dos transistores (IBT ). Assim podemos
bufferizar esta corrente IBT de maneira que esta nova configurao mostrada a
seguir.
83
A1 = A2 = A 3 = ... AN
VCC
VCC
IREF
ICN
IC3
I C1
QB
IB
IBT =(N+1)IC0 /
Q0
Q1
Q3
Q3
QN
I C0
mas
ento
(151)
(152)
J =0,1,=2 ..N
logo
(153)
Note agora que mesmo para um grande nmero de sadas o ganho de corrente
ainda prximo da unidade e pouco dependente de , o que desejvel.
84
Exerccio:
Calcule as correntes, IREF, I C1 e IC2 , atravs dos transistores Q0 , Q1 e Q2 no
espelho de corrente abaixo. Repita para a corrente IBT buferizada. Suponha que os
transistores so idnticos e despreze o efeito early.
VCC =6V
R
1,3k
IREF
I C1
I C2
Q0
Q1
Q3
=100
IC0
Soluo:
a) Sem Bufer (como mostra a figura)
A corrente IREF
I REF = (VCC -VBE )/R = (6,0V-0,7V)/1,3k 4,076mA
Portanto, as correntes IC1 , IC2
I C1 = IC2 = IC0 = AI IREF = /(+3). IREF =100/(103). 4,076mA =3,958 mA
85
IC2
I REF
IB1 + IB2
IC1
A1
A2
I B1
Q1
RE1
I E1
IB2
Q2
RE2
IC2
A 2 = A1
RE1 = RE2 = RE
V BE1 = VBE2 +
VBE
(154)
(155)
(156)
A espresso (156) mostra que se a queda de tenso no resistor R E for muito maior
que o descasamento de VBE dos transistores a corrente IE1 ser muito prxima de IE2 e
porconseguinte, IC1 IC2.
86
ix
R
Curto real
Z0
vx
Z 0 = vx / ix
Q1
Q2
r 01
r 02
r e1
re2
re1
re2
ZB
RE
RE
ZB (R E+re1)//R
ix = i02 i 01
Z0
vx
Z 0 = vx / ix
i01/
Q2
r 02
ZB
re2
i 02
re2
i01
RE
i e = i02 - i 01(1/
+1)
87
ento
(157)
Temos ainda,
i x = i02 - i01 = [(1/+1+ (r e2+ ZB /)/RE -1] i01
ento
i 01 = 1/[(1/
+ (r e2+ ZB /
)/RE ] .i x
(158)
(159)
(160)
(161)
Como
(RE +re2+ ZB ) (RE+r e2 +ZB) >>1
Z0 >> r02
Portanto a impedncia de sada muito maior que a impedncia de sada do de
um espelho de corrente sem degenerao de emissor.
88
I C2
IREF
IB2
I C1 = IC3
IC1
IC3
A1
A3
Q1
IB3
I B1
I B1 = IB3
A 3 = A1
Q3
(162)
Temos ainda,
I C1 = IREF - IB2 = IREF - IC2/
(163)
(164)
deixado como exerccio para o aluno mostrar que a impedncia de sada deste
espelho igual
Z0 r02/2
(165)
89
Esta configurao permite que dois transitores do mesmo tipo sejam conectado de
tal forma que uma tenso difenrencia ou no na sada seja proporcional a difenrea de
duas tenses aplicadas.
VCC
RC
IC1
Ve1
ve1
RC
v02
V01 v 01
V02
IC2
V e2
Q1
Vx
vx
Q2
v e2
I0
-VEE
90
O par diferencial merece uma ateno especial tendo em vista a sua larga
aplicao principalmente em projeto de circuitos integrados. Para isto vamos dividir a
nossa anlise deste amplificador em uma anlise para grandes sinais e uma anlise
para pequenos sinais.
Anlise para grandes sinais (Caracterstica de transferncia DC)
Usaremos a expresso que relaciona a corrente de coletor com a tenso vbe do
transistor bipolar, j mostrada anteriormente e repetida aqui. Alm disso vamos supor
que os transistores so idnticos. Assim,
I C = IS expVBE /VT ou VBE = VT ln IC /IS
Da figura temos,
VBE1 = Ve1 Vx = VT ln (IC1 /IS )
(166)
(167)
(168)
(169)
91
I C1 = DC I0 /[1+exp(-Ve1/ VT)]
(170)
I C2 =
DC I0 /[1+exp(Ve2/VT)]
(171)
(172)
I C1, I C2
DC I0
DC I0 /2
-4VT
-3V T
-2V T
-VT
VT
2V T
3V T
4VT
Ved
92
V0d
DC I0RC
-4V T
-3V T
-2VT
-V T
2V T
VT
3V T
4VT
Ved
Regio linear
50mV
-
DC I0 RC