Escolar Documentos
Profissional Documentos
Cultura Documentos
F02-Lec20a Val
F02-Lec20a Val
entrada
sinal
Para digitalizar um sinal, precisamos de uma base de tempo e um Conversor Analgico Digital (ADC), que fornece uma aproximao digital do sinal original. A aproximao digital registrada em N bits (nesse caso 4) e a variao pode ser reduzida para uma preciso de, no mximo, 1 parte de 2^N. A base de tempo determina a velocidade como que podemos amostrar a forma de onda e varia mais com o tipo de ADC. possvel ter uma preciso de 24 bits e freqncias de 1 GHz, mas no simultaneamente. Em geral, quanto maior for o nmero de bits, mais lento o dispositivo. O bit mais significativo (msb) o que registra a maior variao de tenso, e o bit menos significativo (lsb) registra a menor variao de tenso.
Slide 2
ativa
Vent
6.071 Semicondutores
O digitalizador flash usado muito raramente, mas mais simples de entender. Ele simplesmente um conjunto de comparadores, e sada simplesmente diz em qual faixa de tenso a entrada apareceu. O truque ter um conjunto de resistores precisos, de forma que haja uma escada de tenses bem-definida. A sada dos comparadores precisa ser convertida para um nmero binrio e ento armazenada temporariamente at que seja lida por um computador, etc. A mudana de codificao ser coberta em apresentaes futuras.
Slide 3
6.071 Semicondutores
Isso mostra simplesmente, com mais detalhes, as sadas como uma funo da tenso de entrada. Observe que a nica informao qual o bit mais significativo que configurado?
Slide 4
6.071 Semicondutores
Se voc deseja ir realmente rpido, e o calor e o custo no forem problema, esse o dispositivo certo para voc.
Slide 5
Conversor D/A
A maioria dos conversores A/D inclui um conversor A/D e um comparador.
6.071 Semicondutores
Para entender como a maioria dos ADCs teis funciona, primeiro precisamos ver o problema oposto, de como capturamos uma palavra digital e a convertemos para um sinal analgico. Isso pode ser facilmente conseguido em uma nica etapa, mais uma vez usando uma rede de resistores em escada. Aqui, a rede em escada criar um divisor de tenso. Lembre-se de que a importncia de um sinal que vai para um amplificador operacional depende de sua impedncia de fonte (a corrente de entrada o que importa). Aqui, por meio da configurao dos comutadores, definimos a importncia de cada estgio. Os comutadores so, evidentemente, controlados pela lgica, e so, mais convenientemente, um tipo de FET.
Slide 6
2R||2R R R Srie R 2R
A corrente se divide em duas trajetrias em cada n. Lembre-se de que a sada do amplificador operacional proporcional corrente.
6.071 Semicondutores 6
Essa rede em escada tem a boa propriedade de sempre se assemelhar a um divisor por 2. J que estamos usando codificao binria, por 2 conveniente.
Slide 7
Sl = comutao para o bit menos significativo SN = comutao para o bit mais significativo Vamos re-escalar isso por
Dada uma escada de diviso por duas redes, uma codificao binria de informao a escolha bvia.
Slide 8
Problema
Mostre que, se voc deseja medir uma corrente, e no uma tenso
Aqui, voc precisa projetar o sistema de tal forma que a rede de resistor no arraste para massa a fonte de corrente (a impedncia da fonte deve ser alta em comparao com a carga).
6.071 Semicondutores 8
Slide 9
Vent
LBS atingido
Sim
concluir
6.071 Semicondutores
Uma abordagem antiga para a converso A/D por aproximaes sucessivas, comeando com o bit mais significativo e indo at o menos significativo. O comparador simplesmente informa se a aproximao alta demais. Podemos pensar nisso como um elo de realimentao buscando seu ponto operacional, mas, na verdade, ele nunca ser encontrado, j que a aproximao no igual a Vent
Slide 10
controle
Se V+ > V-(Vent), ento Vsada alto, e contamos para baixo. Se V+ < V-(Vent), ento Vsada baixo, e contamos para cima. Quanto mais prximo a Vent, mais lento o relgio; melhor aproximao.
6.071 Semicondutores 10
O rastreamento funciona pela sada de um comparador impulsionando a direo de contagem. O contador emite uma palavra digital que o D/A converte para V+. O sinal de controle configura a taxa do relgio, ento, medida que o contador vai para a frente e para trs em volta do binrio de Vent, o relgio desacelerado para conseguir uma representao melhor. A caracterstica interessante do A/D de rastreamento que ele segue um alvo em movimento.
Slide 11
Conversor Carga-Equilbrio
VC igual a V- do comparador, portanto quando V < -0,6V, a sada do comparador vai para cima e aciona a nica tentativa (mono estvel). A nica tentativa liga a fonte de corrente, que atrai a corrente para fora do capacitor. q = 1mA . nica tentativa O processo todo se repete, e o sistema mantido em equilbrio se freqncia de pulso
6.071 Semicondutores 1
O projeto de equilbrio de carga mais comum para dispositivos lentos e de baixo custo (mas pode ser bastante preciso). A idia carregar um capacitor via Vent de sinal integrado. Isso usado para acionar um mono-estvel que envia um pulso de gatilho breve para uma fonte de corrente precisa. A freqncia da fonte de corrente ir cancelar a construo da carga no capacitor em funo do integrador e, portanto, a freqncia fornece uma medida da tenso de entrada. A freqncia medida com um contador que no mostrado.
Slide 12
controle
relgio tempo
inclinao
a preciso de
6.071 Semicondutores
12
O conversor A/D de inclinao dual apenas uma verso do dispositivo de equilbrio de carga mas, nesse caso, uma referncia conta para baixo e a entrada, para cima (o comutador, evidentemente, um FET). Medindo-se a razo de inclinaes, a tenso de entrada pode ser aproximada e a preciso relacionada ao nmero de ciclos contados para a medio.
Slide 13
Amostragem e Reteno
l
Objetivos: Amostrar e armazenar uma tenso por um perodo de tempo longo o suficiente para fazer medies repetidas (com comparaes). Durante Amostragem Ganho unitrio; taxa de amostragem alta o suficiente. Amostragem para Reteno H uma medio temporria antes que uma medio boa possa ser feita (5100ns) Reteno evitar queda de tenso
C est em pF (resposta rpida) e Ifuga em pA (tecnologia MOSFET) est em V/s Alimentao de passagem um pouco da entrada passa mesmo que o dispositivo esteja em estado de reteno.
13
6.071 Semicondutores
Slide 14
Vsada Vent
melhor em baixas freqncia
Vsada Vent
6.071 Semicondutores 14
Trs verses de amostragem e reteno. As duas primeiras so semelhantes a circuitos que vimos anteriormente, com buffers separando um capacitor de armazenamento. O terceiro tem a capacidade de armazenamento no elo de realimentao.
Slide 15
Vent
ent sada sada sada sada sada sada ent sada ent
sada
sada
6.071 Semicondutores
15
Uma anlise simples de um circuito de amostragem e reteno com a capacidade de armazenamento no elo de realimentao. Observe que a sada deve ir para uma carga de impedncia alta.
Slide 16
Manual TC7129 n1
6.071 Semicondutores
16
Slide 17
Manual TC7129 n2
6.071 Semicondutores
17
Slide 18
Manual TC7129 n3
6.071 Semicondutores
18
Slide 19
Manual TC7129 n4
6.071 Semicondutores
19
Slide 20
Manual TC7129 n5
6.071 Semicondutores
20