Você está na página 1de 18

INTERNAL

DISCIPLINA: PROTEÇÃO DE SISTEMAS ELÉTRICOS


PROFESSOR: DIEGO ROBERTO MORAIS

Avaliação I – 2021
Prof° Diego Roberto Morais

DUPLA: Leonardo Sommer Bratz e Mauro César Baldissera.

1) Considerando a parte de um sistema elétrico mostrada no diagrama unifilar abaixo onde


as proteções são unitárias e gradativas convencionais, e de acordo com os dados abaixo:

Relé Funções no rele Alcance pick-up da proteção(ms)


D1 21-Z1 80% da LT 0,0
21-Z2 110% LT 200
21-Z3 50% Rev. 800
67N N/A 300
85-21 N/A N/A
85-67 N/A N/A
D2 21-Z1 80% da LT 0,0
21-Z2 120% LT 200
21-Z3 50% Rev. 800
67N N/A 300
85-67 N/A N/A
D3 21-Z1 75% da LT 0,0
21-Z2 115% LT 300
67N N/A 800
85-21 N/A N/A
85-67 N/A N/A
D4 21-Z1 70% da LT 10,0
21-Z2 120% LT 300
21-Z3 50% Rev. 800
67N N/A 200

A
8

B C
3 4 5 6 7

D
1 2
INTERNAL

Relé Funções no rele Alcance pick-up da proteção(ms)


D5 21-Z1 70% da LT 0,0
21-Z2 110% LT 200
21-Z3 50% Rev. 800
67N N/A 300
D6 21-Z1 80% da LT 0,0
21-Z2 120% LT 200
21-Z3 50% Rev. 800
67N N/A 300
85-67 N/A N/A
D7 21-Z1 75% da LT 0,0
21-Z2 115% LT 400
21-Z3 50% Rev. 400
85-21 N/A N/A
D8 21-Z1 70% da LT 10,0
21-Z2 120% LT 100
51 N/A 200

a) Para as faltas indicadas no sistema, quais proteções que são sensibilizadas? Quais
proteções que efetivamente atuam? Quais os disjuntores que abrem e qual o tempo
de abertura deles.
Dados das faltas:

A – Falta a 10% do disjuntor D8

Sensibilizam Atuam Abrem


D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 800ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 67N de 200ms D4 – 67N de 300ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D7 – 21-Z2 de 400ms
D7 – 85-21 de 0ms D7 – 85-21 em 0ms
D8 – 21-Z1 de 10ms D8 – 21-Z1 de 10ms (Acelerado D8 em 0ms – Devido a
pelo D7 – 85-21 de 0ms) Aceleração
D8 – 21-Z2 de 100ms
D8 – 51 de 200ms

B – Falta a 30% do disjuntor D3

Sensibilizam Atuam Abrem


D1 – 21-Z3 de 800ms
INTERNAL

D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms - Devido a


pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms - Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms
D3 – 21-Z1 de 0ms D3 – 21-Z1 em 0ms D3 em 0ms
D3 – 21-Z2 de 300ms
D3 – 67N de 800ms
D3 – 85-21 de 0ms D3 – 85-21 em 0ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z1 de 10ms D4 – 21-Z1 de 10ms (Acelerado D4 em 0ms - Devido a
pelo D3 – 85-21 de 0ms) Aceleração
D4 – 21-Z2 de 300ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 67N de 300ms D5 – 67N de 200ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D8 – 51 de 200ms

C – Falta a 20% do disjuntor D6

Sensibilizam Atuam Abrem


D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 800ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 21-Z2 de 200ms
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 21-Z1 de 0ms D6 – 21-Z1 em 0ms D6 em 0ms
D6 – 21-Z2 de 200ms
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D7 – 21-Z3 de 400ms
D8 – 21-Z2 de 100ms
D8 – 51 de 200ms

D – Falta a 40% do disjuntor D2

Sensibilizam Atuam Abrem


INTERNAL

D1 – 21-Z1 de 0ms D1 – 21-Z1 em 0ms D1 em 0ms


D1 – 21-Z2 de 200ms
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-21 de 0ms D1 – 85-21 em 0ms
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 21-Z1 de 0ms D2 – 21-Z1 em 0ms D2 em 0ms
D2 – 21-Z2 de 200ms D2 – 21-Z2 de 200ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-21 de 0ms) Aceleração
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 800ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z3 de 800ms
D4 – 67N em 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 21-Z3 de 800ms
D5 – 67N de 300ms D5 – 67N de 200ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 67N de 300ms
D6 – 85-67 de 0ms
D8 – 51 de 200ms

b) Responda à questão a para mais duas faltas em cada uma das linhas sinalizadas no
diagrama unifilar com atuações de proteções distintas.

1º Falta, Linha D7 – D8  A 75% do Disjuntor D8


Sensibilizam Atuam Abrem
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 800ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 67N de 300ms
D6 – 21-Z3 de 800ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D7 – 21-Z1 de 0ms D7 – 21-Z1 em 0ms D7 em 0ms
INTERNAL

D7 – 21-Z2 de 400ms
D7 – 85-21 de 0ms D7 – 85-21 em 0ms
D8 – 21-Z2 de 100ms D8 – 21-Z2 de 10ms (Acelerado D8 em 0ms – Devido a
pelo D7 – 85-21 de 0ms) Aceleração
D8 – 51 de 200ms

2º Falta, Linha D7 – D8  A 60% do Disjuntor D8


Sensibilizam Atuam Abrem
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-21 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 67N de 200ms D2 – 67N de 200ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-21 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 300ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 21-Z3 de 800ms
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D7 – 21-Z1 de 0ms D7 – 21-Z1 em 0ms D7 em 0ms
D7 – 21-Z2 de 400ms
D7 – 85-21 de 0ms D7 – 85-21 em 0ms
D8 – 21-Z1 de 10ms D8 – 21-Z1 em 10ms (Acelerado D8 em 0ms – Devido a
pelo D7 – 85-21 de 0ms) Aceleração
D8 – 21-Z2 de 100ms
D8 – 51 de 200ms

3º Falta, Linha D3 – D4  A 65% do Disjuntor D3


Sensibilizam Atuam Abrem
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 21-Z3 de 800ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 21-Z1 de 0ms D3 – 21-Z1 em 0ms D3 – 21-Z1 em 0ms
D3 – 21-Z2 de 300ms
D3 – 67N de 800ms
D3 – 85-21 de 0ms D3 – 85-21 em 0ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z1 de 10ms D4 – 21-Z1 de 10ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-21 de 0ms) Aceleração
INTERNAL

D4 – 21-Z2 de 300ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 21-Z3 de 800ms
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D8 – 51 de 200ms

4º Falta, Linha D3 – D4  A 90% do Disjuntor D3


Sensibilizam Atuam Abrem
D1 – 21-Z2 de 200ms
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 21-Z3 de 800ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 21-Z2 de 300ms D3 – 21-Z2 em 300ms D3 em 300ms
D3 – 67N de 800ms
D3 – 85-21 de 0ms D3 – 85-21 em 0ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z1 de 10ms D4 – 21-Z1 de 10ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-21 de 0ms) Aceleração
D4 – 21-Z2 de 300ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 21-Z3 de 800ms
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 21-Z2 de 300ms
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D8 – 51 de 200ms D8 – 51 em 200ms D8 em 200ms

5º Falta, Linha D5 – D6  A 35% do Disjuntor D6


Sensibilizam Atuam Abrem
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 300ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
INTERNAL

D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a


pelo D3 – 85-67 de 0ms) Aceleração
D5 – 21-Z1 de 0ms D5 – 21-Z1 em 0ms D5 em 0ms
D5 – 21-Z2 de 200ms
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 21-Z1 de 0ms D6 – 21-Z1 em 0ms D6 em 0ms
D6 – 21-Z2 de 200ms
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D7 – 21-Z3 de 400ms
D8 – 51 de 200ms

6º Falta, Linha D5 – D6  A 85% do Disjuntor D6


Sensibilizam Atuam Abrem
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 85-67 de 0ms) Aceleração
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 21-Z3 de 800ms
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 21-Z2 de 300ms
D3 – 67N de 800ms
D3 – 85-21 de 0ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z3 de 800ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 85-67 de 0ms) Aceleração
D5 – 21-Z1 de 0ms D5 – 21-Z1 em 0ms D5 em 0ms
D5 – 21-Z2 de 200ms
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 85-67 de 0ms) Aceleração
D6 – 21-Z2 de 200ms D6 – 21-Z2 de 200ms D6 em 200ms
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D8 – 51 de 200ms D8 – 51 em 200ms D8 em 200ms

7º Falta, Linha D1 – D2  A 20% do Disjuntor D2


Sensibilizam Atuam Abrem
D1 – 21-Z1 de 0ms D1 – 21-Z1 em 0ms D1 em 0ms
D1 – 21-Z2 de 200ms
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-21 de 0ms D1 – 85-21 em 0ms
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 21-Z1 de 0ms D2 – 21-Z1 de 0ms D2 em 0ms
INTERNAL

D2 – 21-Z2 de 200ms D2 – 21-Z2 de 200ms (Acelerado D2 em 0ms – Devido a


pelo D1 – 85-21 de 0ms) Aceleração
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 – 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 800ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z3 de 800ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 – 85-67 de 0ms) Aceleração
D5 – 21-Z3 de 800ms
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 – 85-67 de 0ms) Aceleração
D6 – 21-Z2 de 200ms
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D8 – 51 de 200ms

8º Falta, Linha D1 – D2  A 95% do Disjuntor D2


Sensibilizam Atuam Abrem
D1 – 21-Z1 de 0ms D1 – 21-Z1 em 0ms D1 em 0ms
D1 – 21-Z2 de 200ms
D1 – 67N de 300ms D1 – 67N de 300ms (Acelerado D1 em 0ms – Devido a
pelo D2 – 85-67 de 0ms) Aceleração
D1 – 85-21 de 0ms D1 – 85-21 em 0ms
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 21-Z2 de 200ms D2 – 21-Z2 de 200ms (Acelerado D2 em 0ms – Devido a
pelo D1 85-21 de 0ms) Aceleração
D2 – 67N de 300ms D2 – 67N de 300ms (Acelerado D2 em 0ms – Devido a
pelo D1 85-67 de 0ms) Aceleração
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 67N de 800ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z2 de 300ms
D4 – 67N de 200ms D4 – 67N de 200ms (Acelerado D4 em 0ms – Devido a
pelo D3 85-67 de 0ms) Aceleração
D5 – 67N de 300ms D5 – 67N de 300ms (Acelerado D5 em 0ms – Devido a
pelo D6 85-67 de 0ms) Aceleração
D6 – 67N de 300ms
D6 – 85-67 de 0ms D6 – 85-67 em 0ms
D8 – 51 de 200ms
INTERNAL

c) Indique quais as proteções de retaguarda remota de cada um dos disjuntores


assinalados no diagrama unifilar.

Onde Ocorreu a Falha Retaguarda Remota


D2 – 21-Z2
D2 – 67N
D1 D3 – 67N
D4 – 21-Z2
D4 – 67N
D5 – 67N
D6 – 67N
D8 - 51
Proteção do Gerador e das Barras

D1 – 21-Z2
D1 – 67N
D3 – 21-Z2
D3 – 67N
D2 D4 – 21-Z3
D4 – 67N
D5 – 21-Z3
D5 – 67N
D6 – 21-Z2
D6 – 67N
D8 – 51
Proteção do Gerador e das Barras

D1 – 21-Z3
D1 – 67N
D2 – 21-Z2
D3 D2 – 67N
D4 – 21-Z2
D4 – 67N
D5 – 67N
D6 – 67N
D8 - 51
Proteção do Gerador e das Barras

D1 – 21-Z2
D1 – 67N
D2 – 21-Z3
D2 – 67N
D4 D3 – 21-Z2
D3 – 67N
D5 – 21-Z3
D5– 67N
D6 – 21-Z2
D6 – 67N
D8 - 51
Proteção do Gerador e das Barras
INTERNAL

D1 – 21-Z2
D1 – 67N
D2 – 21-Z3
D2 – 67N
D5 D3 – 21-Z2
D3 – 67N
D4 – 21-Z3
D4 – 67N
D6 – 21-Z2
D6 – 67N
D8 - 51
Proteção do Gerador e das Barras

D1 – 67N
D2 – 67N
D3 – 67N
D6 D4 – 67N
D5 – 21-Z2
D5 – 67N
D7 – 21-Z3
D8 – 21-Z2
D8 – 51
Proteção das Barras

D1 – 67N
D2 – 67N
D3 – 67N
D7 D4 – 67N
D5 – 21-Z2
D5 – 67N
D6 – 21-Z3
D6 – 67N
D8 – 21-Z2
D8 - 51
Proteção das Barras

D1 – 67N
D2 – 67N
D8 D3 – 67N
D4 – 67N
D5 – 67N
D6 – 67N
D7 – 21-Z2
Proteção do Gerador e das Barras
INTERNAL

2) Considerando a parte de um sistema elétrico mostrada no diagrama unifilar abaixo onde


as proteções são unitárias e gradativas convencionais, preencha a tabela abaixo com as
devidas funções de proteção. Considere que as funções de 21-Z1 sem retardo de tempo
intencional, falham em todas as ocorrências.

Relé Funções no pick-up da


rele proteção(ms)
D1 21-Z1 0
21-Z2 250
21-Z3 450
67N(direcional) 550
85-67 0
D2 21-Z1 0
21-Z2 250
21-Z3 450
67N(direcional) 550
85-67 0
D3 21-Z1 0
21-Z2 250
21-Z3 450
67N(direcional) 550
85-67 0
D4 21-Z1 0
21-Z2 250
21-Z3 450
67N(direcional) 550
85-21 0
D5 21-Z1 0
21-Z2 250
21-Z3 450
67N(direcional) 550
85-67 0
D6 21-Z1 0
21-Z2 250
21-Z3 450
67N(direcional) 550
85-21 0

D7 21-Z1 0
21-Z2 250
21-Z3 450
67N(direcional) 550
85-67 0
D8 21-Z1 0
21-Z2 250
67N(direcional) 550
85-67 0
D9 50/51 800
INTERNAL

OBS: todos os relés 67N (direcional) são direcionados para frente, sensibilizam apenas em
sentido, sentido da linha que protegem. Não atuam em sentido reverso.

Supondo que os curtos-circuitos B (40% do D8) e A (50% do D3) ocorreram em períodos


diferentes responda as seguintes perguntas:

a) No curto-circuito A, quais proteções vão sentir a falta? Considerando o enunciado do


exercício, qual proteção atuou primeiro? Por que?

Sensibilizam Atuam
D1 – 67N(direcional) de 550ms
D2 – 21-Z3 de 450ms
D3 – 21-Z1 de 0ms
D3 – 21-Z2 de 250ms D3 – 21-Z2 de 250ms (Acelerado pelo D4
– 85-21 de 0ms)
D3 – 67N(direcional) de 550ms
D3 – 85-67 de 0ms D3 – 85-67 em 0ms
D4 – 21-Z1 de 0ms
D4 – 21-Z2 de 250ms
D4 – 67N(direcional) de 550ms D4 – 67N de 550ms (Acelerado pelo D3 –
85-67 de 0ms)
D4 – 85-21 de 0ms D4 – 85-21 em 0ms
D5 – 21-Z3 de 450ms
D6 – 67N(direcional) de 550ms
D8 – 67N(direcional) de 550ms
D9 – 50/51 de 800ms

b) No curto-circuito B, quais proteções vão sentir a falta? Considerando o enunciado do


exercício, qual proteção atuou primeiro? Por que?
INTERNAL

Sensibilizam Atuam
D1 – 67N (direcional) de 550ms
D3 – 67N (direcional) de 550ms
D5 – 67N (direcional) de 550ms
D7 – 21-Z1 de 0ms
D7 – 21-Z2 de 250ms
D7 – 67N (direcional) de 550ms D7 – 67N de 550ms (Acelerado pelo D8 –
85-67 de 0ms)
D7 – 85-67 de 0ms D7 – 85-67 em 0ms
D8 – 21-Z1 de 0ms
D8 – 21-Z2 de 250ms
D8 – 67N (direcional) de 550ms D8 – 67N de 550ms (Acelerado pelo D7 –
85-67 de 0ms)
D8 – 85-67 de 0ms D8 – 85-67 em 0ms
D9 – 50/51 de 800ms

1 2 3 4

5 6 7 8

SE GBI SE STO SE YTA

Preencha a tabela abaixo definindo pelo menos 3 funções de proteção e teleproteção associadas
a cada disjuntor com seu respectivo tempo. Após, simule 2 situações de curtos-circuitos nas LTs
representadas no desenho, com distâncias distintas entre elas e faça a análise da ocorrência em
condições normais (quais disjuntores sentiram a falha e quais abriram).
INTERNAL

Relé Funções no rele Alcance pick-up da proteção(ms)


D1 21-Z1 85% 0
21-Z2 110% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-67 N/A 0
D2 21-Z1 85% 0
21-Z2 110% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-67 N/A 0
D3 21-Z1 70% 0
21-Z2 120% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-21 N/A 0
D4 21-Z1 70% 0
21-Z2 120% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-21 N/A 0
D5 21-Z1 70% 0
21-Z2 120% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-21 N/A 0
D6 21-Z1 70% 0,0
21-Z2 120% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-21 N/A 0
D7 21-Z1 85% 0
21-Z2 110% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-67 N/A 0
D8 21-Z1 85% 0
21-Z2 110% 200
21-Z3 50% - Reverso 400
67N(direcional) N/A 300
85-67 N/A 0

OBS: todos os relés 67N (direcional) são direcionados para frente, sensibilizam apenas em
sentido, sentido da linha que protegem. Não atuam em sentido reverso.
INTERNAL

Falta na Linha D1 – D2  A 30% do Disjuntor D1


Sensibilizam Atuam
D1 – 21-Z1 de 0ms D1 – 21-Z1 em 0ms
D1 – 21-Z2 de 200ms
D1 – 67N(direcional) de 300ms D1 – 67N de 300ms (Acelerado pelo D2 –
85-67 de 0ms)
D1 – 85-67 de 0ms D1 – 85-67 em 0ms
D2 – 21-Z1 de 0ms D1 – 21-Z1 em 0ms
D2 – 21-Z2 de 200ms
D2 – 67N(direcional) de 300ms D2 – 67N de 300ms (Acelerado pelo D1 –
85-67 de 0ms)
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D4 – 67N(direcional) de 300ms
D5 – 21-Z3 de 400ms
D6 – 67N(direcional) de 300ms
D8 – 67N(direcional) de 300ms

Os Disjuntores D1, D2, D4, D5, D6 e D8 sentiram a falta. Entretanto,


somente os Disjuntores D1 e D2 irão abrir.

Falta na Linha D1 – D2  A 90% do Disjuntor D1


Sensibilizam Atuam
D1 – 21-Z2 de 200ms
D1 – 67N(direcional) de 300ms D1 – 67N de 300ms (Acelerado pelo D2 –
85-67 de 0ms)
D1 – 85-67 de 0ms D1 – 85-67 de 0ms
D2 – 21-Z1 de 0ms D2 – 21-Z1 de 0ms
D2 – 21-Z2 de 200ms
D2 – 67N(direcional) de 300ms D2 – 67N de 300ms (Acelerado pelo D1 –
85-67 de 0ms)
D2 – 85-67 de 0ms D2 – 85-67 em 0ms
D3 – 21-Z3 de 400ms
D4 – 21-Z2 de 200ms
D4 – 67N(direcional) de 300ms
D5 – 21-Z2 de 200ms
D5 – 67N (direcional)de 300ms
D6 – 21-Z3 de 400ms
D7 – 21-Z3 de 400ms
D8 – 21-Z2 de 200ms
D8 – 67N(direcional) de 300ms

Os Disjuntores D1, D2, D3, D4, D5, D6, D7 e D8 sentiram a falta.


Entretanto, somente os Disjuntores D1 e D2 irão abrir.
INTERNAL

Falta na Linha D3 – D4  A 25% do Disjuntor D3


Sensibilizam Atuam
D1 – 67N(direcional) de 300ms
D2 – 21-Z3 de 400ms
D3 – 21-Z1 de 0ms D3 – 21-Z1 em 0ms
D3 – 21-Z2 de 200ms D3 – 21-Z2 de 200ms (Acelerado pelo D4
– 85-21 de 0ms)
D3 – 67N(direcional) de 300ms
D3 – 85-21 de 0ms D3 – 85-21 em 0ms
D4 – 21-Z2 de 200ms D4 – 21-Z2 de 200ms (Acelerado pelo D4
– 85-21 de 0ms)
D4 – 67N(direcional) de 300ms
D4 – 85-21 de 0ms D4 – 85-21 em 0ms
D5 – 67N(direcional) de 300ms
D6 – 21-Z3 de 400ms
D7 – 21-Z3 de 400ms
D8 – 67N(direcional) de 300ms

Os Disjuntores D1, D2, D3, D4, D5, D6, D7 e D8 sentiram a falta.


Entretanto, somente os Disjuntores D3 e D4 irão abrir.

Falta na Linha D3 – D4  A 70% do Disjuntor D3


Sensibilizam Atuam
D1 – 67N(direcional) de 300ms
D3 – 21-Z1 de 0ms D3 – 21-Z1 em 0ms
D3 – 21-Z2 de 200ms D3 – 21-Z2 de 200ms (Aceleração do D1 –
85-21 de 0ms)
D3 – 67N(direcional) de 300ms
D3 – 85-21 de 0ms D3 – 85-21 em 0ms
D4 – 21-Z1 de 0ms D4 – 21-Z1 em 0ms
D4 – 21-Z2 de 200ms D4 – 21-Z2 de 200ms (Aceleração do D3 –
85-21 de 0ms)
D4 – 67N(direcional) de 300ms
D4 – 85-21 de 0ms D4 – 85-21 de 0ms
D5 – 67N(direcional) de 300ms
D7 – 67N(direcional) de 300ms
D8 – 21-Z3 de 400ms

Os Disjuntores D1, D3, D4, D5, D7 e D8 sentiram a falta. Entretanto,


somente os Disjuntores D3 e D4 irão abrir.
INTERNAL

Falta na Linha D5 – D6  A 30% do Disjuntor D5


Sensibilizam Atuam
D1 – 21-Z3 de 400ms
D2 – 67N(direcional) de 300ms
D4 – 67N(direcional) de 300ms
D5 – 21-Z1 de 0ms D5 – 21-Z1 em 0ms
D5 – 21-Z2 de 200ms D5 – 51-Z2 de 200ms (Acelerado pelo D6
– 85-21 de 0ms)
D5 – 67N(direcional) de 300ms
D5 – 85-21 de 0ms D5 – 85-21 em 0ms
D6 – 21-Z1 de 0ms D6 – 21-Z1 em 0ms
D6 – 21-Z2 de 200ms D6 – 21-Z2 de 200ms (Acelerado pelo D5
– 85-21 de 0ms)
D6 – 67N(direcional) de 300ms
D6 – 85-21 de 0ms D6 – 85-21 em 0ms
D8 – 67N(direcional) de 300ms

Os Disjuntores D1, D2, D4, D5, D6 e D8 sentiram a falta. Entretanto,


somente os Disjuntores D5 e D6 irão abrir.

Falta na Linha D5 – D6  A 80% do Disjuntor D5


Sensibilizam Atuam
D1 – 67N(direcional) de 300ms
D2 – 21-Z3 de 400ms
D3 – 21-Z3 de 400ms
D4 – 21-Z2 de 200ms
D4 – 67N(direcional) de 300ms
D5 – 21-Z2 de 200ms D5 – 21-Z2 de 200ms (Acelerado pelo D6
– 85-21 de 0ms)
D5 – 67N(direcional) de 300ms
D5 – 85-21 de 0ms D5 – 85-21 de 0ms
D6 – 21-Z1 de 0ms D6 – 21-Z1 de 0ms
D6 – 21-Z2 de 200ms D6 – 21-Z2 de 200ms (Acelerado pelo D5 -
85-21 em 0ms)
D6 – 67N(direcional) de 300ms
D6 – 85-21 de 0ms D8 – 85-21 em 0ms
D7 – 21-Z3 de 400ms
D8 – 67N(direcional) de 300ms

Os Disjuntores D1, D2, D3, D4, D5, D6, D7 e D8 sentiram a falta.


Entretanto, somente os Disjuntores D5 e D6 irão abrir.
INTERNAL

Falta na Linha D7 – D8  A 35% do Disjuntor D7


Sensibilizam Atuam
D1 – 67N(direcional) de 300ms
D2 – 21-Z3 de 400ms
D3 – 21-Z3 de 400ms
D4 – 67N(direcional) de 300ms
D5 – 67N(direcional) de 300ms
D6 – 21-Z3 de 400ms
D7 – 21-Z1 de 0ms D7 – 21-Z7 em 0ms
D7 – 21-Z2 de 200ms
D7 – 67N(direcional) de 300ms D7 – 67N de 300ms (Acelerado pelo D8 -
85-67 de 0ms)
D7 – 85-67 de 0ms D7 – 85-67 em 0ms
D8 – 21-Z1 de 0ms D8 – 21-Z1 em 0ms
D8 – 21-Z2 de 200ms D8 -21-Z2 de 200ms (Acelerado pelo D7 –
85-67 de 0ms)
D8 – 67N(direcional) de 300ms
D8 – 85-67 de 0ms D8 – 85-67 em 0ms

Os Disjuntores D1, D2, D3, D4, D5, D6, D7 e D8 sentiram a falta.


Entretanto, somente os Disjuntores D7 e D8 irão abrir.

Falta na Linha D7 – D8  A 70% do Disjuntor D7


Sensibilizam Atuam
D1 – 67N(direcional) de 300ms
D3 – 67N(direcional) de 300ms
D4 – 21-Z3 de 400ms
D5 – 67N(direcional) de 300ms
D7 – 21-Z1 de 0ms D7 – 21-Z1 em 0ms
D7 – 21-Z2 de 200ms
D7 – 67N(direcional) de 300ms D7 – 67N de 300ms (Aceleração pelo D8 –
85-67 de 0ms)
D7 – 85-67 de 0ms D7 – 85-21 em 0ms
D8 – 21-Z1 de 0ms D8 – 21-Z1 em 0ms
D8 – 21-Z2 de 200ms
D8 – 67N(direcional) de 300ms D8 – 67N de 300ms (Acelerado pelo D7 –
85-67 de 0ms)
D8 – 85-67 de 0ms D8 – 85-21 em 0ms

Os Disjuntores D1, D3, D4, D5, D7 e D8 sentiram a falta. Entretanto,


somente os Disjuntores D7 e D8 irão abrir.

Você também pode gostar