Você está na página 1de 4

Universidade Federal do Vale do So Francisco UNIVASF Colegiado de Engenharia de Computao Disciplina: CCMP0026 Laboratrio de Eletrnica Digital Docente: Jadsonlee

ee da Silva S Discente: Victor Gustavo da Silva Oliveira Relatrio Experimento 3 1. Objetivos Descrever o mtodo do mapa de Karnaugh; Descrever os Circuitos Aritmticos; Mostrar o funcionamento de um circuito de controle em uma mquina copiadora; Montar as tabelas-verdade de um somador completo para a soma de dois nmeros binrios com quatro bits cada. 2. Material Utilizado Mdulo de treinamento; CI 74283, 7048, 7404. 3. Resumo da Teoria Na rea de eletrnica digital, podemos representar os circuitos eltricos de diferentes maneiras: atravs de circuitos eltricos, como tambm algebricamente. Um mtodo para facilitar a representao de circuitos lgicos o mtodo do mapa de Karnaugh. Este mtodo um diagrama utilizado para minimizar expresses booleanas de uma maneira fcil e rpida. O mtodo do mapa de Karnaugh utiliza a tabela-verdade da funo a ser analisada. O nome completo do mtodo Veitch-Karnaugh em homenagem aos seus dois precursores, mas usualmente utiliza-se apenas o nome de Karnaugh para o mtodo, sendo este inicialmente usado para simplificar circuitos usados na telefonia. Se usarmos como exemplo a tabela-verdade abaixo, podemos montar um mapa de Karnaugh de acordo com a figura 1, e obter a expresso mostrada, atravs da simplificao dos grupos ordenados de acordo com o estado da varivel. A B C D f
0. 1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 11. 12. 13. 14. 15. 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 0 0 0 0 1 0 1 1 1 1 1 1 1 0

Figura 1 Mapa K

Podemos verificar na Figura 1, que a simplificao do circuito torna muito mais simples e rpida a sua implementao. Circuito aritmtico um tipo de circuito combinacional que executa operaes matemticas envolvendo binrios: soma, subtrao, adio, diviso, and lgico, or lgico ou qualquer outra funo que possa ser implementada em um circuito combinacional. Podem tambm ser chamados de ULA (Unidade Lgica Aritmtica) ou ALU, em ingls. O circuito aritmtico mais simples aquele que realiza a soma de nmeros com apenas 1 bit. 4. Montagens 4.1 1 Montagem: Circuito de controle em uma mquina copiadora Descrio do funcionamento Numa mquina copiadora, vrias chaves, atuando como sensores, esto espalhadas. Estas chaves tm como funo verificar o trajeto do papel na mquina, se h atolamentos ou qualquer problema no caminho. Nesse percurso, algumas chaves no podem ser ativadas ao mesmo tempo. Temos como exemplo um circuito que atua com trs chaves. Dessas trs chaves, S1, S2 e S3, as chaves S1 e S3 no podem estar ligadas ao mesmo tempo. O circuito para a implementao desse sistema mostrado na tabela-verdade a seguir: S3 0 0 0 0 1 1 1 1 S2 0 0 1 1 0 0 1 S1 0 1 0 1 0 1 0 OUT 0 0 0 1 0 X 1

1 1 X Tabela-verdade

A partir desta tabela-verdade, possvel montar o mapa de Karnaugh (a partir de agora chamado mapa K), e deste mapa, obter a expresso booleana correspondente ao circuito, levando em considerao tambm as condies de irrelevncia.

Mapa K A partir deste mapa, foi obtida a equao:

OUT = S2S3+S1S2 O circuito representado a seguir:

Simplificando esta equao, obtemos: OUT = S2(S1+S3) Cujo circuito lgico, obtido usando-se apenas portas OR e NOR, representado a seguir.

O esquema de montagem representado abaixo:

A tabela-verdade para verificao: S3 0 0 0 0 1 1 1 S2 S1 S3+S1 S2(S3+S1) 0 0 1 1 0 0 1 0 1 0 1 0 1 0

1 1 1 4.2 2 Montagem: Somador completo para a soma de dois nmeros binrios com quatro bits cada.

Um somador um circuito capaz de efetuar a soma entre dois nmeros binrios. Na tabela-verdade abaixo, verificaremos o funcionamento de um somador completo de um bit. Um somador completo efetua a soma de duas entradas, e oferece a sada e um carry out, ou seja um bit extra que o excesso da soma, ou seja, quando a soma ultrapassa a sada, esse bit acionado. A 0 0 1 B 0 1 0 OUT 0 1 1 CO 0 0 0

1 1 0 1 Tabela-verdade de um somador completo de 1 bit Para um somador completo para a soma de dois binrios com quatro bits cada, podemos simplesmente usar um CI 74283, como representado abaixo. Teremos os 4 bits em A e em B, um C0 como carry in, ou seja, um bit para suportar o excedente dos dois valores de entrada, as quatro sadas e um carry out, C.

A tabela-verdade para verificao de funcionamento.