Você está na página 1de 9

UNIVERSIDADE ESTADUAL DO AMAZONAS UEA

RELATRIO FINAL DE ELETRNICA DE POTNCIA.

DR. ELDER LUIZ VILA ALUNO LAION XAVIER NOGUEIRA.

MANAUS AM 18/11/2013

O circuito apresentado abaixo um circuito Boost (elevador de Tenso) com controle CMC (controle por modo corrente) tipo Crtico. Que tem como principal funo transformar uma tenso Ac em uma DC de alta potncia atravs de um elemento de controle CMC.

Figura 1 - circuito boost com fator de correo circuit in critical conduction mode

O circuito ao lado mostra de forma simplificada o funcionamento geral do circuito sugerido acima. Sendo S a represento do Mosfet. Quando o Mosfet entrar no estado de conduo a tenso do indutor LD pular para a tenso de alimentao Vd porm a corrente do indutor aumentar de forma gradativa e linear e armazenar energia no campo magntico. Quando o mosfet for desligado a corrente cair de forma violenta e a energia no indutor passar ser transferida para o capacitor C1 atravs do diodo D1. A tenso no indutor mudar de polaridade e se somar a tenso do capacitor (VO) incrementando VO. Portanto a energia no indutor ser liberada para a carga. Quando o Mosfet for desligado, D se tornar inversamente polarizado , a energia do capacitor fornecer a tenso na carga e o ciclo se repetir.

Figura 2 - funcionamento bsico do boost

A proposta do circuito descrito da figura 1 um pouco mais refinada, pois implementado um controle que regula a corrente de sada, Chamado de controle CMC de modo descontnuo Crtico, pois um tipo de controle PWM porm que no tem perodo FIXO, sendo o perodo dos pulso proporcional da tenso da entrada CA. Alm disso a Largura do pulso proporcional ao Erro da corrente de referncia(iref) com a corrente no indutor, o que caracteriza um controle feed-forward.

Figura 3 - controle CMC

No grfico abaixo so representados os grficos da funo Vg(chave Mosfet) e o que ela implica na corrente de ILD(corrente no indutor). Alm disso podemos perceber que a largura do pulso Vg (estado off) depende do valor de Iref iLD.

Figura 4 - I_ld em funo do Gate do transistor mosfet

Para compensar as oscilaes da entrada CA, temos um sensor de tenso CA na entrada do CKT de controle e esse valor de Iac somado ao valor do erro Verro para podermos ter um Iref (corrente de referncia) que varia com o tempo para compensar a queda natural que tem a tenso AC, deste modo sempre Enviar para o capacitor a mxima energia possvel adquirida pelo indutor.

Figura 5-I_ref X I_LD

A corrente do Indutor descarrega toda sua energia para o capacitor 1 quando o mosfet abre e se carrega quando o mosfet fecha. Vale resaltar que o Pulso largura do pulso Off de Vg ser proporcional a magnitude de Iref. De tal forma que caso no Haja rudo no circuito ou acabem as oscilaes de entrada e o valor de SET(400V) seja Vo, a chave de Mosfet no abrir por tempo suficiente para o indutor incrementar o V_do capacitor e o capacitor alimentar a rede descarregando, gerando um erro, Aumentando o valor IREF, Aumentando o Vale de Vg, fazendo o mosfet abrir por mais tempo, fazendo o indutor passar energia para o capacitor realimentando o CKT e repetindo o ciclo. Vale resaltar tambm que o circuito Flip-Flop uma das peas chaves do Circuito pois ele o elemento condicional do controle. Sobre o flip-flop RS: O flip-flop "set/reset" ativa (set, muda sua sada para o nvel lgico 1, ou retm se este j estiver em 1) se a entrada S ("set") estiver em 1 e a entrada R ("reset") estiver em 0 quando o clock for mudado. O flip-flop desativa (reset, muda sua sada para o nvel lgico 0, ou a mantm se esta j estiver em 0) se a entrada R ("reset") estiver em 1 e a entrada S ("set") estiver em

0 quando o clock estiver habilitado. Se ambas as entradas estiverem em 0 quando o clock for mudado, a sada no se modifica. Por isso no circuito a entrada SET tem uma entrada Pulsante para sempre levar o Valor de Vg para o estado lgico 1, e se caso a corrente Iref seja seja menor que ILD a entrada Reset acionada para o circuito entrar em nvel lgico 0. Deste modo a largura do pulso feita atravs do Flip-flop.

Concluso A proposta do circuito muito interessante pelo se partimos do pressuposto que em muitos circuitos com fontes chaveadas criamos harmnicos entre o capacitor e o indutor e controlando a corrente como feito no circuito da figura 1 este problema solucionado, alm do mais o circuito ainda se torna ainda mais interessante pois nele atua um controle Feedforward, pois h um sensor que fiscaliza no s a tenso de sada mas sim a tenso de entrada que pode gerar oscilaes na sada e desse modo atua na causa das mudanas da varivel principal do controle minimizando os efeitos indesejveis das oscilaes de entrada sem a necessidade de se por filtros na entrada, o que barateia o circuito, o deixando mais enxuto.

REFERENCIAS: http://pt.wikipedia.org/wiki/Flip-flop

http://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=1619802 http://www.digikey.com/web%20export/supplier%20content/Infineon_448/mkt/coolM OS/CCM-Boost-PFC-Converter-Review.pdf?redirected=1

Você também pode gostar