Você está na página 1de 143

ALESSANDRO LUIZ BATSCHAUER

PROJETO DE REATORES ELETRNICOS PARA


LMPADAS DE VAPOR DE SDIO DE ALTA
PRESSO DE 250W E 400W














FLORIANPOLIS
2002
UNIVERSIDADE FEDERAL DE SANTA CATARINA

PROGRAMA DE PS-GRADUAO EM ENGENHARIA
ELTRICA









PROJETO DE REATORES ELETRNICOS PARA
LMPADAS DE VAPOR DE SDIO DE ALTA
PRESSO DE 250W E 400W



Dissertao submetida
Universidade Federal de Santa Catarina
como parte dos requisitos para a
obteno do grau de Mestre em Engenharia Eltrica.



ALESSANDRO LUIZ BATSCHAUER



Florianpolis, Maro de 2002


PROJETO DE REATORES ELETRNICOS PARA
LMPADAS DE VAPOR DE SDIO DE ALTA PRESSO DE
250W E 400W
Alessandro Luiz Batschauer

Esta dissertao foi julgada adequada para obteno do Ttulo de Mestre em Engenharia,
rea de Concentrao em Eletrnica de Potncia, e aprovada em sua forma final pelo
Programa de Ps-Graduao em Engenharia Eltrica da Universidade Federal de Santa
Catarina

_____________________________
Prof. Ivo Barbi, Dr. Ing.

_____________________________
Prof. Edson Roberto de Pieri
Coordenador do Curso de
Ps-Graduao em Engenharia Eltrica

BANCA EXAMINADORA:

_____________________________
Prof. Ivo Barbi, Dr. Ing.

_____________________________
Prof. Arnaldo Jos Perin, Dr. Ing.

_____________________________
Prof. Enio Valmor Kassick, Dr.

_____________________________
Ren Pastor Torrico Bascop, Dr.

Agradecimentos
A Deus por ter me dado foras e a sade necessria durante esta longa jornada.
A minha me, Ivonete Albrecht, pelo incentivo, apoio, carinho e por no medir
esforos para que eu pudesse atingir meus sonhos e objetivos.
A minha noiva, Carolina Maria Costa, pelo amor, compreenso, pacincia e
companheirismo durante a minha graduao e meu mestrado.
Aos meus professores da graduao e da ps-graduao que foram verdadeiros
mestres e contriburam para meu crescimento pessoal e profissional.
Ao professor Arnaldo Jos Perin que me orientou durante o curso de graduao e
me incentivou a ingressar no curso de mestrado.
Ao amigo Anderson Soares Andr com contribuiu muito com seu conhecimento
cientfico e sua amizade.
Ao professor Ivo Barbi pela orientao, pacincia e amizade no desenvolvimento
deste trabalho.
Ao Eng. Vicente que confiou no meu potencial para o desenvolvimento deste
projeto.
Aos tcnicos Antnio Lus Schalata Pacheco, Luiz Marcelius Coelho e Thiago
colaborao e amizade demonstradas nestes anos de convvio.
Aos companheiros da minha turma de mestrado: Anderson Alves, Anis,
Claudenei, Clvis Petri, Deivis, Denise, Fabiana, Jair, Luiz Cludio, Mauro Peraa e
Victor.
Aos meus amigos: Deivis, Luiz Tomaselli e Srgio Vidal que dividiram a sala
comigo durante a composio desta dissertao.
Ao amigo Luiz Cludio que dividiu moradia comigo nos ltimos anos de
graduao e durante o mestrado.
Aos amigos Jaime e Marcos pelo incentivo.
A Universidade Federal de Santa Catarina e a CAPES pelo apoio financeiro
durante parte da graduao e durante todo o mestrado.
Ao povo brasileiro que paga seus impostos e me proporcionaram uma educao
acessvel e de qualidade.

Resumo da Dissertao apresentada UFSC como parte dos requisitos necessrios para a
obteno do grau de Mestre em Engenharia Eltrica.
PROJETO DE REATORES ELETRNICOS PARA
LMPADAS DE VAPOR DE SDIO DE ALTA PRESSO DE
250W E 400W
Alessandro Luiz Batschauer
Julho/2002
Orientador: Ivo Barbi, Dr. Ing.
rea de Concentrao: Eletrnica de Potncia.
Palavras-chave: Lmpadas, sdio, HID, reatores.
Nmeros de Pginas: 143
Este trabalho apresenta o projeto de quatro reatores eletrnicos para lmpadas de
vapor de sdio de alta presso de 250W e 400W. Os reatores eletrnicos desenvolvidos
apresentam um elevado rendimento, um alto fator de potncia, e alimentam das lmpadas
em alta freqncia.
Com o objetivo de oferecer mais de uma soluo para a iluminao com lmpadas
de vapor de sdio de alta presso, foram desenvolvidos dois reatores para cada potncia de
lmpadas. Portanto, tanto para a lmpada de 250W quanto para a de 400W, projetou-se um
reator utilizando estgio ativo de correo do fator de potncia e uma segunda opo, cujo
estgio de entrada baseia-se em um conversor passivo de elevado fator de potncia.
O estgio que fornece energia lmpada composto pelo inversor, que
responsvel pela aplicao de uma tenso em alta freqncia lmpada, por um elemento
chamado ballast, cuja funo limitar a corrente aps a ignio da lmpada, e pelo
ignitor.
Incluiu-se neste trabalho anlises tericas, equacionamentos matemticos,
procedimentos de projeto, detalhes construtivos e resultados experimentais dos quatro
reatores desenvolvidos.


Abstract of Dissertation presented to UFSC as a partial fulfillment of the requirements for
the degree of Master in Electrical Engineering.
PROJETO DE REATORES ELETRNICOS PARA
LMPADAS DE VAPOR DE SDIO DE ALTA PRESSO DE
250W E 400W
Alessandro Luiz Batschauer
Julho/2002
Advisor: Ivo Barbi, Dr. Ing.
Area of Concentration: Power Electronics.
Keywords: Lamps, sodium, HID, ballast.
Number of Pages: 143
This work presents a design of four electronic ballasts for high pressure sodium
lamps of 250W and 400W. The ballasts developed try to offer high efficiency, energy in
high frequency for lamps and a high power factor without an excessive cost.
Objecting to offer more then one solution for the lighting, using high pressure
sodium lamps, two ballasts were developed for each lamps power. So, as to the 250W
lamp as the 400W lamp, were designed one ballast using active stage of correction of the
power factor and one second option, when the input stage based on a passive converter
with higher power factor.
The stage that provides energy to the lamps is composed of an inverter, which is
responsible for applying a high frequency voltage to the lamp, of an element called ballast,
whose function is to limit the current after the lamp ignition, and an ignitor.
In the scope of this works theoretical analysis, mathematical models, design
procedures, building details and experimental results of the four proposed ballasts are
included.

Sumrio
1 Captulo ____________________________________________________ 1
1.1 Introduo_________________________________________________ 1
1.2 Radiao Eletromagntica e a Gerao de Luz ____________________ 2
1.3 Espectro Eletromagntico [4] __________________________________ 2
1.4 As Grandezas e Unidades em Iluminao ________________________ 3
1.5 A Lmpada de Vapor de Sdio de Alta Presso____________________ 4
1.5.1 Fenmeno da Ressonncia Acstica _________________________ 6
1.5.2 Os Circuitos de Ignio ___________________________________ 8
1.6 O Reator Eletrnico _________________________________________ 9
1.7 Concluso ________________________________________________ 10
2 Captulo ___________________________________________________ 11
2.1 Introduo________________________________________________ 11
2.2 Descrio das Etapas de Operao e Formas de Onda Relevantes ____ 13
2.2.1 Primeira Etapa ( )
0
0 t t ________________________________ 13
2.2.2 Segunda Etapa
( ) 0
2
T
t t ______________________________ 13
2.2.3 Terceira Etapa
( ) 1
2
T
t t _______________________________ 14
2.2.4 Quarta Etapa ( )
1
t t T _________________________________ 14
2.3 Metodologia de Projeto _____________________________________ 15
2.4 Concluso ________________________________________________ 20
3 Captulo ___________________________________________________ 21
3.1 Introduo________________________________________________ 21
3.2 O Conversor Elevador ______________________________________ 22
3.2.1 Etapas de Funcionamento_________________________________ 22
3.2.2 Primeira Etapa ( )
0 1
t t t : _______________________________ 23
3.2.3 Segunda Etapa ( )
1
t t T : _______________________________ 23
3.3 Metodologia de Projeto do Estgio de Potncia___________________ 24
3.3.1 Especificaes de Projeto_________________________________ 24
3.3.2 Clculo do Indutor L
b
____________________________________ 25
3.3.3 Dimensionamento Fsico do Indutor L
b
______________________ 26

3.3.4 Clculo do Capacitor de Sada _____________________________ 27
3.3.5 Dimensionamento dos Semicondutores de Potncia ____________ 27
3.4 O Circuito Integrado UC3854 ________________________________ 28
3.5 Metodologia de Projeto do Estgio de Controle___________________ 29
3.5.1 Clculo do Resistor Shunt e da Proteo Contra Sobrecorrente ___ 30
3.5.2 Clculo dos Resistores R
1
, R
2
e Definio da
Freqncia de Comutao __________________________________________ 30
3.5.3 Clculo da Malha de Corrente _____________________________ 31
3.5.4 Clculo da Malha de Tenso ______________________________ 33
3.5.5 Clculo da Malha Direta de Controle da Tenso de
Entrada (feedforward) _______________________________________________ 34
3.5.6 Amostra da Tenso da Rede_______________________________ 35
3.5.7 Definio do Tempo de Partida Progressiva __________________ 36
3.6 Projeto do circuito de pr-carga _______________________________ 36
3.7 Metodologia de Projeto da Fonte Auxiliar _______________________ 38
3.7.1 Clculo do Primeiro Estgio_______________________________ 38
3.7.2 Clculo do Segundo Estgio_______________________________ 39
3.8 Concluso ________________________________________________ 40
4 Captulo ___________________________________________________ 41
4.1 Introduo________________________________________________ 41
4.2 O Inversor Meia-Ponte ______________________________________ 43
4.2.1 Etapas de Funcionamento_________________________________ 43
4.2.2 1 Etapa de Operao ( )
0 1
t t t __________________________ 43
4.2.3 2 Etapa de Operao
( ) 1
2
T
t t _________________________ 44
4.2.4 3 Etapa de Operao
( ) 2
2
T
t t _________________________ 44
4.2.5 4 Etapa de Operao ( )
2
t t T __________________________ 44
4.2.6 Formas de Onda do Inversor Meia-Ponte_____________________ 45
4.3 O Circuito de Comando _____________________________________ 46
4.4 Metodologia de Projeto do Indutor Ballast_____________________ 49
4.5 Metodologia de Projeto do Autotransformador T
3
_________________ 53
4.5.1 Clculo do Nmero de Condutores em Paralelo _______________ 55

4.6 O Circuito de Ignio _______________________________________ 56
4.7 Dimensionamento dos Interruptores____________________________ 57
4.7.1 Perda por Conduo em Cada IGBT ________________________ 58
4.7.2 Perda por Comutao em Cada IGBT _______________________ 58
4.7.3 Perda Total em Cada IGBT _______________________________ 59
4.7.4 Dimensionamento do Dissipador ___________________________ 59
4.8 Concluso ________________________________________________ 60
5 Captulo ___________________________________________________ 61
5.1 Introduo________________________________________________ 61
5.2 Projeto do Estgio Passivo de Correo do Fator de Potncia________ 61
5.2.1 Estudo Via Simulao do Retificador Passivo de
Elevado Fator de Potncia _________________________________________ 63
5.2.2 Estudo Experimental do Retificador Passivo de Elevado
Fator de Potncia _________________________________________________ 65
5.3 Projeto do Inversor Meia-Ponte _______________________________ 69
5.3.1 Clculo do indutor Ballast ______________________________ 69
5.3.2 Dimensionamento dos Interruptores ________________________ 71
5.3.3 Dimensionamento do Dissipador ___________________________ 72
5.3.4 Estudo Via Simulao do Inversor Meia-Ponte ________________ 73
5.3.5 Estudo Experimental do Inversor Meia-Ponte _________________ 74
5.4 Projeto do Estgio Ativo de Correo do Fator de Potncia _________ 77
5.4.1 Clculo do Indutor L
b
____________________________________ 77
5.4.2 Dimensionamento Fsico do Indutor L
b
______________________ 78
5.4.3 Clculo do Capacitor de Sada _____________________________ 79
5.4.4 Dimensionamento dos Semicondutores de Potncia ____________ 79
5.4.5 Clculo do Resistor Shunt e da Proteo Contra Sobrecorrente ___ 80
5.4.6 Clculo dos Resistores R
1
, R
2
e Definio da
Freqncia de Comutao __________________________________________ 81
5.4.7 Clculo da Malha de Corrente _____________________________ 81
5.4.8 Clculo da Malha de Tenso ______________________________ 85
5.4.9 Clculo da Malha Direta de Controle da Tenso de
Entrada (feedforward) _______________________________________________ 85
5.4.10 Amostra da Tenso da Rede______________________________ 85

5.4.11 Definio do Tempo de Partida Progressiva _________________ 86
5.4.12 Definio dos Componentes C
8
, C
9
, R
15
, R
g
e D
g
_____________ 86
5.4.13 Clculo da Potncia da Fonte Auxiliar______________________ 86
5.4.14 Clculo do Primeiro Estgio da Fonte Auxiliar _______________ 87
5.4.15 Clculo do Segundo Estgio______________________________ 87
5.4.16 Estudo via simulao do retificador elevador ________________ 88
5.4.17 Estudo Experimental do Retificador Elevador de Alto
Fator de Potncia _________________________________________________ 91
5.5 Alterao do Projeto do Inversor Meia-Ponte ____________________ 95
5.5.1 Clculo do Nmero de Condutores em Paralelo _______________ 96
5.5.2 Estudo Experimental do Inversor Meia-Ponte _________________ 97
5.6 Concluso ________________________________________________ 98
6 Captulo __________________________________________________ 100
6.1 Introduo_______________________________________________ 100
6.2 Projeto do Estgio Passivo de Correo do Fator de Potncia_______ 100
6.2.1 Estudo Via Simulao do Retificador Passivo de
Elevado Fator de Potncia ________________________________________ 101
6.2.2 Estudo Experimental do Retificador Passivo de Elevado
Fator de Potncia ________________________________________________ 104
6.3 Projeto do Inversor Meia-Ponte ______________________________ 106
6.3.1 Estudo Via Simulao do Inversor Meia-Ponte _______________ 107
6.3.2 Estudo Experimental do Inversor Meia-Ponte ________________ 108
6.3.3 Estudo do Desempenho do Reator Eletrnico com
Estgio de Entrada Passivo _______________________________________ 110
6.4 Projeto do Estgio Ativo de Correo do Fator de Potncia ________ 112
6.4.1 Projeto do Circuito de Pr-carga __________________________ 112
6.4.2 Estudo Via Simulao do Retificador Elevador de Alto
Fator de Potncia ________________________________________________ 112
6.4.3 Estudo Experimental do Retificador Elevador de Alto
Fator de Potncia ________________________________________________ 116
6.5 Alterao do Projeto do Inversor Meia-Ponte ___________________ 121
6.5.1 Estudo Via Simulao do Inversor Meia-Ponte _______________ 122
6.5.2 Estudo Experimental do Inversor Meia-Ponte ________________ 123

6.6 Concluso _______________________________________________ 127
7 Captulo __________________________________________________ 128
8 Referncias _______________________________________________ 131
1
1 Captulo
Introduo Geral
1.1 Introduo
Desde h descoberta do fogo, a milhares de anos atrs, a humanidade tem
utilizado iluminao artificial. A busca por novas fontes de luz data do sculo dezessete,
quando, foram inventados os mtodos de remoo de ar dos tubos. Nesta mesma poca
Pacard observou o fenmeno da luz devido ao movimento do mercrio no vcuo de
Torricelli. A descoberta de Pacard motivou muitos pesquisadores a estudar as fontes de luz
baseadas em descargas eltricas.
Outra forma de gerar luz artificialmente atravs da incandescncia de algum
material. A lmpada incandescente foi descoberta por Joseph Swan na Inglaterra, mas
tornou-se conhecida mundialmente aps ter sido patenteada por Thomas Edison [19].
Em 1920, quando foi construda a primeira lmpada de vapor de sdio de baixa
presso, j se sabia que com o aumento da presso do gs a luz amarela emitida pela
lmpada seria melhorada. Um dos problemas para se construir a lmpada de vapor de sdio
de alta presso era obter um material para o tubo de descarga que fosse resistente ao ataque
do sdio e as altas temperaturas envolvidas. A primeira publicao, envolvendo lmpadas
de vapor de sdio de alta presso, foi em 1965 [2]. Seus autores desenvolveram a lmpada
utilizando um material especial de cermica para o tubo que contm o arco.
Existem hoje mais de seis mil tipos diferentes de lmpadas disponveis, sendo que
a mais importante e recente descoberta foi o surgimento da lmpada sem eletrodo em 1990.
Atualmente as indstrias continuam pesquisando novas alternativas para melhorar algumas
caractersticas das lmpadas como: eficincia, ndice de reproduo de cores e temperatura
de cor. Este ritmo acelerado de pesquisa cria a expectativa de que novas formas de gerao
de luz sejam apresentadas em um futuro prximo.
A pesquisa por conversores eletrnicos para lmpadas de alta presso no seguiu
o mesmo ritmo das mesmas. Porm espera-se que, em breve, ocorra um grande avano
nesta rea como aconteceu com as lmpadas fluorescentes. Busca-se, portanto, neste
trabalho, contribuir para o desenvolvimento desta tecnologia.


2
1.2 Radiao Eletromagntica e a Gerao de Luz
A luz uma forma de energia que pode passar de um corpo para o outro sem a
necessidade de qualquer substncia material entre estes corpos. Tal transferncia
chamada de radiao.
Pode-se dividir as fontes de gerao de luz em dois grupos:
Incandescente Neste tipo de lmpada a emisso de luz resultado da
incandescncia de um filamento espiralado devido passagem de corrente eltrica. A
oxidao deste filamento evitada com a gerao de vcuo ou a presena de um gs inerte
dentro do bulbo da lmpada. Este tipo de lmpada possui baixa eficincia luminosa pois,
parte da energia entregue lmpada perdida por efeito Joule (transferncia de calor para
o ambiente).
Vcuo ou Gs Inerte
Bulbo
Filamento
Tubos de Exausto
Base
Isolante
Suporte
Refletor
Haste

Fig. 1.1 Estrutura da lmpada incandescente.
Luminescente A gerao de luz efetuada pela passagem de corrente eltrica
em um gs ou uma mistura de gases. Uma descarga eltrica estabilizada entre os
eletrodos que ficam alojados em um invlucro refratrio. Nas lmpadas fluorescentes, o
invlucro possui uma cobertura de fsforo, que transforma a radiao ultravioleta da
descarga eltrica em luz visvel.
1.3 Espectro Eletromagntico [4]
O espectro eletromagntico composto por uma vasta gama de radiaes. Estas
radiaes so fenmenos vibratrios que possuem velocidade de propagao constante e
igual velocidade da luz
( )
300.000
km
v
s
= . A diviso do espectro eletromagntico
3
realizada atravs do comprimento de onda de cada radiao, conforme est apresentado na
Fig. 1.2.
Ondas Radioeltricas
Ondas Hertzianas
Radiao Infravermelha
Radiao Visvel
Radiao Ultravioleta
Raios X
Raios Csmicos
100km
1m
1mm
100nm
10nm
0,1nm

Fig. 1.2 Diviso do espectro eletromagntico.
Em iluminao h grande interesse no grupo de radiaes que possui
comprimento de onda de 380nm a 780nm, pois esta a faixa do espectro eletromagntico
que visvel ao olho humano.
1.4 As Grandezas e Unidades em Iluminao
Apresenta-se, nesta seo, as principais grandezas utilizadas em iluminao e suas
respectivas unidades.
Fluxo Luminoso: a grandeza caracterstica de um fluxo energtico. Expressa
sua capacidade de reproduzir uma sensao luminosa. Sua unidade o lmen ( ) lm .
Eficincia Luminosa: a relao entre o fluxo luminoso total emitido pela fonte
e a potncia por ela absorvida. Sua unidade
( )
lm
W
.
Luminncia: o limite da relao entre a intensidade luminosa com a qual
irradia, em uma direo determinada, uma superfcie elementar contendo um ponto dado e
a rea aparente dessa superfcie para uma direo considerada, quando esta rea tende para
zero. Sua unidade o candela por metro ao quadrado
( ) 2
cd
m

Iluminamento: a relao entre o fluxo luminoso incidente por unidade de rea
iluminada. O iluminamento expresso em Lux ( ) lux .
4
Intensidade Luminosa: o limite da relao entre o fluxo luminoso em um
ngulo slido em torno de uma mesma dada direo e o valor desse ngulo slido, quando
este ngulo tende para zero. A unidade da intensidade luminosa o candela ( ) cd .
Temperatura de Cor: Esta grandeza no possui relao com o calor fsico da
lmpada. A temperatura de cor da lmpada expressa o tom de cor que a lmpada
proporciona. Sua unidade de medida o Kelvin ( ) K . Quanto maior a temperatura de cor
da lmpada mais fria esta cor. Lmpadas com menor temperatura de cor induzem a uma
maior atividade, sendo recomendadas para reas de trabalho, enquanto as com temperatura
de cor elevada so atrativas para os ambientes de relaxamento.
ndice de Reproduo de Cores (IRC): A reproduo de cores de uma lmpada
medida por uma escala chamada ndice de reproduo de cores ( ) IRC . Esta escala varia
de zero a cem. O valor cem atribudo ao sol e quanto mais prximo o ICR da lmpada
estiver de cem, mais fielmente esta reproduz as cores.
Vale salientar que o ndice de reproduo de cores independente da temperatura
de cor. Sendo assim existem tipos de lmpadas com trs temperaturas de cor diferentes e o
mesmo IRC [3].
1.5 A Lmpada de Vapor de Sdio de Alta Presso
A lmpada de vapor de sdio possui uma grande vida til, aproximadamente
24.000h, elevada eficincia luminosa
( )
120
lm
W
e baixo ndice de reproduo de cores
( ) 30 . Esta proporciona uma cor amarelada, o que pode causar desconforto, porm nesta
faixa do espectro que a viso do ser humano apresenta melhor acuidade. Estas
caractersticas tornam a lmpada de vapor de sdio de alta presso adequada iluminao
de exteriores, locais que exigem baixa manuteno e no necessitam de elevada
reproduo de cores, como por exemplo, estacionamentos, rodovias, praas, iluminao de
monumentos e outros.
Quando operada em alta freqncia, devido ao seu comportamento quase linear, a
lmpada de vapor de sdio de alta presso pode ser modelada por uma resistncia. Sendo
este o modelo adotado neste trabalho para realizar as simulaes do reator. O valor de
resistncia depende da potncia da lmpada, portanto, para cada lmpada ser calculada
sua resistncia equivalente.
5
A luz produzida pela passagem de corrente atravs do vapor de sdio. Os
eltrons de valncia excitam os tomos de sdio que por sua vez emitem luz amarela nas
linhas-D e outras linhas caractersticas do sdio. A lmpada constituda por dois bulbos.
O bulbo interno, que deve ser resistente a altas temperaturas e ao ataque qumico do sdio,
fabricado com xido de alumnio sinterizado. Neste tubo h uma pequena quantidade de
amlgama de sdio mercrio, que parcialmente vaporizado quando a lmpada atinge a
temperatura de operao, e xennio que auxilia na ignio. O bulbo externo, que auxilia a
manuteno da temperatura do tubo de descarga, composto de borosilicato (vidro duro) e
no seu interior gerado o vcuo. Este ainda evita ataques qumicos ao tubo de descarga e
partes metlicas. Na Fig. 1.3 pode-se visualizar o aspecto fsico de uma lmpada de vapor
de sdio de alta presso. [4]
Suporte do tubo de descarga
Conexo eltrica flexvel
Base
Eletrodos
Bulbo externo
Bulbo interno
Reservatrio de amlgama
Conexes eltricas
Vcuo
com sdio e mercurio

Fig. 1.3 Lmpada de vapor de sdio de alta presso [4].
Devido ao pequeno comprimento do tubo de descarga, o arco eltrico no pode
sofrer grandes distores, fazendo com que esta lmpada possa ser operada em qualquer
posio sem perda de eficincia e luminosidade.
Na Fig. 1.4 apresentada a curva caracterstica de um reator e os limites de tenso
e potncia que podem ser aplicados lmpada. Estes limites formam o trapzio de potncia
e devem ser respeitados pelo reator.
6
Potncia
Tenso na lmpada [V]
67 122 140 151
280
400
475
na
Lmpada
84 95 101
[W]
Curva caracterstica do reator
Mxima potncia na lmpada
Mnima potncia na lmpada
Mxima
tenso
na lmpada
Mnima
tenso
na lmpada

Fig. 1.4 Trapzio de potncia.
1.5.1 Fenmeno da Ressonncia Acstica
A ressonncia acstica o grande problema da operao de lmpadas de vapor de
sdio de alta presso, em alta freqncia. Ainda no h um consenso, na comunidade
cientfica, sobre a melhor tcnica para evitar o seu surgimento. Ressonncia acstica o
nome dado as instabilidades que podem surgir devido injeo de potncia pulsada na
lmpada. Se a freqncia da potncia entregue lmpada for igual freqncia de
ressonncia acstica particular da lmpada, ondas estacionrias de presso no gs, so
geradas. Estas ondas estacionrias de presso podem ocasionar distores visveis no
formato do arco eltrico. Se a distoro for muito intensa pode resultar na extino do arco
ou at na destruio da lmpada devido ao aumento de temperatura no local.
Os principais fatores que influenciam na freqncia de ressonncia acstica
particular de uma lmpada so: a dimenso interna e a geometria do tubo de descarga, a
velocidade do som e a presso do gs.
As formas visveis de ressonncia acstica so distores nas extremidades do
arco eltrico, deslocamento do arco em direo a parede do tubo de descarga, compresso
parcial do arco e instabilidades com flutuaes na luz. Pode-se verificar a presena de
ressonncia atravs das medidas de tenso e corrente na lmpada, com estas medidas pode-
se calcular o valor da impedncia da lmpada, que alterado quando o fenmeno da
ressonncia se manifesta. Nas Fig. 1.5 e Fig. 1.6 so apresentados exemplos de ressonncia
acstica.
7

Fig. 1.5 Forma de manifestao da ressonncia acstica. [4]

Fig. 1.6 Forma de manifestao da ressonncia acstica. [4]
Vrias tcnicas so encontradas na literatura [1], [4] e [5], para evitar a
ressonncia acstica. Estas podem ser distribudas em trs grandes grupos:
Operao em faixas de freqncia onde o fenmeno da ressonncia
acstica no pronunciado Esta tcnica utilizada em trs tipos de reatores:
Operao com corrente contnua A aplicao de corrente contnua na
lmpada garante imunidade ao fenmeno da ressonncia acstica, porm produz o
fenmeno chamado de cataforese. A cataforese diminui o tempo de vida til devido
diferena de temperatura dos eletrodos e o seu consumo desigual. Provoca o
deslocamento de parte do vapor de sdio para os eletrodos gerando deformaes no arco
e alteraes de cor.
Operao em freqncias acima da mxima freqncia de ressonncia
da lmpada As dificuldades da aplicao desta tcnica esto na obteno de um
reator que possua reduzidas perdas em freqncias to elevadas (centenas de kilohertz)
e na determinao desta freqncia limite da ressonncia.
8
Operao em faixas de freqncia teoricamente livres da ressonncia
Para a aplicao desta tcnica necessrio que se conhea a faixa de freqncia livre de
ressonncia. Devido dependncia da freqncia de ressonncia com a geometria do
tubo, comprimento e presso do gs, esta faixa livre pode variar de uma lmpada para
outra, ou at mesmo, devido ao desgaste da lmpada. Esta tcnica uma tendncia atual
nas pesquisas e ser a tcnica aplicada neste trabalho.
Injeo de potncia em vrias freqncias simultaneamente Consiste no
espalhamento do espectro de potncia.
Uso de um sistema de controle em tempo real Com o emprego de um
microprocessador pode-se medir a impedncia na lmpada e, detectando-se a manifestao
da ressonncia, atuar na modulao da potncia aplicada lmpada.
1.5.2 Os Circuitos de Ignio
A lmpada de vapor de sdio requer a aplicao de pulsos de alta tenso e alta
freqncia para realizar sua ignio. Os circuitos que realizam tal tarefa so chamados de
circuito de ignio e estes no devem interferir no comportamento do reator aps a ignio
da lmpada. Neste trabalho ser utilizado um circuito de ignio que tem seu
funcionamento baseado no disparo de um sidac, que aplica um pulso de tenso no
enrolamento auxiliar do indutor ballast e atravs da relao de transformao, este pulso
transferido para a lmpada. Outros exemplos de circuito utilizando centelhadores,
ressonncia e um capacitor auxiliar so apresentados com detalhes por Andr [4]. Nas Fig.
1.7 e Fig. 1.8 so mostrados, respectivamente, um circuito utilizando centelhador e um
exemplo de circuito que faz uso do princpio da ressonncia.
+
-
V
S
1
D
L
Centelhador
S
2
C
1
R
1
C
2
R
2
Lmpada

Fig. 1.7 Exemplo de circuito de ignio utilizando centelhador.
9
+
-
V
L
S
1
S
2
Lmpada
C
S
C
P

Fig. 1.8 Exemplo de circuito ressonante de ignio.
Na Fig. 1.9 apresenta-se o circuito de ignio utilizado. Este circuito ser
detalhado na seo 4.6.
L
+
-
V/2
+
-
V/2
L
Sidac
S
1
S
2
Lmpada
D
1
D
2
Ballast
Aux
D
3
C
1
C
2
C
3
R
1
R
2
R
3

Fig. 1.9 Circuito de ignio utilizando sidac.
1.6 O Reator Eletrnico
Na Fig. 1.10 mostrado o diagrama esquemtico do reator eletrnico proposto.

Fig. 1.10 Diagrama de blocos do reator.
O reator ser composto pelos blocos mencionados na Fig. 1.10. O conversor CA-
CC deve proporcionar elevado fator de potncia. Sero propostos dois conversores CA-
CC, sendo um ativo: que possui custo mais elevado, uma regulao da potncia de sada e
maior fator de potncia; e um passivo: que tem como vantagens robustez e a
simplicidade. Objetiva-se apresentar duas opes de reatores eletrnicos para lmpadas de
vapor de sdio de alta presso com as seguintes caractersticas:
Inversor e Circuito de
Ignio
Lmpada Conversor CA-CC Rede CA
Fonte Auxiliar
10
Elevado fator de potncia;
Elevado rendimento;
Operao da lmpada em alta freqncia;
Reduzido peso e volume.
1.7 Concluso
Neste captulo foram apresentadas as formas de gerao artificial de luz e algumas
das grandezas utilizadas em iluminao destacando-se suas respectivas unidades. Fez-se
uma abordagem das principais caractersticas das lmpadas de vapor de sdio de alta
presso, ressaltando o grande problema da sua operao em alta freqncia, a ressonncia
acstica. Um breve comentrio sobre as tcnicas encontradas na literatura para evitar a
ressonncia acstica, tambm, foi apresentado. Comentou-se a respeito da necessidade de
um circuito auxiliar para realizar a ignio de forma segura da lmpada e foram mostrados
exemplos dos mesmos. Finalmente apresentou-se o diagrama esquemtico do reator
proposto e suas caractersticas desejveis.
11
2 Captulo
Anlise e Metodologia de Projeto do Retificador com Filtro
Passivo com Elevado Fator de Potncia
2.1 Introduo
Em uma rede de distribuio de energia eltrica, o fator de potncia definido como
a razo entre a potncia ativa (watts) e a potncia aparente (volt-ampres). O valor timo
para esta relao a unidade, valor que obtido somente quando a corrente na rede tem a
forma de uma senide e est em fase com a tenso da rede, considerando-se, naturalmente,
que esta tambm tem a forma de uma senide. Sabe-se que, somente as componentes de
corrente que satisfazem este requisito, transferem energia carga, logo, componentes de
corrente que estejam defasadas da tenso da rede ou possuam uma freqncia distinta da
freqncia da rede, no transferem energia carga, contribuindo para as perdas totais de
energia no sistema.
Atualmente, com o crescimento da indstria eletrnica, o enorme incremento do
nmero de computadores e outros equipamentos incorporando retificadores com filtro
capacitivos, o problema, nos sistemas de distribuio de energia, tem se agravado. A
corrente exigida por esse circuito tipicamente no-senoidal, como pode-se ver na Fig.
2.2.
D1 D2
D4
+ -
Vin
C
D3
+
-
Carga

Fig. 2.1 Retificador com filtro capacitivo.
Iin
Vin

Fig. 2.2 Formas de onda de tenso e corrente de entrada do retificador com filtro capacitivo.
12
Pode-se verificar que a corrente drenada da rede por um retificador com filtro
capacitivo a soma de muitas componentes de diferentes freqncias, sendo que a nica
responsvel pela transferncia de energia carga a componente fundamental. O fator de
potncia desta estrutura bastante baixo, estando na ordem de 0,6, tendendo a piorar a
medida que se aumenta a capacitncia do capacitor de filtro; por este motivo, outras formas
de solucionar este problema devem ser estudadas.
Na Fig. 2.3 apresentado o circuito completo do conversor PFC passivo com alto
fator de potncia e o sentido adotado para as tenses e a corrente do circuito.
D
D D
D
R
C
L
C
Vac
Conversor CA-CC
1
1
1 3
2 4
L 2
+
_
+
_
V
CC
+
_
V
C1
I
L1

Fig. 2.3 Circuito completo do retificador passivo de alto fator de potncia.
Este circuito apresenta vrias caractersticas desejveis para o estgio de entrada
de um reator eletrnico, das quais destacam-se:
Elevado fator de potncia;
Alto rendimento;
Boa regulao de carga;
Limitao da mxima corrente na carga atravs do indutor L
1
;
Baixo nvel de interferncia eletromagntica conduzida;
Sistema passivo;
Baixo nmero de componentes;
Simplicidade;
Robustez.
O projeto do circuito simples, consiste na determinao de apenas trs
componentes ( )
1 1 2
, L C eC . Mas no se pode dizer o mesmo do equacionamento, devido
dependncia das condies iniciais de cada etapa com a tenso de sada, resultando em um
processo interativo. Portanto optou-se por gerar bacos, para serem utilizados na fase de
13
projeto, atravs de simulaes numricas. Uma metodologia de projeto semelhante e outros
bacos podem ser encontrados em [6].
2.2 Descrio das Etapas de Operao e Formas de Onda Relevantes
So quatro as etapas de funcionamento, sendo duas para cada semiciclo da tenso
de alimentao, pois o circuito opera de modo simtrico. Durante a descrio das etapas de
funcionamento consideram-se todos os componentes ideais e que no haja ondulao na
tenso de barramento ( ) 0
CC
V V = .
2.2.1 Primeira Etapa ( )
0
0 t t
Esta etapa de funcionamento inicia com a passagem por zero da tenso de
alimentao, quando esta se torna positiva. A corrente no indutor
1
L parte do valor zero e
cresce de forma senoidal e com freqncia dada pela relao entre
1
L e
1
C . A tenso no
capacitor
1 C
V negativa, igual a
CC
V no incio da etapa, e evolui at atingir
CC
V + .
Quando este patamar alcanado a ponte de diodo entra em conduo marcando o
encerramento desta etapa. Nesta etapa de funcionamento no h transferncia de energia da
rede de alimentao para a carga, que alimentada pelo capacitor
2
C . A Fig. 2.4 apresenta
o estado do circuito durante a primeira etapa de funcionamento.
D
D D
D
R
C
L
C
Vac
1
1
1 3
2 4
L 2

Fig. 2.4 Primeira etapa de funcionamento.
2.2.2 Segunda Etapa
( ) 0
2
T
t t
A conduo dos diodos
1
D e
4
D coloca o capacitor
1
C em paralelo com a carga
grampeando sua tenso na tenso de barramento. No h circulao de corrente no
capacitor
1
C pois considerou-se nula a ondulao de tenso na carga. A fonte de
alimentao fornece energia para a carga e para o capacitor
2
C . A corrente no indutor
1
L
14
decresce at zero quando os diodos param de conduzir e se encerra esta etapa. O circuito
que representa a segunda etapa visualizado na Fig. 2.5.
D
D D
D
R
C
L
C
Vac
1
1
1 3
2 4
L 2

Fig. 2.5 Segunda etapa de funcionamento.
2.2.3 Terceira Etapa
( ) 1
2
T
t t
A terceira etapa quase idntica primeira, apresentando apenas inverso no
sentido das correntes e tenses envolvidas do lado CA. A Fig. 2.6 mostra o circuito
referente terceira etapa de funcionamento.
D
D D
D
R
C
L
C
Vac
1
1
1 3
2 4
L 2

Fig. 2.6 Terceira etapa de funcionamento.
2.2.4 Quarta Etapa ( )
1
t t T
A ltima etapa de funcionamento semelhante segunda etapa, portanto apenas
apresenta-se na Fig. 2.7 o circuito e o sentido das correntes.
D
D D
D
R
C
L
C
Vac
1
1
1 3
2 4
L 2

Fig. 2.7 Quarta etapa de funcionamento.
15
As formas de onda relevantes encontram-se na Fig. 2.8.
I (t)
D1
2T
V (t)
t
0
T/2
-Vcc
+Vcc
C1
t
1
T
V (t)
C2
I (t)
L1
Vac (t)

Fig. 2.8 Formas de onda do PFC passivo.
2.3 Metodologia de Projeto
O projeto realizado com o auxlio de bacos obtidos via simulao numrica. As
simulaes foram realizadas no programa PSpice 9.
Algumas especificaes do conversor so necessrias para a execuo do projeto,
como:
_ in ef
V Tenso eficaz de entrada;
rede
f Freqncia da rede de alimentao;
16
O
V Tenso de barramento;
L
P Potncia na lmpada;
inv
Rendimento estimado do inversor;
pfc
Rendimento estimado do PFC passivo.
Os bacos so parametrizados em funo das seguintes variveis:
Fator de tenso: o fator de tenso ganho de tenso do conversor. expresso
pela relao (2.1):
_
2
O
in ef
V
FV
V
=

(2.1)
Corrente mdia de curto circuito: o valor da corrente mdia de sada
quando a resistncia de carga nula. Seu valor dado pela expresso (2.2).
_
_ 2
1
2
in ef
CC med
rede
V
I
f L

=

(2.2)
Corrente eficaz de curto circuito: o valor da corrente eficaz de entrada
quando a resistncia de carga nula. Em (2.3) pode-se visualizar a expresso que define a
corrente eficaz de curto circuito.
_
_
1
2
in ef
CC ef
rede
V
I
f L
=

(2.3)
Potncia parametrizada: o valor da potncia de sada parametrizada em
funo da potncia de entrada. A equao (2.4) mostra a parametrizao adotada para a
potncia de sada.
2
_
1
'
O O
in ef
rede
V I
Pot
V
f L

=

(2.4)
Relao de freqncias: a relao entre a freqncia de ressonncia do par
1 1
LC e a freqncia da rede de alimentao. Esta pode ser calculada atravs da expresso
(2.5).
1 1
1
2
rede
a
f L C
=

(2.5)
Na Fig. 2.9 apresentada a caracterstica de sada do conversor. So mostradas
quatro curvas, para diferentes valores de relao de freqncias. Pode-se verificar que h
17
uma pequena faixa plana, ou seja, regio onde a tenso de sada praticamente no varia
com a alterao da carga. Portanto, este ser um dos critrios adotados no projeto: que o
ponto de mxima potncia do conversor esteja no final da faixa, de modo que variaes de
carga no produzam modificaes significativas na tenso de sada.
Uma anlise do inversor se faz necessria, pois importante, nesta fase do
projeto, saber qual a tenso de barramento desejada na potncia nominal. Com esta
informao calculado o FV do conversor.
Apenas com o FV desejado e utilizando o critrio acima possvel escolher o
ponto de operao do filtro mas, dependendo das prioridades do projetista, outros critrios
podem ser adotados. Portanto, neste projeto, tambm sero considerados os bacos das Fig.
2.10 e Fig. 2.11 para a escolha do ponto de operao do conversor e o projeto do capacitor
e do indutor.
Caracterstica de Sada
0
0,2
0,4
0,6
0,8
1
1,2
1,4
1,6
0 0,2 0,4 0,6 0,8 1
Io/Icc_med
F
V
a=2
a=2,3
a=2,5
a=3

Fig. 2.9 Caracterstica de sada do PFC passivo.
18
Fator de Potncia
0
0,2
0,4
0,6
0,8
1
1,2
0 0,2 0,4 0,6 0,8 1
Io/Icc_med
F
P
a=2
a=2,3
a=2,5
a=3

Fig. 2.10 Fator de potncia em funo da corrente de sada parametrizada em funo da corrente
mdia de curto circuito.
Potncia de Sada Normalizada
0
0,05
0,1
0,15
0,2
0,25
0,3
0,35
0,4
0,45
0,5
0 0,2 0,4 0,6 0,8 1
Io/Icc_med
P
o
'
a=2
a=2,3
a=2,5
a=3

Fig. 2.11 Potncia de sada normalizada.
A Fig. 2.10 comprova que o fator de potncia do conversor dependente da carga,
portanto no pode ser negligenciado no perodo de projeto. E a Fig. 2.11 apresenta a
potncia normalizada do conversor.
Desta forma, verifica-se que os fatores relevantes para o projeto do retificador
passivo de elevado fator de potncia so:
19
Fator de tenso desejado;
Operao na faixa plana (baco da caracterstica de sada);
Potncia de sada.
A ponderao destes fatores atravs do uso dos bacos possibilita ao projetista
definir o ponto de operao do conversor, fixando assim, os valores da relao de
freqncias ( ) a e de
_
O
CC med
I
I
. Sabendo que o valor de
O
I calculado com o auxlio da
expresso (2.6).
L
O
inv O
P
I
V
=

(2.6)
Tem-se o valor da corrente mdia de curto circuito com o emprego da equao
(2.7).
_
O
CC med
I
I
Valor obtido do gra fico
=

(2.7)

A corrente eficaz de curto circuito obtida da equao (2.8).
_
_
0, 9
CC med
CC ef
I
I = (2.8)

Pode-se encontrar o valor de
1
L atravs da equao (2.9).
_
1
_
2
in ef
rede CC ef
V
L
f I
=

(2.9)

Com o valor de
1
L e da relao entre a freqncia de ressonncia do par LC e a
freqncia da rede, possvel se empregar a (2.10) e obter o valor de
1
C .
1 2 2 2
1
1
4
rede
C
a f L
=

(2.10)

Para o dimensionamento dos diodos da ponte retificadora considera-se que cada
diodo conduz durante meio ciclo da rede e que a corrente de entrada possui o formato
20
muito prximo ao de uma senide. Considerando as simplificaes, obtm-se a expresso
(2.11) que define a corrente mdia em cada diodo da ponte retificadora.
_
_
2
L
D med
pfc inv in ef est
P
I
V FP

=

(2.11)

Onde,
est
FP o fator de potncia estimado da estrutura, que um dos fatores
considerados na escolha do ponto de operao.
A mxima tenso reversa sobre os diodos da ponte retificadora igual tenso de
sada.
O clculo do capacitor
2
C pode ser efetuado atravs da expresso (2.12).
( )
2
2
2
_ min
2
L
pfc inv rede in ef C
P
C
f V V
=
| |

|
\ .
(2.12)

Onde
min C
V a tenso mnima no capacitor.
2.4 Concluso
Apresentou-se nesta seo uma estrutura retificadora passiva que oferece elevado
fator de potncia. Explicitou-se suas principais caractersticas destacando-se sua robustez e
simplicidade. Etapas de operao e formas de onda relevantes fizeram-se presentes no
intuito de auxiliar na compreenso do funcionamento do circuito. Uma metodologia de
projeto, baseada em bacos obtidos via simulao numrica, tambm foi apresentada.
21
3 Captulo
Anlise e Metodologia de Projeto do Conversor Elevador de
Alto Fator de Potncia

3.1 Introduo

Este captulo apresenta outra opo para o estgio de entrada do reator eletrnico,
que pode ser utilizada em substituio ao conversor do captulo 2, dependendo apenas das
prioridades adotadas pelo projetista. Trata-se de um pr-regulador ativo, o conversor
elevador, com controle por valores mdios instantneos. Este conversor amplamente
conhecido na comunidade cientfica, sendo empregado em projetos que visam manter a
tenso de sada regulada e alta qualidade da corrente de entrada. A verso monofsica, aqui
apresentada, empregada em projetos com potncia de entrada de at 3,5kW.
O controle por valores mdios instantneos baseado no circuito integrado
UC3854, reunindo em apenas um componente trs malhas de controle. A primeira faz a
corrente de entrada seguir uma referncia senoidal, garantindo fator de potncia prximo
unidade e baixa distoro harmnica na entrada. A segunda regula a tenso de sada
(barramento) frente a variaes da rede de alimentao. A manuteno da tenso de
barramento constante, mesmo sob variaes de carga, efetuada pela terceira malha.
So apresentadas as etapas de funcionamento do conversor elevador,
metodologias de projeto do estgio de potncia e das malhas de corrente e de tenso. O
mtodo utilizado para o dimensionamento dos elementos magnticos e dos dissipadores,
tambm apresentado.
Em projetos onde a minimizao do volume um requisito, o projeto da fonte
auxiliar deve ser cuidadoso. O circuito escolhido, cuja metodologia de projeto
demonstrada, atende demanda de energia exigida, sem comprometer o volume e o
rendimento do conversor.
22
3.2 O Conversor Elevador
Na Fig. 3.1 pode-se observar o circuito completo do conversor elevador que
realiza a correo do fator de potncia (PFC) e estabilizao da tenso de sada
(barramento).
A
Db
Lb
ILb
Sb
Vg
Rsh
+ -
Vsh
Co
+
-
Ra1
Ra2
5 4 3 11 7
2
9
6
8 15 10 13 14 12
16
1
UC3854
terra
C5 R16 C4 C10
+Vcc
C7 R14
R13
C6
R12
R11
R10 C8
R15
R9 C9
R8
R1 R2
R3
C1
C2
R6
R7
C3
P1
Vg
Rg
Dzg
D6
D5
C12
C11
Caux
Rs
DZ2
Laux
B
Rc Rb
DZb
Taux
D1 - D4
Cf
C13
A B
R
4
Rel
R
5
C
14
Dinrush
Vret

Fig. 3.1 Diagrama esquemtico do conversor elevador.
3.2.1 Etapas de Funcionamento
De modo a facilitar a anlise, ser considerado o conversor elevador em sua
configurao CC-CC durante a descrio das etapas de funcionamento.
Na Fig. 1.1 mostra-se o diagrama eltrico do conversor elevador CC-CC.
V
L
D
C
R
S
+
_
V
+
_
o
o o
b
b
b
in
V
Sb
+
_
V
Db

Fig. 3.2 Conversor elevador na sua configurao CC-CC.
23
3.2.2 Primeira Etapa ( )
0 1
t t t :

No instante
0
t o interruptor
b
S entra em conduo. Durante esta etapa o indutor
b
L
armazena energia recebida da fonte
in
V . A corrente cresce linearmente at atingir o seu
valor de pico, em
1
t t = . Neste instante o interruptor comandado a bloquear. A corrente
da carga nesta etapa de funcionamento fornecida pelo capacitor
O
C . Na Fig. 3.3 mostra-
se o circuito do conversor para a primeira etapa de funcionamento. O tempo de durao
desta etapa determinado pelo circuito de controle e comando, em funo da tenso de
sada, do valor mdio da tenso de entrada e da amostra de corrente no indutor
b
L .

R
C
V
L D
S
+
_
V
+
_
b
b
b
in
o
o o

Fig. 3.3 Conversor elevador durante a primeira etapa de funcionamento.

3.2.3 Segunda Etapa ( )
1
t t T :
No instante de abertura do interruptor
b
S em
1
t t = , o diodo
b
D entra em conduo.
Durante esta etapa, o indutor
b
L e a fonte
in
V fornecem energia para a carga,
desmagnetizando parcialmente o indutor
b
L . A corrente no indutor decresce linearmente
at o instante t T = , quando o interruptor comandado a conduzir novamente, retorna-se a
primeira etapa de operao. Na Fig. 3.4 mostra-se o circuito do conversor elevador para a
segunda etapa de funcionamento.
V
L D
C
R
S +
_
V
+
_
in
b
b
b
o
o o

Fig. 3.4 - Conversor elevador durante a segunda etapa de funcionamento.
24
Na Fig. 3.5 so apresentadas as principais formas de onda do conversor elevador.
V
V
I
I
Lb
I
Db
-V
V
Db
t
0
t
1
T
Sb
o
Sb
o
V
G
t
t
t
t
t
t

Fig. 3.5 Principais formas de onda para o conversor elevador CC-CC.

3.3 Metodologia de Projeto do Estgio de Potncia
O projeto dos componentes de potncia baseado no Aplication Note U134 da
Unitrode [7].

3.3.1 Especificaes de Projeto
O procedimento de projeto exige algumas especificaes:
25
_ min in
V Tenso mnima de alimentao;
_ max in
V Tenso mxima de alimentao;
rede
f Freqncia da tenso de alimentao;
O
V Tenso de sada do conversor;
O
V Ondulao da tenso de sada do conversor;
O
P Potncia de sada do conversor;
S
f Freqncia de comutao;
Boost
Rendimento esperado;
amb
T Temperatura ambiente adotada;
_ j ad
T Mxima temperatura de juno admitida;
_ in cc
I Mxima corrente na entrada do conversor elevador, utilizada
para o clculo da proteo de corrente.
3.3.2 Clculo do Indutor L
b

A corrente mxima na entrada do conversor calculada com o auxlio da equao
(3.1).
_ max
_ min
2
O
in
Boost in
P
I
V

=

(3.1)
A ondulao de corrente no indutor
b
L , cujo valor escolhido pelo projetista,
pode ser obtido utilizando a expresso (3.2). Vale salientar que foi adotado um fator de
ondulao de 10% da mxima corrente de entrada.
_ max
0,1
Lb in
i I = (3.2)
A mxima corrente no indutor a soma da corrente de pico de entrada com
metade da ondulao de corrente no indutor, conforme mostra a equao (3.3).
_ max _ max
2
Lb
Lb in
i
I I

= + (3.3)
A razo cclica mnima de operao do conversor ocorre quando a tenso de
entrada passa pelo seu valor mximo e pode ser obtida utilizando a equao (3.4).
26
_ min
2
O in
O
V V
D
V

= (3.4)
A indutncia
b
L calculada atravs da expresso (3.5).
_ min
2
in
b
S Lb
V D
L
f i

=

(3.5)

3.3.3 Dimensionamento Fsico do Indutor L
b

A escolha do ncleo a ser utilizado realizada com base no clculo do produto de
reas ( ) AeAw , definido na expresso (3.6).
2
_ max
max max
b in
L I
AeAw
B J kew

=

(3.6)
Onde:
kew Fator de ocupao do indutor;
max
B Mxima densidade de fluxo magntico;
max
J Mxima densidade de corrente;
Aps a escolha do ncleo a ser utilizado alguns parmetros tornam-se conhecidos:
Ae rea da seo transversal do ncleo;
Aw rea da janela do ncleo;
AeAw Produto de reas;
lt Comprimento mdio de uma espira;
Ve Volume do ncleo.
Pode-se determinar o nmero de espiras do indutor
b
L com o emprego da equao
(3.7).
_ max
max
b in
Lb
L I
N
B Ae

(3.7)
A freqncia da componente fundamental da corrente que circula pelo indutor
120Hz, portando no h problemas devido ao efeito pelicular. Conseqentemente pode-se
calcular a bitola do fio a ser utilizado atravs da equao (3.8).
_ max
max
2
in
Lb
I
S
J
=

(3.8)
27
A expresso (3.9) permite determinar o valor do entreferro.
2
lg
Lb
b
N o Ae
L

= (3.9)
3.3.4 Clculo do Capacitor de Sada
O capacitor
O
C pode ser obtido utilizando a expresso (3.10).
4
O
O
rede O O
P
C
f V V
=

(3.10)
3.3.5 Dimensionamento dos Semicondutores de Potncia
A corrente mdia no diodo
b
D dada pela equao (3.11).
_
O
Db med
O
P
I
V
= (3.11)
A tenso de bloqueio do diodo
b
D a prpria tenso de barramento (400V), visto
que a ondulao de tenso na sada muito pequena.
A metodologia de clculo do interruptor mostrada, considera que ser utilizado
um interruptor do tipo MOSFET.
O clculo da corrente eficaz no interruptor principal realizado atravs da
expresso (3.12).
2
2 _ min _
_ _
2
3
8
in in ef
Sb ef in ef
V I
I I
Vo
| |
=
|
\ .
(3.12)
Sabendo que:
_ max
_
2
in
in ef
I
I = Corrente eficaz de entrada.
A mxima tenso sobre o interruptor principal igual mxima tenso no diodo
b
D e pode ser obtida utilizando a equao (3.13).
_ max Sb O
V V (3.13)
O dimensionamento do dissipador depende de algumas caractersticas do
interruptor escolhido como:
_ DS on
r Resistncia de conduo;
f
t Tempo de descida da tenso;
28
r
t Tempo de subida da tenso;
j
T Mxima temperatura de juno;
jc
R Resistncia trmica entre a juno e a cpsula;
cd
R Resistncia trmica entre a cpsula e o dissipador;
ja
R Resistncia trmica entre a juno e o ambiente.
A perda por comutao no MOSFET dada pela expresso (3.14).
( )
_ _ max
2
S
Sb com rv f in
f
P t t Vo I = + (3.14)
A perda em conduo pode ser obtida atravs da expresso (3.15). O fator 2 da
equao realiza a adaptao da resistncia de conduo do interruptor para a temperatura
de 100C.
2
_ _ _
2
Sb cond DS on Sb ef
P r I = (3.15)
A perda total no interruptor principal, mostrada em (3.16), a soma da perda por
comutao (3.14) com a perda por conduo (3.15).
_ _ Sb Sb com Sb cond
P P P = + (3.16)
Para facilitar a transferncia de calor e manter a temperatura do interruptor dentro
da faixa limite de operao, deve-se coloc-lo em um dissipador com resistncia trmica
menor ou igual fornecida em (3.17).
_ j ad amb
da jc cd
Sb
T T
R R R
P

= (3.17)
3.4 O Circuito Integrado UC3854
O UC3854 um circuito integrado dedicado, de 16 pinos, fabricado pela Texas
Instruments, que rene todas as funes de controle, superviso e proteo necessrias para
comandar o conversor elevador.
A funo de cada pino do CI descrita a seguir:
Pino 1 Terra: a referncia de todo o circuito de controle e de potncia.
Pino 2 Proteo contra sobrecorrente: este pino, atravs de um circuito
lgico interno ao CI, possibilita ao projetista realizar uma proteo contra sobrecorrente.
Quando a tenso sobre este pino menor ou igual a zero o comando do interruptor
desabilitado.
29
Pino 3 Sada do compensador de corrente: a sada do amplificador
operacional destinado ao controle de corrente.
Pino 4 Entrada inversora do regulador de corrente: a entrada
inversora do amplificador operacional que realiza o controle de corrente.
Pino 5 Sada do multiplicador de corrente: a sada do multiplicador de
corrente (referncia de corrente) e a entrada no inversora do compensador de corrente.
Este pino de alta impedncia.
Pino 6 Entrada do multiplicador de corrente: este pino informa o
formato desejado da corrente de entrada.
Pino 7 Sada do regulador de tenso: a sada do regulador de tenso.
Pino 8 Entrada da malha direta de controle de tenso: fornece ao
circuito de controle uma tenso proporcional ao valor eficaz da tenso da rede.
Pino 9 Fonte interna: fornece uma tenso de 7,5V estabilizada
internamente.
Pino 10 Pino de habilitao: desabilita a fonte de tenso interna, os pulsos
de sada e o oscilador interno do CI quando est em nvel baixo.
Pino 11 Entrada do compensador de tenso: a entrada inversora do
compensador de tenso.
Pinos 12 e 14 Definem a freqncia de comutao.
Pino 13 Partida progressiva: neste pino conectado um capacitor cujo
valor determina o tempo da partida suave.
Pino 15 Alimentao: a entrada da tenso de alimentao do CI.
Pino 16 Sada: a sada dos pulsos de comando do interruptor principal.
3.5 Metodologia de Projeto do Estgio de Controle
O conversor elevador realiza a correo do fator de potncia e mantm a tenso de
barramento regulada frente a variaes de carga e da rede de alimentao. Este opera no
modo de conduo contnua e o controle realizado pelo CI 3854. O projeto do conversor
elevador utilizando este circuito integrado dedicado j foi alvo de vrios estudos [7], [8],
[9], portanto, demonstra-se aqui, apenas a metodologia de projeto.
30
3.5.1 Clculo do Resistor Shunt e da Proteo Contra Sobrecorrente
O valor do resistor deve proporcionar uma queda de tenso de aproximadamente
1V de pico, conforme apresentado em (3.18). Isto garante boa imunidade a rudos e evita
perdas excessivas.
_ max
Sh
Sh
in
V
R
I
= (3.18)
A queda de tenso sobre o resistor shunt durante uma sobre-corrente ser obtida
utilizando (3.19).
_ max _
.
Sh in cc Sh
V I R = (3.19)
Sabendo que a tenso de referncia
( )
ref
V do CI 3854 7,5V e adotando-se um
valor para o resistor
9
R , obtm-se a expresso (3.20) que determina o valor do resistor de
sobre corrente.
_ max 9
8
Sh
ref
V R
R
V

= (3.20)
O valor do capacitor C
9
fornecido pelo catlogo do CI:
9
470 C pF =
3.5.2 Clculo dos Resistores R
1
, R
2
e Definio da Freqncia de Comutao
A freqncia de comutao uma especificao de projeto. Na prtica, esta
definida pela expresso (3.21).
16 5
1, 25
S
f
R C
=

(3.21)
O resistor R
16
influi na mxima corrente de sada do multiplicador de corrente.
Esta corrente no deve ultrapassar 600A e definida por (3.22).
16
3, 75
600
mult
V
I A
R
= (3.22)
Definindo o valor de
16
R , tem-se o valor da sada de corrente do multiplicador de
corrente.
Pode-se, atravs da equao (3.21), obter o valor do capacitor
5
C com o emprego
da expresso (3.23).
31
5
16
1, 25
S
C
R f
=

(3.23)
O valor do resistor R
1
igual ao do resistor R
2
e este dado pela relao (3.24).
_ max
1 2
Sh
mult
V
R R
I
= = (3.24)
3.5.3 Clculo da Malha de Corrente
Apresenta-se na equao (3.25) a funo de transferncia simplificada do
controlador de corrente. Esta funo foi obtida considerando a tenso de sada constante e
isenta de ondulao.
( )
( )
( )
Sh
Sh
Pc
e T B
V s
R Vo
G s
V s s V L

= =

(3.25)
Verifica-se que esta uma funo de primeira ordem, sendo assim, o sistema, em
malha fechada, inerentemente estvel. Apresenta um plo na origem, conferindo ao
conversor um decrscimo no ganho de 20dB/dec e fase de -90.
A funo de transferncia completa estudada em [8]. Segundo Souza, pode-se
utilizar a funo simplificada para a regio prxima freqncia de cruzamento e para o
estudo da estabilidade.
Souza sugere o uso de um controlador de corrente do tipo avano-atraso de fase.
Este regulador possui um plo na origem, o que garante elevado ganho em baixas
freqncias. O ganho elevado em baixas freqncias necessrio para garantir boa
reprodutibilidade da senide de referncia durante a passagem por zero. O zero do
controlador alocado antes da freqncia de cruzamento, garantindo boa margem de fase e
o cruzamento, por zero, com derivada de 20dB/dec (estabilidade). O segundo plo
responsvel pela filtragem da ondulao de corrente de alta freqncia do indutor de
entrada na sada do regulador. A presena desta ondulao na sada do regulador produz
oscilaes na corrente de entrada.
A funo de transferncia do controlador avano-atraso de fase mostrada em
(3.26).
( )
i z
i
p
K s
R s
s s

+
=
+
(3.26)
Os critrios sugeridos por Souza para ajuste do ganho, alocao do plo e do zero
do controlador so:
32
4
S
C
f
f Adotar-se-:
6
S
C
f
f = Freqncia de cruzamento;
2
2
S
p
f


= Freqncia do plo;
2
10 20
p
S
z
f


= = Freqncia do zero.
Do ponto de vista eltrico, tem-se o circuito de compensador avano-atraso de
fase na Fig. 3.6.
+
_
R
Iref
Sh
R
2
R
1
R
3
C
1
C
2
Seno Retificado

Fig. 3.6 Circuito regulador de corrente.
A funo de transferncia expressa em (3.27).
( )
( )
( )
3 1
3 1 2
2 1 2
1 2
1
1
i
s R C
R s
R C C
s R C C s
C C
+
=
| |
+ +
|
+
\ .
(3.27)
Relacionando a funo de transferncia do circuito eltrico com os critrios de
alocao do plo, zero e definio do ganho, obtm-se as equaes (3.28), (3.29), (3.30) e
(3.31).
( ) 20 log
2
6
Sh
Pc C
S
T in
R Vo
G
f
V L

| |
|

=
|
|

|
\ .
(3.28)
( )
20
3 2
10
Pc C
G
R R

= (3.29)
1
3
3
1 1
10
S
z
C
f
R
R

= =


(3.30)
33
1
2
3 1
1
S
C
C
R C f
=

(3.31)
3.5.4 Clculo da Malha de Tenso
A funo de transferncia entre a tenso de sada e a corrente de entrada,
apresentada na expresso (3.32), de primeira ordem, caracterizando este, como um
sistema estvel. Observando a funo de transferncia, verifica-se a presena de um plo,
porm este no est na origem, gerando um erro esttico.
( )
( )
( ) 1
1
O O
Lb O O
V s R D
I s s C R

=
+
(3.32)
O controlador de tenso deve minimizar o erro esttico sem tornar o sistema
instvel e possuir uma resposta lenta para no provocar distores na corrente de entrada.
Na Fig. 3.7 apresenta-se o controlador de tenso adotado.
R
+
-
V
6
R
7
C
3
o
V
ref
V
out
V
in
R
a1
R
a2
P
1

Fig. 3.7 Controlador de tenso adotado.
A funo de transferncia do controlador dada pela equao (3.33).
7 3
6 3
( ) (1 )
( )
out
in
V s s R C
V s s R C
+
=

(3.33)
A alocao do zero e a escolha do ganho de faixa plana seguem os critrios:
O zero deve estar alocado abaixo da freqncia de corte para garantir a
passagem por zero com uma inclinao de 20dB/dec. Geralmente aloca-se o zero uma
dcada abaixo da freqncia de 120Hz;
Ajusta-se o ganho em faixa plana para um valor negativo. Considera-se -10dB
um valor adequado.
Conciliando as informaes da funo de transferncia e os critrios supracitados
e adotando-se um valor para o capacitor
3
C , tm-se as expresses (3.34), (3.35) e (3.36)
7
3 3
1 1
2 12
z
R
C C
= =

(3.34)
34
( )
7
6
20 log 10
Ct
R
G dB dB
R
| |
= =
|
\ .
Ganho de faixa plana. (3.35)

7
6 0,5
10
R
R

= (3.36)

Arbitrando-se um valor para o resistor
1 a
R e com o auxlio da equao (3.37) tem-
se o valor de
2 1 a
R P + .
1
2 1
ref a
a
O ref
V R
R P
V V

+ =

(3.37)

Portanto, adota-se um valor para o resistor
2 a
R e para o potencimetro
1
P visando
obter um ajuste da tenso de sada com grande preciso.
3.5.5 Clculo da Malha Direta de Controle da Tenso de Entrada (feedforward)

O controle da tenso de entrada minimiza os efeitos da variao da tenso da rede
na tenso de sada. Este controle torna a malha de tenso responsvel por corrigir apenas as
variaes de carga, conferindo ao sistema uma resposta melhor a variaes da rede.
A forma mais utilizada desta malha filtro passa-baixa de plo duplo. Este filtro
transforma a tenso retificada da rede em uma tenso contnua de valor proporcional
tenso eficaz de entrada.

Na Fig. 3.8 apresenta-se a malha direta de controle da tenso de entrada.
R
C
R
12
13
6 C
7
R
14
Vret

Fig. 3.8 Malha de controle da tenso de entrada.
35

O clculo dos componentes da malha de tenso segue o roteiro:
_ _ min _ min
0, 9
in med in
V V = (3.38)

Adotando-se o valor do resistor
12
R pode-se empregar as expresses (3.39) e
(3.40).
( )
12
13
_ _ min
1, 414
ref
in med ref
V V R
R
V V

=

(3.39)
13
14
1, 414
1, 414
ref
R V
R
V V

(3.40)

A funo deste filtro passa-baixa atenuar a ondulao de 120Hz na medio do
valor eficaz de tenso da rede. A presena de ondulao, nesta tenso de controle, deforma
a corrente de entrada aumentando a taxa de distoro harmnica. A freqncia de corte do
filtro e os capacitores
6
C e
7
C podem ser obtidos atravs das expresses (3.41), (3.42) e
(3.43).
120
12
10
corte
f Hz = = (3.41)
6
13
1
2
corte
C
f R
=

(3.42)
7
14
1
2
corte
C
f R
=

(3.43)
3.5.6 Amostra da Tenso da Rede

O circuito de amostragem da tenso da rede informa ao controlador de corrente a
forma de onda desejada na entrada. Este circuito formado pelos resistores ( )
10 11
R e R ,
que seguem as relaes (3.44) e (3.45).
_ max
11
2
in
mult
V
R
I

= (3.44)
11
10
4
R
R = (3.45)
36
3.5.7 Definio do Tempo de Partida Progressiva

Adotando-se o tempo desejado para realizar a partida progressiva, pode-se
calcular o capacitor
4
C utilizando (3.46).
6
4
7 10
7, 5
on
t
C


= (3.46)
3.6 Projeto do circuito de pr-carga

O conversor elevador, devido ao interruptor estar em paralelo com a fonte de
entrada, no possibilita uma carga de forma suave do capacitor de sada. O capacitor de
sada, no instante que o conversor energizado, visto como um curto-circuito pela rede
de alimentao. Devido a esta caracterstica do conversor, necessrio adicionar um
circuito que limite esta corrente inicial de carga do capacitor de sada. Escolheu-se o
circuito da Fig. 3.9 para realizar a pr-carga. O circuito composto por dois resistores, um
capacitor e um rel.

Quando o conversor energizado o rel encontra-se aberto. Desta forma a
corrente de carga do capacitor de sada limitada pelo resistor
4
R . O rel ser fechado,
retirando o resistor
4
R do circuito, quando a tenso no capacitor
14
C atingir a tenso
nominal do rel.

Antes de iniciar o roteiro de clculo deve-se especificar o rel que ser utilizado e
a mxima corrente de pico admitida para a carga do capacitor
O
C .

_ in pre
I Mxima corrente de pico admitida;
Rele
R Resistncia interna da bobina do rel;
Rele
V Tenso nominal do rel;
Rele
I Corrente na bobina do rel;
37
D1 - D4
R
4
Rel
R
5
C
14
+Vcc

Fig. 3.9 Circuito de pr-carga.
O valor do resistor
4
R pode ser definido com o auxilio da equao (3.47).
_ max
4
_
2
in
in pre
V
R
I

= (3.47)
O tempo de carga do capacitor de sada dado pela relao (3.48).
arg 4
5
c a O
t R C = (3.48)
A constante de tempo do circuito RC que aciona o rel deve ser maior que t
carga

para o correto funcionamento do circuito, portanto define-se a expresso (3.49).
5 Re 14 arg
( ) 4
le c a
R R C t + = (3.49)
Sabendo que o valor do resistor pode ser obtido utilizando a equao (3.50).
5 Re
Re
le
le
Vcc
R R
I
= (3.50)
Portanto, o capacitor
14
C calculado empregando-se (3.51).
arg
14
5 Re
4
( )
c a
le
t
C
R R

=
+
(3.51)

38
3.7 Metodologia de Projeto da Fonte Auxiliar
A fonte auxiliar deve prover a alimentao para o circuito integrado 3854, seus
componentes externos e comando do interruptor. A fonte auxiliar deve apresentar as
seguintes caractersticas:
Pequeno volume para no aumentar o volume do conversor elevador;
Baixa perda para no comprometer o rendimento do conversor;
Ampla faixa de operao a fonte deve funcionar desde
_ min in
V at
_ max in
V ;
Tenso de sada regulada a tenso de sada da fonte deve permanecer em
18V.
Uma configurao de fonte auxiliar, que visa atingir as caractersticas supra
citadas, apresentada na Fig. 3.10.
D
D
C
C
C
R
D
B A
R R
D
+18V
Estgio 1
Estgio 2
T
b
c
1
Zb
Zc aux
s 5
6
12
11
Vret

Fig. 3.10 Diagrama da fonte auxiliar adotada.
Pode-se verificar que a fonte auxiliar composta por dois estgios. O primeiro
estgio fornece a energia apenas na partida do conversor, enquanto o mesmo est operando
como retificador passivo. Logo que o conversor inicia sua operao como elevador, o
segundo estgio assume o fornecimento de energia e o primeiro estgio desligado.
3.7.1 Clculo do Primeiro Estgio
O primeiro estgio formado pelo transistor bipolar
1
T , pelos resistores
b
R ,
c
R e
pelo diodo zener
Zb
D . O resistor
c
R pode ser calculado utilizando a expresso (3.52).
39
_ max
2
in DZb BE
c
CP
V V V
R
I

= (3.52)
Onde:
_ max in
V Mxima tenso eficaz da rede de alimentao;
DZb
V Tenso do diodo zener conectado na base do transistor
1
T ;
BE
V Queda de tenso entre a base e o emissor do transistor
1
T ;
2
CP aux
I I = Corrente de partida da fonte (para diminuir o tempo de
funcionamento do estgio 1);
aux
I Corrente que deve ser fornecida pela fonte.
Considerando que o ganho do transistor
1
T igual a um valor , tem-se o valor
do resistor de base na equao (3.53).
b c
R R = (3.53)
A potncia dissipada em cada resistor pode ser calculada atravs das relaes
(3.54) e (3.55).
( )
2
_ max
2
in DZb
Rb
b
V V
P
R

= (3.54)
2
Rc c aux
P R I = (3.55)
A potncia dissipada no diodo zener
Zb
D obtida em (3.56).
_ max
2 2
in
DZb
DZb DZb
b
V
V
P V
R

| |

|
|
=
|
|
\ .
(3.56)
3.7.2 Clculo do Segundo Estgio

A tenso na sada do enrolamento auxiliar deve ser um pouco superior a tenso de
sada da fonte. Adotando-se o valor de
aux
V tem-se a equao (3.57) que define a relao
entre o nmero de espiras do indutor e do enrolamento auxiliar.

40
ind O
T
aux aux
V N
R
N V
= = (3.57)
Pode-se calcular o valor necessrio para o resistor
s
R com o uso da expresso
(3.58).

2
2
aux DZ
S
aux
V V
R
I

(3.58)
A potncia dissipada no resistor
s
R apresentada em (3.59).

( )
2
2 aux DZ
Rs
s
V V
P
R

= (3.59)
A mxima potncia dissipada no diodo zener
2 Z
D ser obtida empregando-se a
relao (3.60).

2 2 DZ DZ aux
P V I = (3.60)
3.8 Concluso
Este captulo apresenta uma breve anlise do conversor elevador operando no
modo de conduo contnua com controle por valores mdios instantneos. Este conversor,
que pode ser utilizado como estgio de entrada do reator eletrnico, caracteriza-se pelo
elevado fator de potncia e pela independncia do mesmo frente a variaes de rede e de
carga.
Descreveram-se as etapas de operao, destacando-se as formas de onda
relevantes, e a funo de cada pino do circuito integrado. Foram apresentadas
metodologias de projeto para o estgio de potncia, malhas de controle de corrente e
tenso, fonte auxiliar e circuito de pr-carga do capacitor de sada.

41
4 Captulo
Metodologia de Projeto do Inversor Meia-Ponte

4.1 Introduo

Neste captulo apresentada a metodologia de projeto do inversor utilizado.
Trata-se de um inversor meia-ponte operando em alta freqncia. A operao em alta
freqncia proporciona um menor volume do elemento ballast, que ser abordado na
seo 4.4. Ao contrrio das lmpadas fluorescentes, onde o aumento da eficincia luminosa
devido operao em alta freqncia comprovado, as lmpadas do vapor de sdio de alta
presso no possuem esta vantagem. Alguns autores afirmam haver uma pequena melhora
na eficincia, porm ainda no h um consenso sobre o assunto na comunidade cientfica.
A verificao deste fato no faz parte do escopo do trabalho, impossibilitando ao autor
opinar sobre o assunto. Apresenta-se as etapas de operao do inversor e suas formas de
onda relevantes, o circuito de comando, a metodologia de clculo do elemento ballast e o
roteiro de clculo dos interruptores e de seus dissipadores.
Na Fig. 4.1 pode ser visualizado o diagrama esquemtico do reator eletrnico.
Vale salientar que a lmpada de vapor de sdio conectada aos pontos X e Y do circuito.
O circuito completo do inversor meia-ponte encontra-se na Fig. 4.2.

Reator Eletrnico
Conversor CA-CC
e fonte auxiliar
Neutro
Barramento
+15V
Inversor
Meia-Ponte
Fase X
Y
Lmpada

Fig. 4.1 Diagrama esquemtico do reator eletrnico.

42
R07 10K
R10
15R
R2
3k9
U2
IR2110
12
13
5
10
9
1
2
3
8
14
7
6
11
4
LIN
VSS
VS
HIN
VDD
LO
COM
VCC
Z
HO
VB
SD
C9
1,5nF/400V
GND
+
C7
10uF/50V
R3_1
1k5
R11
15R
C11
1uF/400V
+
C3_1
1.5nF/63V
+
C3
1,5nF/63V
Barramento
U8
SG3524/SO_3
1
2
16
15
9
4
5
10
6
7
12
11
13
14 3
8
V-
V+
VREF
VIN
COMP
+SENSE
-SENSE
SHTDWN
RT
CT
CA
EA
CB
EB OSCOUT
GND
GND
D6
1N4744A
JUMP
R9
10R
D12
1N4744A
R4
2k2
C10
1uF/400V
1 2
D7
1N 4936
R3
12k
+ C8
10uF/50V
VCC_15V
Q1
IRG4PC - 40UD
+ C6
220uF/16V
Q2
+15V
R20
47K
D18
1N4936
TPX1
MKP3
SIDAC
1
2
C15
1,5uF/400V
D19
1N4936
R18
120K
C13
100nF/400V
C14
100nF/400V
D17
1N4936
T4
1
3
2
4
R19
120K
Va Vb
X
Y
T3

Fig. 4.2 Circuito completo do inversor meia-ponte.


43
4.2 O Inversor Meia-Ponte
O inversor meia-ponte composto por dois interruptores controlados. Estes
interruptores conduzem complementarmente com razo cclica igual a 0,5.
4.2.1 Etapas de Funcionamento

Para a descrio das etapas de operao so realizadas algumas simplificaes:
Considera-se os interruptores ideais;
Os capacitores
10
C e
11
C so considerados fontes de tenso;
Os tempos de comutao so desprezados;
O autotransformador
3
T retirado do circuito.
Na Fig. 4.3 apresentado o inversor meia-ponte em sua configurao bsica.
S
+
-
E/2
+
-
E/2
D
D
T
0
1
2
Lmpada
S
2
1
4
B
B A

Fig. 4.3 O inversor meia-ponte.
Para as etapas de operao mostradas a seguir considera-se como carga a
associao srie composta pelo indutor
4
T e a lmpada de vapor de sdio.
4.2.2 1 Etapa de Operao ( )
0 1
t t t

Na primeira etapa o interruptor
1
S encontra-se conduzindo a corrente de carga. A
corrente assume o sentido indicado e evolui de forma exponencial desde zero at o seu
valor mximo
Lpico
I . A tenso de carga neste intervalo
2
E
+ . No instante
1
t t = o
interruptor
1
S comandado a bloquear.


44
+
-
E/2
+
-
E/2
0
Lmpada
S
S
D
D
T
1
2
2
1
4

Fig. 4.4 Primeira etapa de operao.
4.2.3 2 Etapa de Operao
( ) 1
2
T
t t
O incio da segunda etapa de operao caracterizado pelo bloqueio do
interruptor
1
S . Neste instante o diodo
2
D entra em conduo assumindo a corrente de
carga que, devido a sua caracterstica indutiva, possui o mesmo sentido da etapa anterior.
A corrente de carga diminui exponencialmente do seu valor mximo at zero. A passagem
por zero da corrente caracteriza o final desta etapa. Durante esta etapa a tenso na carga
2
E
. O interruptor
2
S recebe ordem de comando, ao longo desta etapa, sob tenso e
corrente nula caracterizando assim uma comutao suave. A passagem de corrente pelo
interruptor s ocorre na etapa seguinte com a inverso de sentido da corrente de carga.
+
-
E/2
+
-
E/2
0
Lmpada
S
S
D
D
T
1
2
2
1
4

Fig. 4.5 Segunda etapa de operao.
4.2.4 3 Etapa de Operao
( ) 2
2
T
t t
Esta etapa ocorre de forma anloga a primeira etapa, diferenciando apenas pela
inverso de polaridade da tenso e da corrente na carga e que agora quem conduz o
interruptor
2
S .
4.2.5 4 Etapa de Operao ( )
2
t t T
A quarta etapa de operao semelhante segunda etapa, com exceo da
polaridade da tenso e da corrente na carga e a conduo do diodo
2
D no lugar de
1
D . O
interruptor
1
S , a exemplo de
2
S na segunda etapa, recebe ordem de comando ao longo


45
desta etapa sob tenso e corrente nula. Ao final desta etapa o ciclo reiniciado retornado a
primeira etapa de operao.
4.2.6 Formas de Onda do Inversor Meia-Ponte
As formas de onda relevantes do inversor meia-ponte so apresentadas na Fig.
4.6. Apresentam-se respectivamente as tenses de comando de
1
S e
2
S , tenses e correntes
em
1
S ,
2
S ,
1
D ,
2
D e na carga.
Comando
de S1
Comando
de S2
Tenso
de S1
Corrente
de S1
Tenso
de D2
Corrente
de S2
Corrente
de D2
Corrente
de D1
Tenso
de D1
t
0
t
1
T/2 T t
2
t
t
t
t
t
t
t
V
GS1
V
GS2
V
S1
I
S1
V
S2
I
S2
Tenso
de S2
V
D2
I
D2
V
D1
I
D1
V
Carga
I
Carga
Tenso
de Carga
Corrente
de Carga

Fig. 4.6 Formas de onda para o inversor meia-ponte.


46
4.3 O Circuito de Comando
O comando dos interruptores realizado pelo circuito integrado UC3524. O
UC3524 um regulador PWM amplamente conhecido e utilizado pela indstria devido ao
grande nmero de funes que encontram-se disponveis. Pode-se citar: Duas sadas
complementares (com coletor aberto), oscilador programvel, amplificador de erro, fonte
de referncia, operao com freqncia fixa e modulao por largura de pulso. Na Fig. 4.7
pode-se observar um diagrama esquemtico do CI UC3524.
01 02 03 04 05 06 07 08
S/D
16 15 14 13 12 11 10 09
OSCILADOR
Amp
Erro
Lim
Corr
Fonte
Regulada
+
_
+
_

Fig. 4.7 Circuito interno do CI UC3524.
Segue abaixo a descrio de cada pino deste circuito integrado:
Pino 1 Entrada inversora do amplificador de erro: a entrada inversora
do amplificador operacional de erro.
Pino 2 Entrada no inversora do amplificador de erro: a entrada no
inversora do amplificador operacional supracitado. Este amplificador pode ser utilizado
para fazer a realimentao do circuito e o controle da largura de pulso de sada.
Pino 3 Sada do oscilador: a sada do oscilador. Neste pino pode-se
verificar a forma de onda, tipo dente de serra, que define a freqncia dos pulsos de sada.
Pino 4 Entrada inversora do limitador de corrente: a entrada inversora
do amplificador operacional realiza limitao de corrente da fonte. A limitao da razo
cclica de sada ocorre caso a tenso entre as entradas ultrapasse 200mV.
Pino 5 Entrada no inversora do limitador de corrente de corrente: a
entrada no inversora do amplificador operacional que realiza a limitao de corrente da
fonte.
Pinos 6 e 7 Entrada do Oscilador: nestes pinos so conectados o resistor e
o capacitor que definem a freqncia de oscilao.
Pino 8 Terra: a referncia de tenso de todo o circuito.


47
Pino 9 Sada do amplificador de erro: esta a tenso que ser comparada
com o sinal do oscilador. O resultado desta comparao fornece a razo cclica dos pulsos
de sada.
Pino 10 Shut Down: desabilita os pulsos de comando quando o nvel
alto.
Pino 11 e 12 Emissor e coletor da sada A: respectivamente, pino
emissor e coletor do transistor bipolar da sada A.
Pino 13 e 14 Coletor e emissor da sada B: respectivamente, o coletor e
o emissor do transistor bipolar da sada B.
Pinos 15 Alimentao: o pino de alimentao do circuito integrado.
Pino 16 Fonte regulada: fornece uma tenso de 5V estabilizada
internamente.

O inversor meia-ponte ir operar em malha aberta, facilitando o trabalho do
projetista que deve apenas calcular o valor do resistor e do capacitor que definem a
freqncia de comutao. Este clculo efetuado com o auxlio da expresso (4.1).

3 3
1,18
S
f
R C
=

(4.1)

O circuito integrado UC3524 no possui sadas isoladas para o comando dos
interruptores, assim sendo, faz-se necessrio o emprego de um circuito que propicie um
sinal de comando adequado para o interruptor superior do brao. H vrios circuitos,
conhecidos pela comunidade cientifica de eletrnica de potncia, que realizam esta tarefa.
Pode-se citar os transformadores de pulso e os optoacopladores, que isolam o circuito de
comando do circuito de potncia; os bootstraps, que propiciam o comando adequado
para o brao superior, mas no provm isolao entre o comando e o estgio de potncia; e
outros. Optou-se pelo uso do circuito integrado IR2110, um bootstrap disponibilizado
pela Internacional Rectifier [11]. Este tipo de circuito gera uma fonte flutuante com o
auxlio de um capacitor (o capacitor bootstrap) e um diodo (o diodo bootstrap),
proporcionando o comando adequado ao interruptor superior do brao.


48
O esquema tpico de conexo do CI2110 mostrado na Fig. 4.8, onde pode-se
verificar a ligao do capacitor bootstrap ( )
B
C , do diodo bootstrap ( )
B
D , do
interruptor inferior e do interruptor superior do brao.
V
DD
V
B
V
S
SD
LIN
HIN
V
SS
HO
LO
COM
V
CC
IR2110
+500V
Rg
Rg
Carga
Interruptor Superior
Interruptor Inferior
C
B
D
B

Fig. 4.8 Esquema tpico de conexo do CI2110.
A funo de cada pino do CI2110 pode ser sumarizada:
Pino V
DD
Alimentao lgica: este CI pode operar com nveis lgicos
diferentes entre a entrada e a sada. Este pino a entrada de alimentao do lado da entrada
dos pulsos de comando.
Pino HIN Entrada do sinal de comando do interruptor superior: a
entrada dos pulsos de comando do interruptor superior do brao. Este pino est
sincronizado com o pino HO.
Pino SD Proteo: desabilita a sada caso este pino esteja em nvel lgico
alto.
Pino LIN Entrada do sinal de comando do interruptor inferior: a
entrada dos pulsos de comando do interruptor inferior do brao. Este pino est
sincronizado com o pino LO.
Pino V
SS
Referncia lgica: a referncia de tenso do lado de entrada do
circuito.
Pino HO Sada do sinal de comando do interruptor superior: a sada
do sinal de comando do interruptor superior do brao. Este CI proporciona alta capacidade
de corrente na sada, 2A de pico em cada sada.
Pino V
B
Fonte de tenso flutuante: a fonte de tenso flutuante. Fornece
a tenso necessria para comandar o interruptor superior do brao.


49
Pino V
S
Referncia da fonte flutuante: a referncia da fonte flutuante.
Pino V
CC
Alimentao do lado de sada: a entrada da alimentao do
lado de sada.
Pino COM Referncia: a referncia da fonte de alimentao do lado da
sada. Tambm a referncia da tenso de comando do interruptor inferior do brao.
Pino LO Sada do sinal de comando do interruptor inferior: a sada do
sinal de comando do interruptor inferior do brao. Este pino tambm possui a capacidade
de fornecer 2A de pico.

4.4 Metodologia de Projeto do Indutor Ballast

As lmpadas de descarga, devido sua caracterstica de resistncia negativa,
necessitam de um elemento ou circuito capaz de limitar e estabilizar sua corrente aps a
ignio. O componente que realiza esta funo chamado de elemento ballast. Optou-se
pelo uso de uma impedncia indutiva em srie com a lmpada vapor de sdio para alcanar
o objetivo de estabilizao da corrente. O uso de um indutor como elemento ballast
proporciona algumas vantagens quando comparado com uma impedncia capacitiva:

Forma de onda praticamente senoidal na lmpada o indutor realiza uma
filtragem aplicando uma tenso praticamente senoidal a lmpada. Esta caracterstica
desejvel pois, a injeo de potncia lmpada com elevado contedo harmnico, pode
excitar o fenmeno da ressonncia acstica;
Comutao suave na entrada em conduo a presena de um elemento
indutivo no caminho da corrente da lmpada, faz com que a corrente dos interruptores seja
atrasada em relao tenso, proporcionando a entrada em conduo suave dos
interruptores.
Faz-se o uso de grficos para realizar o clculo do indutor ballast, porm vale
salientar que estes grficos so dependentes de algumas variveis:
L
V Tenso eficaz na lmpada;
L
I Corrente eficaz na lmpada;
L
L
L
V
R
I
= Resistncia equivalente da lmpada;


50
S
f Freqncia de comutao do inversor.
O clculo do indutor ballast ( )
4
T , que encontra-se em srie com a lmpada de
vapor de sdio de alta presso, segue o seguinte roteiro.

Fig. 4.9 Roteiro de projeto do indutor T
4
.
Devido dependncia dos grficos com os parmetros j citados, ser utilizado
um exemplo para explicar o funcionamento do roteiro de clculo. Ser calculado o indutor
ballast ( )
4
T para a lmpada de 400W . A referida lmpada apresenta as seguintes
caractersticas:
100
Lef
V V = Tenso eficaz da lmpada;
4
Lef
I A = Corrente eficaz na lmpada;
= 25
L
R Resistncia equivalente da lmpada.
O grfico 1 apresenta o ngulo de defasagem entre a tenso e a corrente nos
terminais AB . A equao (4.2) mostra a expresso que gera o grfico 1.
( )
4
2
4
4
1
ln 360
2
L
S
R
f T
S
L
T e
T f
R



| |
+ |
=
|
|
\ .
(4.2)
Adotar um ngulo e encontrar a
indutncia T
4
no grfico 1.
Encontrar, no grfico 2, a tenso V
AB
necessria
para obter potncia nominal na lmpada.
Verificar, com o auxlio do grfico 3, se o ponto
de mxima potncia do conversor encontra-se
na resistncia nominal da lmpada.
Sim.
Projeto concludo.
No.
Se o ponto de mxima potncia do
conversor obtido com uma
resistncia menor que a nominal,
deve-se aumentar o ngulo , caso
contrrio deve-se diminuir o .


51
Seguindo o primeiro passo do roteiro de clculo, adotou-se = 37,82 e obteve-se
no grfico 1 o valor da indutncia
4
T de 150H.
( T ) [ ]
T [ H ]
0 50 100 150 200
0
10
20
30
40
50
37,82
150

H
4
4

Fig. 4.10 Grfico 1: variao do ngulo de defasagem entre tenso e corrente nos terminais AB
versus indutncia de filtro.
O segundo grfico apresenta a variao de potncia na lmpada em funo da
tenso eficaz nos terminais AB. Este baco vlido para 27
S
f kHz = , 25
L
R = e
4
150 T H = . A representao matemtica deste grfico est na equao (4.3).
( )
4
4 4
4
2
1
2
2
0 2
1
2 1
1
L
L L S
S
L
S
R
R R f
f T
t t
T T AB AB
L AB S L R
L L
f T
V V e
P V f R e e dt
R R
e


(
| |
(
= |
(
|
\ .
(
+

(4.3)
P
L
(V )
V [V]
100 120 140 160 180 200
100
200
300
400
500
600
700
AB
AB
[W]
400,043W
156,45V

Fig. 4.11 Grfico 2: potncia na lmpada versus tenso V
AB
eficaz.



52

Com o auxilio do grfico 2 pode-se verificar que necessria uma tenso eficaz
de 156,45V no ponto V
AB
para se obter potncia nominal na lmpada.

No grfico 3 pode-se verificar se o ponto de mxima transferncia de potncia do
conversor encontra-se na resistncia nominal da lmpada. Essa verificao importante
pois com o envelhecimento da lmpada sua resistncia equivalente sofre um aumento e, se
o conversor entregar potncia acima da nominal, a lmpada ter sua vida til diminuda.

Observa-se que os valores de tenso eficaz na lmpada e na indutncia de filtro
so aceitveis, portanto no necessrio retornar ao incio do projeto e ajustar o ngulo de
defasagem entre a tenso no ponto V
AB
e a corrente na lmpada. Tem-se o ponto de
mxima potncia na lmpada (400,4W) quando a lmpada atinge a resistncia equivalente
de 26,3.

P ( )
L
R
L
R [ ]
L
15 20 25 30 35 40
340
350
360
370
380
390
400
410
[W]

25
400,043W

Fig. 4.12 Grfico 3: potncia na lmpada versus resistncia da lmpada.

Na Fig. 4.13 mostrada a forma de onda de corrente na lmpada. Devido ao uso
do modelo resistivo sabe-se que sua tenso possui o mesmo formato.


53
I
L
t ( )
t
-10
-5
0
5
10

Fig. 4.13 Forma de onda da corrente na lmpada.
4.5 Metodologia de Projeto do Autotransformador T
3

A metodologia de projeto do indutor ballast prova que a tenso
AB
V influencia
diretamente na potncia entregue lmpada. Caso a tenso de barramento no possua o
valor adequado, duas vezes o valor de
AB
V , deve-se fazer a adaptao desta tenso
AB
V
antes dela ser aplicada ao filtro. Sugere-se o emprego de um autotransformador, entre os
terminais AB e a entrada do filtro, para garantir a injeo de potncia nominal na lmpada.
O projeto deste autotransformador resulta da unio da tcnica empregada no
projeto de autotransformadores de baixa freqncia (50Hz, 60Hz) [12] com a metodologia
utilizada no projeto de transformadores de alta freqncia [13].
O modelo eltrico do autotransformador apresentado na Fig. 4.14. A vista
superior do autotransformador pode ser visualizada na Fig. 4.15. obrigatrio que a
bobinagem dos enrolamentos que compe o primrio seja realizada no mesmo sentido.
Primrio
Secundrio
C
Pr1
Pr2 Sc2
Sc1

Fig. 4.14 Modelo eltrico do autotransformador.


54
Primrio Secundrio
Pr1
Pr2
Sc1
Sc2

Fig. 4.15 Vista superior do autotransformador.
O valor da tenso no secundrio do autotransformador, obtido durante o clculo
do indutor ballast, juntamente com a tenso aplicada ao primrio, proveniente do
conversor CA-CC, definem a relao de transformao conforme apresentado em (4.4).
_
_
0, 5
S ef
AB
Barramento P ef
V
V
a
V V
= =

(4.4)
A potncia aparente transformada mostrada na equao (4.5).
( ) ( )
_ _ _ _ _ t P ef P ef S ef Lef P ef S ef
S I V V I a V V = = (4.5)
O clculo do produto das reas ( ) AeAw dependente dos fatores:
p
k Fator de enrolamento;
u
k Fator de utilizao;
max
J Mxima densidade de corrente;
max
B Mxima excurso de fluxo magntico.
Tem-se o produto das ares na equao (4.6).
max max
2
t
S
S
AeAw
ku kp J B f
=

(4.6)
O clculo do produto AeAw possibilita escolher o ncleo a ser utilizado. A
definio do ncleo fixa as seguintes caractersticas:
Ae rea efetiva;
Aw rea da janela;
Vn Volume do ncleo;
lm Comprimento mdio de uma espira.
O nmero de espiras dos enrolamentos primrio e secundrio pode ser obtido com
as expresses (4.7) e (4.8).


55
max
2
P
P
S
V
N
Ae B f
=

(4.7)
S P
N a N = (4.8)
4.5.1 Clculo do Nmero de Condutores em Paralelo
A corrente eficaz que circula no enrolamento c igual corrente eficaz na
lmpada multiplicada pela relao de transformao. A corrente indicada expressada em
(4.9).
_ c ef Lef
I a I = (4.9)
Para minimizar as perdas por efeito pelicular, o dimetro do condutor a ser
utilizado deve ser menor ou igual a duas vezes profundidade de penetrao dada pela
equao (4.10).
7, 5
S
f
= (4.10)
Onde o fator 7,5 o coeficiente de penetrao definido para a temperatura de
100C.

A rea de cobre necessria para o enrolamento c definida pela expresso
(4.11).
_
_
max
c ef
cu c
I
S
J
= (4.11)
O nmero de fios em paralelo do enrolamento c facilmente calculado
dividindo a rea de cobre necessria pela rea de cobre do condutor elementar, conforme
mostrado em (4.12).
_
_
_
cu c
fios c
cu elementar
S
Num
S
= (4.12)
De forma anloga tem-se para o enrolamento secundrio as expresses (4.13) e
(4.14).
_ _ _
_
max max
(1 )
c ef ef sec c ef
cu sec
I I I a
S
J J

= = (4.13)
_
_
_
cu sec
fios sec
cu elementar
S
Num
S
= (4.14)


56
4.6 O Circuito de Ignio
Nesta seo mostrado o circuito de ignio utilizado. Segundo [15] necessrio
aplicar um pulso de tenso de 2.500V para realizar a ignio de lmpadas de vapor de
sdio de 250W e 400W.
O circuito da Fig. 4.16 aplica pulsos de tenso a lmpada para prover sua ignio.
O seu funcionamento baseado em um componente chamado SIDAC. O SIDAC um
componente bilateral em tenso e em corrente. Seu modo de operao semelhante ao de
um diac, mas com maior capacidade de tenso e corrente.

T
+
-
V/2
+
-
V/2
Aux
Sidac
S
1
S
2
Lmpada
D
17
D
19
4
T4
D
18
C
14
C
13
C
15
R
18
R
19
R
20

Fig. 4.16 Circuito de ignio.

O princpio de funcionamento deste circuito simples. A tenso alternada
proveniente do circuito do inversor meia-ponte retificada pelo retificador dobrador de
tenso composto por
18
R ,
19
R ,
17
D ,
19
D ,
13
C e
14
C . A tenso retificada, que est aplicada
sobre os capacitores do dobrador de tenso, carrega o capacitor
15
C atravs do resistor
20
R .
Quando a tenso do capacitor
15
C atinge o valor da tenso de ruptura do SIDAC, este entra
em conduo e a tenso de
15
C aplicada ao enrolamento auxiliar ( )
4 T
Aux do indutor
4
T .
A escolha adequada da relao de transformao entre o indutor de filtro ( )
4
T e o seu
enrolamento auxiliar ( )
4 T
Aux , faz com que a lmpada, atravs do indutor, receba o pulso
de ignio no valor apropriado.
Na Fig. 4.17 apresentada uma forma de onda do pulso de ignio, obtida em
laboratrio, com este circuito. A escala de tenso de 1.000V por diviso. Pode-se
verificar que a tenso obtida 2.460V, muito prxima dos 2.500V que eram esperados.


57
k
k
k
1 kV/Div

Fig. 4.17 Pulso de ignio.

4.7 Dimensionamento dos Interruptores

Nesta seo faz-se a escolha dos interruptores utilizados e o clculo do dissipador
exigido [14]. Vale salientar que o clculo apresentado considera o uso de interruptores do
tipo IGBT.
Sabendo que a forma de onda de corrente na lmpada aproximadamente
senoidal, que a razo cclica mxima de operao do conversor 0,5 e que a relao de
transformao do autotransformador
3
T a, pode-se calcular as correntes mdia, eficaz e
de pico no interruptor atravs das expresses (4.15), (4.16) e (4.17) respectivamente.
2
Lef
CEef
I a
I

= (4.15)
2
Lef
CEmed
I a
I


= (4.16)
2
CEPico Lef
I I a = (4.17)



58
Neste instante faz-se a escolha do interruptor definindo as propriedades:
max CE
V Mxima tenso de bloqueio;
( ) CE on
V Tenso entre coletor e emissor durante a conduo;
f
t Tempo de descida da tenso;
j
T Mxima temperatura de juno;
JC
R Resistncia trmica entre a juno e a cpsula;
CA
R Resistncia trmica entre a cpsula e o ambiente.
4.7.1 Perda por Conduo em Cada IGBT

No IGBT a perda em conduo, apresentada na expresso (4.18), o produto da
tenso coletor-emissor pela corrente mdia do componente.
( ) condIGBT CE on CEmed
P V I = (4.18)

4.7.2 Perda por Comutao em Cada IGBT

Entrada em conduo:
Devido caracterstica indutiva da carga, a entrada em conduo do interruptor
efetuada sob corrente e tenso nula, assim pode-se considerar que s existe perda de
comutao durante o bloqueio do interruptor.

Bloqueio do interruptor:
O tempo de subida da tenso coletor-emissor pode ser obtido atravs da equao
(4.19).
2
5
rv f
t t = (4.19)
A mxima potncia instantnea dissipada durante a comutao mostrada em
(4.20).
MAX CEPico
P Vcc I = (4.20)


59

A perda durante o bloqueio calculada empregando-se a expresso (4.21).
( ) fs P t P P
MAX rv MAX offIGBT
+ =
2
1
(4.21)
Onde a constante obtida atravs da relao (4.22).
( ) ( ) ln ln 0,1
f
MAX MAX
t
P P
=

(4.22)

4.7.3 Perda Total em Cada IGBT

A perda total em cada IGBT dada pela soma da perda em conduo com a perda
por comutao, conforme informa a expresso (4.23).
IGBT IGBTcond IGBToff
P P P = + (4.23)
4.7.4 Dimensionamento do Dissipador

Vale salientar que o clculo apresentado considera os dois interruptores no mesmo
dissipador. A verificao da necessidade do uso de um dissipador para o inversor meia-
ponte exige que o projetista especifique alguns parmetros:
amb
T Temperatura ambiente;
max J
T Mxima temperatura de juno segundo restries do componente.
A mxima elevao de temperatura no componente calculada utilizando a
equao (4.24).
C T T T
amb J
50
max
= = (4.24)
A mxima resistncia trmica admitida entre a juno e o ambiente pode ser
encontrada usando (4.25).
2
JA
IGBT
T
R
P

(4.25)
A resistncia trmica do dissipador expressa por (4.26).
2
JC CA
DA JA
R R
R R
+
= (4.26)


60
4.8 Concluso
No captulo 4 foram apresentados o circuito inversor meia-ponte, o circuito de
comando dos interruptores e o circuito de ignio da lmpada de vapor de sdio. Foram
descritas as etapas de operao, destacando que a entrada em conduo dos interruptores
suave enquanto o bloqueio dissipativo. Uma metodologia de clculo do indutor ballast,
que realiza a filtragem e a estabilizao da corrente da lmpada, tambm foi explorada. O
circuito de comando proposto, usando o circuito integrado UC3524, fornece razo cclica
fixa e igual a 0,5. Sendo que a tarefa de adequar os pulsos do interruptor superior do brao
realizada pelo circuito bootstrap IR2110. Para garantir potncia nominal na lmpada,
quando utilizando o conversor elevador no estgio de entrada, sugeriu-se o emprego de um
autotransformador e gerou-se uma metodologia de projeto para o mesmo. Mostrou-se o
circuito de ignio da lmpada e o seu princpio de funcionamento. E o projeto dos
interruptores de potncia, bem como do dissipador adequado para limitar a sua elevao de
temperatura tambm foi apresentado.


61
5 Captulo
Projeto, Simulao e Experimentao dos Reatores de 250W

5.1 Introduo

No presente captulo so mostrados o projeto, a simulao e os resultados
experimentais, de dois reatores eletrnicos para lmpadas de vapor de sdio de alta presso
de 250W. Os projetos so realizados seguindo as metodologias apresentadas nos Captulos
2, 3 e 4. As simulaes, quando possvel, so efetuadas com os modelos reais dos
componentes, visando uma maior aproximao destes resultados com a experimentao
prtica. A montagem dos prottipos valida os resultados obtidos no projeto e via simulao
numrica.
Primeiramente faz-se o projeto do reator com o estgio passivo de correo de
potncia e apresentam-se os seus resultados. O projeto do estgio ativo de correo do
fator de potncia e as adaptaes necessrias no circuito inversor, so demonstrados na
seqncia, bem como as simulaes e os ensaios de bancada do reator eletrnico operando
com o conversor elevador.

5.2 Projeto do Estgio Passivo de Correo do Fator de Potncia
Conforme foi comprovado no Captulo 2 algumas variveis devem ser
especificadas no incio do projeto.
_
220
in ef
V V = Tenso eficaz de entrada;
60
rede
f Hz = Freqncia da rede de alimentao;
300
O
V V = Tenso de barramento;
250
L
P W = Potncia na lmpada;
95%
inv
= Rendimento estimado do inversor;
95%
pfc
= Rendimento estimado do PFC passivo.
O primeiro passo calcular o fator de tenso (5.1) e a corrente de sada (5.2).


62

_
300
0, 965
311 2
O
in ef
V
FV
V
= = =

(5.1)
250
0, 877
0, 95 300
L
O
inv O
P
I A
V
= = =

(5.2)

Seguindo os critrios adotados obtm-se, na curva de caracterstica de sada Fig.
2.9, a relao entre a corrente mdia de curto-circuito e a corrente de sada de 0,44 para
uma relao de freqncias de 2,5. Pode-se portanto, empregar a relao (5.3).
_
1, 994
0, 44
O
CC med
I
I A = = (5.3)

Utilizando este valor, na equao (5.4) tem-se a corrente eficaz de curto circuito.
_
_
1, 994
2, 225
0, 9 0, 9
CC med
CC ef
I
I = = = (5.4)

Pode-se encontrar os valores de
1
L e
1
C atravs das equaes (2.9) e (2.10).
_
1
_
220
265
2 2 60 2, 225
in ef
rede CC ef
V
L mH
f I
= =

(5.5)
1 2 2 2 2 3 2 2
1
1 1
4, 2
4 2, 5 60 265 10 4
rede
C F
a f L



= =

(5.6)

Na Fig. 2.10 verifica-se que o fator de potncia esperado 0,96. Assim pode-se
calcular a corrente mdia nos diodos da ponte retificadora utilizando a expresso (5.7).
_ 2
_
2 250 2
0, 59
0, 95 220 0, 96
L
D med
pfc inv in ef est
P
I A
V FP

= = =

(5.7)
Especifica-se para a ponte retificadora de entrada o diodo 1N4004. Este diodo tem
como caractersticas:
4004_
1
med
I A = Corrente mdia suportada, para excitao senoidal de 60Hz;
400
RRM
V V = Mxima tenso reversa.



63
5.2.1 Estudo Via Simulao do Retificador Passivo de Elevado Fator de Potncia
Na Fig. 5.1 mostrado o circuito do retificador passivo simulado.

265mH
311*sen(wt)
+
_
220uF 4,0uF
4 x 1N4004
342ohm

Fig. 5.1 Retificador passivo simulado.

Na Fig. 5.2 so apresentadas as formas de onda de tenso e corrente de entrada do
retificador.


Time
V(Vac)
I(Vac)*100
-400
-200
0
200
400

Fig. 5.2 Tenso e corrente de entrada para potncia nominal de sada.

A forma de onda de corrente foi multiplicada por cem ( ) 100 para facilitar a
visualizao. Como se pode observar apresenta um formato aproximadamente senoidal e
est em fase com a tenso, o que garante elevado fator de potncia.

A ondulao da tenso de sada menor que 5%, como mostrado na Fig. 5.3.


64
Time
Tenso de sada
290V
292V
294V
296V
298V
300V
302V

Fig. 5.3 Tenso de barramento com carga nominal.
Este sistema passivo opera em malha aberta, ou seja no regula a tenso de
barramento ou a corrente de entrada. Nas Fig. 5.4, Fig. 5.5 e Fig. 5.6 so mostradas
respectivamente a variao da tenso de sada, a variao do ngulo de deslocamento entre
a tenso e a corrente de entrada e a taxa de distoro harmnica da corrente de entrada
quando a carga variada de zero ao valor nominal.
V
out
P
out
0 60 120 180 240 300
290
308
326
344
362
380

Fig. 5.4 Tenso de sada versus potncia de sada.

P
out
0 60 120 180 240 300
0
-20
-40
-60
-80
-100

Fig. 5.5 ngulo de defasagem entre a corrente e a tenso de entrada versus potncia de sada.


65
THD
P
out
0 60 120 180 240 300
0
8
16
24
32
40

Fig. 5.6 Taxa de distoro harmnica da corrente de entrada versus potncia de sada.
A curva do fator de potncia em funo da potncia mostra, conforme analisado
no estudo terico, que o fator de potncia elevado para uma potncia de sada prxima da
nominal. Esta curva pode ser visualizada na Fig. 5.7.
FP
P
out
0 60 120 180 240 300
0
0.2
0.4
0.6
0.8
1

Fig. 5.7 Fator de potncia versus potncia de sada.

5.2.2 Estudo Experimental do Retificador Passivo de Elevado Fator de Potncia

Efetuou-se a montagem de um prottipo de laboratrio, com os valores de
componentes obtidos na seo 5.2, para verificar a validade do projeto. A Fig. 5.8 mostra a
corrente e a tenso de entrada na condio de potncia nominal.


66
100V/Div
1A/Div

Fig. 5.8 Tenso e corrente de entrada do retificador passivo.

Observa-se que a forma de onda da corrente de entrada bem prxima daquela
obtida anteriormente. Na Tabela 1 so apresentados alguns dados obtidos. Um fator que
merece ser destacado o elevado fator de potncia obtido.
Tabela 1 Resultados experimentais obtidos.
Ensaio com o retificador passivo
Tenso 213V
Corrente 1,3A
Potncia de entrada 273W
THD da tenso 3,06%
THD da corrente 19,03%
Fator de potncia 0,983
ngulo de deslocamento 2,37

A decomposio da corrente de entrada em termos de suas componentes
harmnicas mostrada na Fig. 5.9.



67
Magnitude das harmnicas como porcentagem da componente fundamental.
2 4 6 8 101214161820222426283032343638404244464850
0,0%
1,8%
3,7%
5,5%
7,4%
9,2%
11,1%
12,9%
14,8%
16,6%
18,5%

Fig. 5.9 Componentes harmnicas da corrente de entrada.

Verifica-se que a terceira harmnica a principal componente que contribui para
a distoro da corrente.
Na Fig. 5.10 observa-se a tenso de barramento do reator.
100V/Div

Fig. 5.10 Tenso de barramento.
A diferena entre o valor obtido ( ) 280V e o valor esperado ( ) 300V se deve a
aproximao no clculo do capacitor
1
C para um valor comercial.


68
A variao da tenso de sada em funo da potncia fornecida apresentada na
Fig. 5.11. Verifica-se que o comportamento semelhante ao obtido via simulao
numrica.
Tenso de Sada Versus Potncia de Sada
275
280
285
290
295
300
305
100 150 200 250
Potncia da Sada [W]
T
e
n
s

o

d
e

S
a

d
a

[
V
]

Fig. 5.11 Tenso de sada em funo da potncia fornecida.
O conversor obteve rendimento superior quando operado com potncia um pouco
abaixo da nominal, este fato comprovado na Fig. 5.12.
Rendimento Versus Potncia de Sada
94,9
95
95,1
95,2
95,3
95,4
95,5
95,6
95,7
95,8
95,9
100 150 200 250
Potncia da Sada [W]
R
e
n
d
i
m
e
n
t
o

[
%
]

Fig. 5.12 Rendimento em funo da potncia fornecida.



69
5.3 Projeto do Inversor Meia-Ponte
5.3.1 Clculo do indutor Ballast

Faz-se o uso de trs grficos para realizar o clculo do indutor ballast.
importante salientar que estes grficos so dependentes das seguintes variveis:

90, 8
Lef
V V = Tenso eficaz na lmpada;
2, 75
Lef
I A = Corrente eficaz na lmpada;
90,8
33, 02
2, 75
L
R = = Resistncia equivalente da lmpada;
27
S
f kHz = Freqncia de comutao do inversor.

Iniciando o roteiro de clculo, adotou-se 38,1 = e obteve-se no grfico da Fig.
5.13 o valor da indutncia
4
T de 200H.

( T ) [ ]
T [ H ]

4
4
0 50 100 150 200 250
0
10
20
30
40
50
38,1
200 H

Fig. 5.13 Grfico 1: variao do ngulo de defasagem entre a tenso e a corrente nos terminais AB
versus indutncia de filtro.



70
P
L
(V )
V [V]
AB
AB
[W]
100 120 140 160 180 200
100
200
300
400
500
250,6W
143,0V

Fig. 5.14 Grfico 2: potncia na lmpada versus tenso V
AB
eficaz.

Dando seqncia ao roteiro de projeto do indutor ballast, com o auxlio do
grfico da Fig. 5.14, fica estabelecido o valor eficaz da tenso
AB
V .
No grfico 3 verificado que o ponto de mxima transferncia de potncia do
conversor encontra-se na resistncia nominal da lmpada. O ponto de mxima potncia na
lmpada ( ) 250, 85W ocorre para uma resistncia equivalente de 34, 9.

P ( )
L
R
L
R [ ]
L
[W]

10 20 30 40 50 60
180
200
220
240
260
250,6W
33,2

Fig. 5.15 Grfico 3: potncia na lmpada versus resistncia da lmpada.



71
5.3.2 Dimensionamento dos Interruptores
O reator eletrnico com o estgio passivo de correo de fator de potncia no
necessita do autotransformador para adaptar a tenso entregue a lmpada. Portanto a
relao de transformao unitria ( ) 1 a = .
As equaes (5.8), (5.9) e (5.10) permitem calcular a corrente eficaz, mdia e de
pico nos IGBTs.
2, 75
1, 945
2 2
Lef
CEef
I a
I A

= = = (5.8)
2
2, 75 2
1, 238
Lef
CEmed
I a
I A



= = = (5.9)
2 2, 75 2 3, 889
CEPico Lef
I I a A = = = (5.10)
Escolheu-se o interruptor do tipo IGBT modelo IRG4PC40UD produzido pela
International Rectifier. Este IGBT tem como caractersticas:
max
600
CE
V V = Mxima tenso de bloqueio;
( )
1, 0
CE on
V V = Tenso entre coletor e emissor durante a conduo;
130
f
t ns = Tempo de descida da tenso;
150
j
T C = Temperatura de juno mxima;

1, 7
JC
C
R
W
= Resistncia trmica entre a juno e a cpsula;

0, 24
CA
C
R
W
= Resistncia trmica entre a cpsula e o ambiente.
Perda por Conduo em Cada IGBT
A perda em conduo obtida atravs da equao (4.18).
( )
1 1, 238 1, 238
condIGBT CE on CEmed
P V I W = = = (5.11)
Perda no bloqueio do interruptor:
Tem-se o tempo de subida da tenso coletor-emissor em (5.12).
2
52
5
rv f
t t ns = = (5.12)
A mxima potncia instantnea dissipada durante a comutao dada pela
expresso (4.20), onde Vcc a tenso de barramento obtida no prottipo de laboratrio
280 Vcc V = .


72

280 3,889 1.089
MAX CEPico
P Vcc I W = = = (5.13)
A constante funo da mxima potncia instantnea. Seu valor mostrado em
(5.14)

( ) ( )
56, 458
ln ln 0,1
f
MAX MAX
t
ns
P P
= =

(5.14)

A perda durante o bloqueio calculada empregando-se a expresso (5.15).
( )
1
2, 424
2
offIGBT MAX rv MAX
P P t P fs W = + = (5.15)

Perda Total em Cada IGBT

A perda total em cada IGBT apresentada na equao (5.16).
1, 238 2, 424 3, 662
IGBT IGBTcond IGBToff
P P P W = + = + = (5.16)
5.3.3 Dimensionamento do Dissipador
Para o dimensionamento so especificadas as seguintes temperaturas:
50
amb
T C = Temperatura ambiente;
max
100
J
T C = Mxima temperatura de juno (segundo recomendaes
do fabricante).
Portanto, a mxima elevao de temperatura admitida fica definida em (5.17).
C T T T
amb J
50
max
= = (5.17)
A resistncia trmica do dissipador deve ser menor ou igual ao valor obtido em
(5.18).

5, 857
2 2
JC CA
DA
IGBT
R R T
C
R
W
P
+
= =

(5.18)



73
O dissipador da verso final do reator ser o prprio invlucro do mesmo. Sendo
que no se conhece a forma definitiva do invlucro, apenas indica-se que a massa
aproximada desse dissipador deve ser de 100g .
5.3.4 Estudo Via Simulao do Inversor Meia-Ponte
O circuito inversor simulado est mostrado na Fig. 5.16.
1N4744A
15ohm
1N4744A
15ohm
1uF
1uF
IRG4PC40UD
IRG4PC40UD
280V
33,02ohm
T
4
200uH
R
Lampada

Fig. 5.16 Circuito inversor simulado.
As formas de onda de corrente e tenso em um IGBT, para um perodo de
comutao, esto apresentados na Fig. 5.17. Observa-se que a entrada em conduo
suave, devido ao uso de um indutor de elemento ballast, e que no h problemas de
sobre-tenso durante o bloqueio do interruptor, apesar desta comutao ser dissipativa.
Time
430us 440us 450us 460us 470us 480us 490us 500us
Corrente no IGBT x 100
Tenso no IGBT
-500
0
500


Fig. 5.17 Tenso e corrente em um dos IGBTs.

A forma de onda de tenso na lmpada, mostrada na Fig. 5.18, confirma a
metodologia de projeto, j que a tenso entregue muito prxima da nominal. Devido ao


74
emprego de um modelo resistivo para a lmpada sabe-se que a corrente e a potncia
tambm se encontram no valor nominal.
Time
430us 440us 450us 460us 470us 480us 490us 500us
Tenso na lmpada
-100V
0V
100V
-150V
150V

Valor eficaz = 90,75V

Fig. 5.18 Tenso na lmpada.
5.3.5 Estudo Experimental do Inversor Meia-Ponte
Nesta seo so mostrados os resultados experimentais do reator eletrnico
projetado. Alimentou-se uma lmpada de vapor de sdio de 250W com o inversor meia-
ponte projetado e o retificador passivo j testado.
As tenses de comando dos interruptores so apresentadas na Fig. 5.19.
5V/Div 5V/Div

Fig. 5.19 Tenses de comando de ambos os interruptores.
Verifica-se que o circuito bootstrap fornece uma tenso de comando adequada
para ambos os interruptores.


75
A tenso e a corrente de um dos interruptores visualizada na Fig. 5.20.
100V/Div
2A/Div

Fig. 5.20 Tenso e corrente no interruptor IGBT.
A entrada em conduo do IGBT suave, ocorre sob tenso e corrente nulas, e
pode ser confirmada na Fig. 5.21.
100V/Div
2A/Div

Fig. 5.21 Detalhe da entrada em conduo do IGBT.
Na Fig. 5.22 comprovado que o bloqueio do interruptor dissipativo, conforme
havia sido previsto no estudo terico. Vale ressaltar que o bloqueio apesar de dissipativo
bem comportado, ou seja, no ocorrem sobre-tenses ou oscilaes durante o mesmo.


76
100V/Div
2A/Div

Fig. 5.22 Detalhe do bloqueio do IGBT.
A tenso e corrente na lmpada so apresentadas na Fig. 5.23.
50V/Div
2A/Div

Fig. 5.23 Tenso e corrente na lmpada.
As formas de onda da Fig. 5.23 so muito prximas, tanto em sua forma como no
seu valor eficaz, dos resultados desejados, validando o projeto realizado. Verifica-se que a
incluso do circuito de ignio da lmpada no altera a operao do circuito em regime


77
permanente. Fica comprovado experimentalmente a validade do modelo resistivo, sendo
que a resistncia equivalente da lmpada pode ser calculada atravs da relao (5.19).
90, 5
32, 047
2, 824
ef
eq
ef
V
R
I
= = = (5.19)
O reator para lmpadas de vapor de sdio, com o estgio passivo de correo do
fator de potncia, obteve rendimento de 90,6% operando com tenso nominal na entrada e
com a lmpada de vapor de sdio como carga.
5.4 Projeto do Estgio Ativo de Correo do Fator de Potncia
O procedimento de projeto exige algumas especificaes:
_ min
180
in
V V = Mnima tenso eficaz de alimentao;
_ max
264
in
V V = Mxima tenso eficaz de alimentao;
60
rede
f Hz = Freqncia da tenso de alimentao;
400
O
V V = Tenso de sada do conversor;
2%
O
V = Ondulao da tenso de sada do conversor;
250
O
P W = Potncia de sada do conversor;
70
S
f kHz = Freqncia de comutao;
95%
Boost
= Rendimento esperado;
50
amb
T C = Temperatura ambiente adotada;
_
100
j ad
T C = Mxima temperatura de juno admitida;
_
7
in cc
I A = Mxima corrente na entrada do conversor elevador,
utilizada para o clculo da proteo de corrente.
Vale observar que neste projeto no foram consideradas as perdas do inversor
meia-ponte, porm recomenda-se fortemente que estas sejam includas em projetos futuros.
5.4.1 Clculo do Indutor L
b

A mxima corrente na entrada do conversor calculada com o auxlio da equao
(3.1).
_ max
_ min
2 2 250
2, 068
0, 95 180
O
in
Boost in
P
I A
V

= = =

(5.20)


78
Pode-se calcular a ondulao de corrente no indutor
b
L empregando a expresso
(5.21).
_ max
0, 25 0, 25 2, 068 0, 517
Lb in
i I A = = = (5.21)
A mxima corrente de pico no indutor (5.22) a soma da mxima corrente de pico
de entrada a com metade da ondulao de corrente no indutor.
_ max _ max
0, 517
2, 068 2, 4
2 2
Lb
Lb in
i
I I A

= + = + (5.22)
O valor da mnima razo cclica de operao mostrado na equao (5.23).
_ min
2
400 180 2
0, 364
400
O in
O
V V
D
V


= = = (5.23)
A indutncia
b
L obtida com o auxlio da equao (3.5).
_ min
3
2
2 180 0, 364
2, 5
70 10 0, 517
in
b
S Lb
V D
L mH
f i


= =

(5.24)
5.4.2 Dimensionamento Fsico do Indutor L
b

Para dar seqncia a metodologia apresentada, define-se as seguintes variveis:
0, 5 kew = Fator de ocupao do indutor;
max
0, 3 B T = Mxima densidade de fluxo magntico;
2 max
250
A
J
cm
= Mxima densidade de corrente.
O produto AeAw obtido com a expresso (5.25).
2
3 2
_ max 4
max max
2, 5 10 2, 068
2, 85
0, 3 250 0, 5
b in
L I
AeAw cm
B J kew


= = =

(5.25)
O ncleo escolhido o EE42/20, de material IP12, fabricado pela Thornton. As
caractersticas deste ncleo so:
2
2, 4 Ae cm = rea da seo transversal do ncleo;
2
1, 75 Aw cm = rea da janela do ncleo;
4
3,87 AeAw cm = Fator AeAw;
10, 5 lt cm = Comprimento mdio de uma espira;
3
23, 3 Ve cm = Volume do ncleo.
O nmero de espiras do indutor
b
L calculado utilizando a equao (5.26).


79
3
_ max
max
2, 5 10 2, 068
72
0, 3 2, 4
B in
Lb
L I
N espiras
B Ae


= =

(5.26)
A seo de cobre necessria para o/os condutor/es do indutor
b
L calculada em
(5.27).
_ max 3 2
2 max
2, 068
5,848 10
2 250 2
in
Lb
I
A
S cm
A
J
cm

= = =

(5.27)
Sero utilizados 6 condutores de bitola 27AWG, o resultado expressado em
(5.28).
3 3 2
27
6 6 1, 021 10 6,127 10
AWG
S cm

= = (5.28)
O entreferro obtido com a relao (5.29).
2
lg 0, 625
Lb
b
N o Ae
mm
L

= = (5.29)
5.4.3 Clculo do Capacitor de Sada
O capacitor
O
C pode ser obtido utilizando a expresso (5.30).
250
105
4 4 60 400 8
O
O
rede O O
P
C F
f V V


= =

(5.30)
Apesar da expresso (5.30) sugerir um capacitor de 105 F ser adotado um
capacitor de 220 F , seguindo a regra prtica de
1 F
W

.
5.4.4 Dimensionamento dos Semicondutores de Potncia
A corrente mdia no diodo
b
D obtida em (5.31).
_
250
0, 625
400
O
Db med
O
P
I A
V
= = = (5.31)
A tenso de bloqueio do diodo
b
D a prpria tenso de barramento ( ) 400V ,
visto que a ondulao de tenso na sada muito pequena. Para satisfazer estes critrios
especifica-se o diodo MUR460 que possui como caractersticas:
460_
4
MUR med
I A = Corrente mdia;
460_
600
MUR RRM
V V = Tenso mxima de bloqueio.
A corrente eficaz no interruptor principal calculada em (5.32).


80
2 2
_
2, 068 3 2 180 1, 462
1, 22
2 8 400
Sb ef
I A
| |
= =
|
\ .
(5.32)
O interruptor escolhido o IRFP460 fabricado pela Intenational Rectifier que tem
os seguintes dados em seu catlogo:

_ max
500
DS
V V = Mxima tenso de bloqueio;
_
0, 27
DS on
r = Resistncia de conduo @ 20C;
58
f
t ns = Tempo de descida da tenso;
59
r
t ns = Tempo de subida da tenso;
150
j
T C = Mxima temperatura de juno;

0, 45
jc
C
R
W
= Resistncia trmica entre a juno e a cpsula;

0, 24
cd
C
R
W
= Resistncia trmica entre a cpsula e o
dissipador;

40
ja
C
R
W
= Resistncia trmica entre a juno e o
ambiente.
A perdas por comutao e por conduo no IRFP460 so dadas pelas equaes
(5.33) e (5.34).
( )
3
9
_
70 10
59 58 10 400 2, 068 3, 387
2
Sb com
P W

= + = (5.33)
2
_
2 0, 27 1, 22 0, 804
Sb cond
P W = = (5.34)
A resistncia trmica do dissipador calculada atravs da expresso (3.17).
100 50

0, 45 0, 24 11, 242
3, 387 0, 804
da
C
R
W

= =
+
(5.35)
Portanto h a necessidade do emprego de um dissipador de aproximadamente
50g de massa.
5.4.5 Clculo do Resistor Shunt e da Proteo Contra Sobrecorrente
A equao (3.18) permite o clculo do resistor shunt.
_ max
1
0, 484
2, 068
Sh
Sh
in
V
R
I
= = = (5.36)


81
Sero utilizados quatro resistores de 1 /1W em paralelo, resultando na
resistncia equivalente apresentada em (5.37).
0, 25 / 4
Sh
R W = (5.37)
A mxima queda de tenso sobre o resistor shunt mostrada na equao (5.38).
_ max _
. 7 0, 25 1, 75
Sh in cc Sh
V I R V = = = (5.38)
Adotando-se
9
10 R k = , tem-se, com a expresso (5.39), o valor do resistor de
sobrecorrente.
_ max 9
8
1, 75 10
2, 2
7, 5
Sh
ref
V R
R k
V


= = (5.39)
5.4.6 Clculo dos Resistores R
1
, R
2
e Definio da Freqncia de Comutao
Escolhendo
16
10 R k = tem-se o mximo valor de corrente na sada do
multiplicador de corrente empregando a equao (5.40).
3
3, 75
375
10 10
mult
V
I A = =

(5.40)
Lembrando que a freqncia de comutao 70kHz , pode-se obter o valor do
capacitor
5
C em (5.41).
5 3 3
1, 25
1, 8
10 10 70 10
C nF =

(5.41)
O valor dos resistores
1
R e
2
R dado pela relao (5.42).
_ max
1 2 6
1, 75
4, 7
375 10
Sh
mult
V
R R k
I

= = =

(5.42)
5.4.7 Clculo da Malha de Corrente
Baseado nos critrios de posicionamento de plos e zeros sugerido por Souza [8]
tem-se:
3
70 10
11, 667
6 6
S
C
f
f kHz

= = = Freqncia de cruzamento;
3
2
220 10
2
S
p
f
rad
s


= Freqncia do plo;
3
22 10
10
p
z
rad
s

= = Freqncia do zero.


82
O ganho da planta na freqncia de corte desejada pode ser encontrado utilizando
a expresso (5.43).
( )
0, 25 400
20 log 19, 909
70
2 5, 4 2, 5
6
Pc C
G dB

| |
|

= =
|
|

|
\ .
(5.43)
Os grficos de mdulo e fase da malha de corrente do conversor elevador so
apresentados na Fig. 5.24. Os diagramas confirmam que o sistema estvel, quando
operado em malha fechada, porm a freqncia de cruzamento menor que a desejada, o
que comprova a necessidade de um regulador de corrente com ganho adequado.
G
fas_planta
f ( )
f [Hz]
1 10 100 10
3
10
4
10
5
10
6
90.1
90.05
90
89.95
89.9
Fase da Planta
mod_planta
( f )
100
50
0
50
100
Mdulo da Planta
G
f [Hz]
1 10 100 10
3
10
4
10
5
10
6

Fig. 5.24 Diagramas de mdulo e fase do conversor elevador.


83
Desta maneira, tem-se os componentes que compem o regulador de corrente
definidos nas equaes (5.44), (5.45) e (5.46).
19,909
20
3 2
10 47 R R k = (5.44)
1 3 3
3
1 1
1
47 10 22 10
z
C nF
R
= =

(5.45)
1
2
3 1
100
1
S
C
C pF
R C f
=

(5.46)
Os diagramas de mdulo e fase, do regulador de corrente e da funo de
transferncia de malha aberta, so mostrados respectivamente nas Fig. 5.25, Fig. 5.26, Fig.
5.27.
G
mod_cont
f ( )
f [Hz]
1 10 100 10
3
10
4
10
5
10
6
20
0
20
40
60
80
100
Mdulo do controlador de corrente
G
fas_cont
f ( )
f [Hz]
1 10 100 10
3
10
4
10
5
10
6
100
80
60
40
20
Fase do controlador de corrente

Fig. 5.25 Diagramas de mdulo e fase do regulador de corrente.


84

G
mod_tot
f ( )
f [Hz]
1 10 100 10
3
10
4
10
5
10
6
100
50
0
50
100
150
200
Mdulo da FTMA
10,8kHz

Fig. 5.26 Diagrama de mdulo da funo de transferncia de lao aberto.
G
fas_tot
f ( )
f [Hz]
1 10 100 10
3
10
4
10
5
10
6
180
160
140
120
Fase da FTMA
10,8kHz
-123,58

Fig. 5.27 Diagrama de fase da funo de transferncia de lao aberto.

Os grficos de mdulo e fase do regulador de corrente foram traados com base
nos componentes reais, portanto verifica-se uma pequena diferena entre a freqncia de
corte desejada 11, 667kHz e a obtida 10,8kHz . Atravs do grfico que representa a fase do
sistema em malha aberta possvel obter a margem de fase do sistema de 56, 42 ,
lembrando que nos projetos de eletrnica de potncia usualmente admite-se uma margem
de fase mnima de 45 .



85
5.4.8 Clculo da Malha de Tenso
Adotando o valor do capacitor
3
100 C nF = , tm-se o resistor
7
R em (5.47).
7 9
3
1 1
150
2 12 100 10
z
R k
C

= =

(5.47)
O resistor
6
R pode ser determinado utilizando a equao (5.48).
7
6 0,5 0,5
150
470
10 10
R k
R k


= = = (5.48)
Para o clculo do divisor de tenso, que atua como sensor da tenso de sada,
arbitra-se o valor do resistor
1
100
a
R k = e se obtm, com o auxlio da expresso (5.49), o
valor de
2 1 a
R P + .
3
1
2 1
7, 5 100 10
1, 911
400 7, 5
ref a
a
O ref
V R
R P k
V V


+ = = =

(5.49)
5.4.9 Clculo da Malha Direta de Controle da Tenso de Entrada (feedforward)
A tenso mdia mnima na entrada do filtro passa baixa determinada atravs da
equao (5.50).
_ _ min _ min
0, 9 0, 9 180 162
in med in
V V V = = = (5.50)
Adotando-se o valor do resistor
12
1 R M = pode-se efetuar o clculo de todos os
componentes do filtro com as expresses (5.51), (5.52), (5.53) e (5.54).
( ) ( )
6
12
13
_ _ min
1, 414
7, 5 1, 414 10
39
162 7, 5
ref
in med ref
V V R
V
R k
V V V V


= =

(5.51)
3
13
14
1, 414 39 10 1, 414
10
1, 414 7, 5 1, 414
ref
R V V
R k
V V V V

= =

(5.52)
6 3
13
1 1
330
2 2 12 39 10
corte
C nF
f R
= =

(5.53)
7
1
1, 2
2 12 10
C F
k

=

(5.54)
5.4.10 Amostra da Tenso da Rede
Este circuito formado apenas por dois resistores, que podem ser determinados
com o emprego das relaes (5.55) e (5.56).


86
_ max
11 6
2
264 2
1
375 10
in
mult
V
R M
I


= =

(5.55)
6
11
10
10
220
4 4
R
R k = = (5.56)
5.4.11 Definio do Tempo de Partida Progressiva
Adotando-se o tempo de 1 segundo para realizar a partida progressiva (5.57),
obtm-se com a equao (5.58) o valor do capacitor
4
C .
1
on
t s = (5.57)
6
4
7 10 1
1
7, 5
C F


= (5.58)
5.4.12 Definio dos Componentes C
8
, C
9
, R
15
, R
g
e D
g

Segundo o catlogo do fabricante:
8 10
15
100
22
15
1 5820
C C nF
R k
Rg
Dg D N
= =
=
=
=


5.4.13 Clculo da Potncia da Fonte Auxiliar
Torna-se necessrio, para a correta especificao dos componentes, o clculo da
corrente exigida da fonte auxiliar. Esta corrente pode ser obtida com o emprego da
expresso apresentada em (5.59).
_ _ Re aux CI in CI ext Gate le
I I I I I = + + + (5.59)
Onde:
mA I
in CI
16
_
= Consumo interno do CI 3854 (valor definido pelo
fabricante);
mA I
ext CI
10
_
= Consumo dos componentes externos do CI 3854. O valor
definido pelo fabricante e corresponde a mxima corrente que pode ser extrada da fonte
regulada em 7,5V interna ao CI;
mA I
Gate
10 = Valor estipulado com base nos dados de catlogo
(capacitncia de entrada do IGBT) e freqncia de comutao do interruptor.


87
Re
0
le
I mA = Corrente necessria para acionar o rele que atua no circuito
de pr-carga. Para o conversor elevador de 250W no foi utilizado circuito de pr-carga,
portanto essa corrente s influi no clculo da fonte para o reator de 400 . W
Tem-se:
16 10 10 0 36
aux
I mA = + + + =
5.4.14 Clculo do Primeiro Estgio da Fonte Auxiliar
Sabendo que:
18
DZb
V V = Tenso do diodo zener conectado entre a base do
TIP50;
V V
BE
7 , 0 = Queda de tenso entre a base e o emissor;
mA I
CP
100 = Corrente de partida da fonte (para diminuir o tempo de
funcionamento do estgio 1).
Pode-se calcular o valor do resistor de coletor com base na expresso (5.60).
_ max
2
373 18 0, 7
3, 9
0,1
in DZb BE
C
CP
V V V
R k
I


= = (5.60)
Considerando para o TIP50 um ganho de 50, tem-se o resistor de base em (5.61).
= = k R R
C B
180 50 9 , 3 (5.61)
A potncia dissipada em cada resistor pode ser calculada com as equaes (5.62) e
(5.63).
( )
( )
2
2
_ max
3
2
373 18
700
180 10
in DZb
Rb
B
V V
P mW
R


= = =

(5.62)
W I R P
aux C Rc
05 , 5
2
= = (5.63)
A potncia dissipada no diodo zener Dzb obtida em (5.64).
_ max
2
35
in DZb
DZb DZb
B
V V
P V mW
R
| |

= = |
|
\ .
(5.64)
5.4.15 Clculo do Segundo Estgio
Os diodos D5 e D6 devem suportar uma corrente aproximadamente igual
da fonte e a tenso do enrolamento auxiliar. A tenso do enrolamento
auxiliar ( ) 28V um pouco superior tenso de sada da fonte ( ) 20V .


88
Portanto, adota-se para
5
D e
6
D dois diodos de sinal 1 4148 N
( ) 200 , 75
med RRM
I mA V V = = ;
Os capacitores
11
C e
12
C so especificados em [16] para um conversor com
caractersticas semelhantes. Especificou-se dois capacitores de polister de
100 / 62 nF V ;
Um valor comercial admissvel, para o capacitor auxiliar, que proporciona
baixa ondulao na sada da fonte de 100 / 35 F V .
A tenso na sada do enrolamento auxiliar deve ser um pouco superior tenso de
sada da fonte. Adotando-se 27
aux
V V = tem-se em (5.65) a relao entre o nmero de
espiras do indutor e do enrolamento auxiliar.
1
400
14, 286
28
ind
T
aux aux
V V N
R
N V V
= = = = (5.65)
O nmero de espiras do enrolamento auxiliar calculado em (5.66).
70
5
14, 815
ind
aux
T
N
N espiras
R
= = (5.66)
Pode-se calcular, com a expresso (5.67), o valor necessrio para o resistor
S
R .
2
28 20
100
2 2 36
aux DZ
S
aux
V V V V
R
I m

= =

(5.67)
A potncia dissipada no resistor
S
R apresentada em (5.68).
( ) ( )
2 2
2
28 20
640
100
aux Dz
Rs
S
V V
P mW
R

= = = (5.68)
A mxima potncia dissipada no diodo zener DZ2 obtida em (5.69).
3
2 2
20 36 10 720
DZ DZ aux
P V I mW

= = = (5.69)
5.4.16 Estudo via simulao do retificador elevador
Algumas simulaes numricas foram realizadas para comprovar o
funcionamento do circuito e os valores obtidos no estudo terico. Utilizou-se o programa
PSpice 9 para efetuar tais simulaes. Devido inexistncia do modelo do circuito
integrado UC3854 no programa de simulao, emulou-se sua lgica de controle com
componentes conhecidos. Portanto, o circuito simulado apresenta apenas as malhas de
tenso e de corrente.


89
+
-
lm311
+
-
7,5V
Vref
+
-
18V
+
-
-18V
1k
0,25
Rsh
Rref
100k
MUR460
R1
4,7k
+
-
lm741
4 x D1N5404
d1n752
-
+
+
-
+-
G=0,1
-
+
+
-
e
E =1
Ra1
100k
470k
R7
150k
C3
100nF
133,33333e-3
Rg
15
2,5mH
Lb
Ro
640
+
-
V7
C1=100pF
C2
2,7nF
R3
47k
Co
220uF Vin
+
-
lm741
R2
4,7k
1,91k
Ra2
IRFP460
Vcc
-Vcc
Vcc
-Vcc
Vcc
Vcc
-Vcc
Vg
Vg
E=274,862E-8
R6

Fig. 5.28 Circuito do retificador elevador simulado.
As malhas de tenso e de corrente foram emuladas atravs do uso de dois
amplificadores operacionais (lm741). O amplificador operacional lm311 realiza a
comparao entre o sinal de referncia desejado e a onda dente de serra fornecida pela
fonte V7, fornecendo em sua sada a tenso de comando do interruptor principal. Vale
salientar que sero apresentados apenas os resultados de simulao para as condies
nominais de tenso de entrada
( )
_
220
in ef
V V = e potncia de sada ( ) 250W .
Na Fig. 5.29 pode-se visualizar as formas de onda de tenso e corrente de entrada
obtidas.

Time
20.0ms 30.0ms 40.0ms 50.0ms 60.0ms
Iin*100
Vin
-400
-200
0
200
400

Fig. 5.29 Tenso e corrente de entrada.


90
A eficcia do conversor elevador, como corretor do fator de potncia, fica
evidenciada na Fig. 5.29. Onde se verifica que a forma de onda de corrente
aproximadamente senoidal e que esta encontra-se em fase com a tenso de entrada.
A Fig. 5.30 mostra a comutao do interruptor principal. Para facilitar a
visualizao da corrente fez-se a ampliao da mesma por um fator de 50.

Time
V(Mosfet)
I(Mosfet)*50
0
200
400

Fig. 5.30 Tenso e corrente do interruptor principal.
Atravs das simulaes observou-se um pico de corrente de aproximadamente
7,0A na entrada em conduo do interruptor. Este fenmeno j era aguardado, haja visto
que no se empregou nenhum recurso para atenuar os efeitos da recuperao reversa do
diodo
b
D .
A tenso de barramento para o conversor elevador operando com carga nominal
mostrada na Fig. 5.31.

Time
0s 10ms 20ms 30ms 40ms 50ms 60ms 70ms 80ms 90ms 100ms
V(Barramento)
0V
200V
400V

Fig. 5.31 Tenso de sada do conversor elevador de alto fator de potncia.


91

Verifica-se que o objetivo de obter uma tenso de sada de 400V com elevado
fator de potncia alcanado.

5.4.17 Estudo Experimental do Retificador Elevador de Alto Fator de Potncia

Visando a comprovao prtica dos resultados obtidos no simulador, efetuou-se a
montagem de um prottipo em laboratrio com os valores obtidos atravs do estudo
terico.
Na Fig. 5.32 so apresentadas as formas de onda de tenso e corrente de entrada
para o conversor elevador operando com tenso nominal de entrada e potncia nominal de
sada.

T
T
1 > 2 >
1) CH1: 100 Volt 5 ms
2) CH2: 1 Volt 5 ms

Fig. 5.32 Tenso e corrente de entrada do conversor elevador.

A Tabela 2 mostra uma comparao, entre os resultados obtidos atravs de
experimentao e simulao, da anlise harmnica da tenso e da corrente de entrada.
Observa-se que o resultado prtico muito prximo ao simulado, diferindo apenas na taxa
de distoro harmnica da tenso de entrada, porm isso j era esperado.
Amp


92
Tabela 2 Resultados da anlise harmnica.
VARIVEL SIMULAO PRTICA
Valor eficaz da tenso de entrada [V] 220 213
Taxa de distoro harmnica da tenso de entrada [%] 1,19E-5 2,58
Valor eficaz da componente fundamental da corrente de
entrada [A]
1,251 1,280
Taxa de distoro harmnica da corrente de entrada [%] 2,28 3,32
ngulo de defasagem entre a tenso e a corrente de entrada [] 1,1 -1,19
Fator de potncia 0,999 0,999

Abaixo se observa a tenso e a corrente no interruptor principal durante um
perodo de comutao.

100V/Div
2A/Div

Fig. 5.33 Tenso e corrente no interruptor principal.
Na Fig. 5.34 so mostradas, em detalhe, as formas de onda de corrente e tenso no
interruptor principal durante a entrada em conduo. Verificou-se um pico de corrente de
aproximadamente 5A durante a entrada em conduo do MOSFET, sendo este valor um


93
pouco inferior ao obtido na simulao. Vale salientar que este pico de corrente verificado
no est apresentado nas figuras.
100V/Div
1A/Div

Fig. 5.34 Detalhe da entrada em conduo do interruptor principal.
Observa-se na Fig. 5.35 a tenso e a corrente no interruptor principal durante o
bloqueio.
100V/Div
1A/Div

Fig. 5.35 - Detalhe do bloqueio do interruptor principal.


94
A tenso de sada com o conversor, operando sob potncia nominal, visualizada
na Fig. 5.36. Verifica-se que, devido ao ajuste da referncia, a tenso bem prxima a
nominal.
100V/Div

Fig. 5.36 Tenso de barramento.
A comutao dissipativa no interruptor principal elevou as perdas do conversor,
mas o rendimento obtido pode ser considerado satisfatrio. A curva de rendimento em
funo da potncia de sada do conversor apresentada na Fig. 5.37.
Curva de Rendimento
92
93
94
95
96
97
98
75 125 175 225 275
Potncia da sada [W]
R
e
n
d
i
m
e
n
t
o

[
%
]

Fig. 5.37 Rendimento em funo da potncia de sada.


95
5.5 Alterao do Projeto do Inversor Meia-Ponte
Conforme j foi explicado no item 4.5, a tenso entregue ao filtro da lmpada
deve estar no valor adequado para que a potncia nominal na lmpada seja atingida. Como
a tenso de sada do conversor mais elevada faz-se o uso de um autotransformador para
adequar o valor de tenso entregue lmpada. A relao de transformao pode ser obtida
efetuando-se o clculo da expresso (5.70).
_
_
140
0, 7
0, 5 200
S ef
AB
Barramento P ef
V
V
a
V V
= = = =

(5.70)
A potncia aparente transformada expressada em (5.71).
( ) ( )
_ _
2, 75 0, 7 200 140 115, 5
t Lef P ef S ef
S I a V V W = = = (5.71)
Adotando-se:
0, 4
p
k = Fator de enrolamento;
0, 5
u
k = Fator de utilizao;
2 max
200
A
J
cm
= Mxima densidade de corrente;
max
0,144 B T = Mxima excurso de fluxo magntico.
O produto das reas, AeAw, calculado com a equao (5.72).
4
max max
3, 713
2
t
S
S
AeAw cm
ku kp J B f
= =

(5.72)
Especifica-se para o autotransformador o ncleo EE42/20, de material IP12,
fabricado pela Thornton, com as seguintes caractersticas:
2
2, 4 Ae cm = rea efetiva;
2
1, 57 Aw cm = rea da janela;
4
3, 77 AeAw cm = Produto AeAw;
3
23, 30 Vn cm = Volume do ncleo;
10, 5 lm cm = Comprimento mdio de uma espira.
O nmero de espiras dos enrolamentos primrio e secundrio pode ser obtido com
as expresses (4.7) e (4.8).
max
107
2
P
P
S
V
N espiras
Ae B f
= =

(5.73)


96
0, 7 107 75
S P
N a N espiras = = = (5.74)
5.5.1 Clculo do Nmero de Condutores em Paralelo
A corrente eficaz que circula no enrolamento c pode ser calculada por (5.75).
_
0, 7 2, 75 1, 925
c ef Lef
I a I A = = = (5.75)
Atravs do clculo da mxima profundidade de penetrao de corrente no
condutor elementar, expresso (5.76), pode-se determinar a bitola mxima do mesmo.
3
7, 5
0, 091
27 10
cm = =

(5.76)
Verifica-se que o condutor elementar que proporcionaria a menor perda joule,
devido ao efeito pelicular, o de 19AWG. Porm neste projeto adotou-se um condutor
elementar de 27AWG, cuja perda dever estar acima do valor mnimo (valor obtido com o
fio 19AWG). Mas, com uma melhor acomodao dos condutores pelo uso deste fio mais
fino, a resistncia trmica do enrolamento ser reduzida, facilitando a evacuao de calor e
resultando em menor elevao de temperatura. Deve-se tomar o cuidado de no diminuir
demasiadamente a bitola do condutor elementar pois, como as perdas aumentam, ao
afastar-se da bitola tima do condutor, pode-se chegar ao ponto onde a melhora da
transferncia de calor no mais compensar positivamente o aumento das perdas joule
ocasionando o aumento da temperatura no elemento magntico.
A rea de cobre necessria para o enrolamento c definida na equao (5.77).
_ 3 2
_
max
1, 925
9, 625 10
200
c ef
cu c
I
S cm
J

= = = (5.77)
Sendo a rea de cobre do condutor elementar o valor apresentado em (5.78).
3 2
_ _ 27
1, 021 10
cu elementar cu AWG
S S cm

= = (5.78)
Tem-se na expresso (5.79) o nmero de fios em paralelo do enrolamento c.
_
_
_
9, 625
9
1, 021
cu c
fios c
cu elementar
S
Num
S
= = (5.79)
De forma anloga tem-se para o enrolamento secundrio as equaes (5.80) e
(5.81).
_ 3 2
_
max
(1 )
1, 925 (1 0, 7)
4,125 10
200
c ef
cu sec
I a
S cm
J



= = = (5.80)


97
_
_
_
4,125
4
1, 021
cu sec
fios sec
cu elementar
S
Num
S
= = (5.81)
5.5.2 Estudo Experimental do Inversor Meia-Ponte
Pode-se verificar que o emprego do autotransformador para adaptar a tenso na
entrada do filtro no afetou o funcionamento do inversor meia-ponte. As formas de onda
de tenso e corrente do interruptor superior do brao so apresentadas na Fig. 5.38.
100V/Div
2A/Div

Fig. 5.38 Tenso e corrente no IGBT superior.
A forma de onda de tenso e corrente na carga, apresentada na Fig. 5.39, confirma
que esta opera com tenso e corrente nominais.
50V/Div
2A/Div

Fig. 5.39 Tenso e corrente na carga.


98
5.6 Concluso
No primeiro item deste captulo, efetuou-se o projeto do estgio passivo de
correo do fator de potncia do reator eletrnico para lmpadas de vapor de sdio de alta
presso de 250W. Foram realizadas algumas simulaes numricas no programa PSpice 9,
utilizando os modelos reais dos componentes. Para completar o estudo deste conversor,
comprovou-se suas caractersticas atravs da montagem de um prottipo em laboratrio.
Na seqncia foi demonstrada a metodologia de clculo do inversor meia-ponte.
Aps o clculo dos componentes de potncia e do indutor ballast, efetuou-se vrias
simulaes utilizando um modelo resistivo para emular a lmpada de vapor de sdio de
alta presso. A validao do modelo resistivo foi comprovada aps a montagem do
prottipo em laboratrio. Onde, com o auxlio do osciloscpio, pde-se verificar o formato
da corrente e da tenso na lmpada e calcular a sua resistncia equivalente.
O reator eletrnico com o estgio passivo de correo de fator de potncia obteve
um bom desempenho, sendo vlido destacar que:
A experimentao comprovou o estudo terico e a simulao da
estrutura;
A comutao dos interruptores do inversor meia-ponte suave na
entrada em conduo e dissipativa no bloqueio;
Alto rendimento da estrutura, aproximadamente 90,6%;
Elevado fator de potncia, 0,983;
Circuito robusto, simples e com baixo nmero de componentes;
O estgio passivo de correo do fator de potncia protegido contra
curto-circuito na sada, atravs do indutor
1
L , que limita a corrente de entrada.
O estudo do conversor elevador, opo ativa para a correo do fator de potncia,
envolveu a demonstrao da metodologia de projeto do Captulo 3. Explicitando o clculo
dos componentes do estgio de potncia, malhas de controle, dissipadores, fonte auxiliar e
dimensionamento dos magnticos. Foram realizadas vrias simulaes numricas, com o
auxlio do programa PSpice 9, e verificado o comportamento das malhas de controle e da
comutao no interruptor principal. A comprovao prtica dos estudos foi novamente
resultado da montagem de um prottipo.


99
O correto funcionamento do reator eletrnico, com o estgio ativo de correo de
fator de potncia, s foi possvel com o emprego de um autotransformador para adaptar a
tenso entregue a lmpada.
Algumas das caractersticas do reator, com o estgio ativo de correo do fator de
potncia, podem ser resumidas:
Potncia na lmpada constante para tenso de alimentao de 180V a
264V;
Fator de potncia prximo unidade em toda faixa de operao;
Comutao dissipativa no conversor elevador;
Rendimento de 92% para tenso de entrada de 220V;
O rendimento da estrutura pode ser melhorado com a adio de um snubber
passivo, por exemplo [9]. Tornando a comutao do interruptor principal suave na entrada
em conduo e minimizando o pico de corrente de recuperao reversa do diodo
b
D .
Porm, neste projeto, admitiu-se a comutao dissipativa no interruptor principal em prol
de um circuito mais simples.


100
6 Captulo
Projeto, Simulao e Experimentao dos Reatores de 400W
6.1 Introduo
Este captulo apresenta mais dois projetos de reatores eletrnicos para lmpadas
de vapor de sdio de alta presso. Os projetos encontram-se na mesma seqncia dos
projetos demonstrados no Captulo 5. A metodologia de projeto, tanto da verso passiva
quanto da verso ativa do reator, similar apresentada para a lmpada de 250W ,
portanto mostrar-se- apenas o estudo via simulao numrica e os resultados
experimentais.
6.2 Projeto do Estgio Passivo de Correo do Fator de Potncia
Nas Fig. 6.1 e Fig. 6.2 pode-se observar o diagrama de blocos do reator e o
esquemtico do retificador com correo passiva do fator de potncia.
Reator Eletrnico
Conversor CA-CC
com correo passiva
do fator de potncia
e fonte auxiliar
Neutro
Barramento
+15V
Inversor
Meia-Ponte
Fase X
Y
Lmpada

Fig. 6.1 Diagrama de blocos do reator eletrnico.
D D
D D
C
L
C
Neutro
Fase
6uF/400Vac
215mH
4 x 1N5404
330uF/450V
Barramento
1
1
1 3
2 4
2

Fig. 6.2 Conversor CA-CC com correo passiva do fator de potncia.



101
6.2.1 Estudo Via Simulao do Retificador Passivo de Elevado Fator de Potncia

Utilizou-se o software PSpice 9.0 para realizar as simulaes com os seguintes
parmetros:

V Vac 220 = Tenso de entrada (nominal)
W P
out
420 = Potncia de sada (nominal);
V V
out
311 = Tenso do barramento CC;
mH L 215
1
= Indutor de filtro;
F C 0 , 6
1
= Capacitor de filtro;
F C 330
2
= Capacitor de barramento.

Apresenta-se na Fig. 6.3 a tenso e a corrente de entrada do conversor para tenso
de entrada nominal e potncia de sada nominal.

Time
V(Entrada)
I(Entrada)*100
-400
-200
0
200
400

Fig. 6.3 Tenso e corrente de entrada para potncia de sada nominal.

Na Fig. 6.4 apresenta-se a tenso de barramento para potncia de sada nominal e
tenso de entrada nominal.


102
Time
Tenso de Sada
296V
300V
304V
308V
312V

Fig. 6.4 Tenso de sada para potncia de sada nominal e tenso de entrada nominal.

Variando-se a carga do conversor desde zero at potncia nominal obteve-se as
seguintes curvas:
V
out
P
out
0 90 180 270 360 450
275
300
325
350
375
400

Fig. 6.5 Tenso de sada versus potncia de sada.

P
out
0 90 180 270 360 450
90
71
52
33
14
5

Fig. 6.6 ngulo de defasagem entre a corrente e a tenso de entrada versus potncia de sada.


103
THD [%]
P
out
0 90 180 270 360 450
5
10
15
20
25
30

Fig. 6.7 Taxa de distoro harmnica da corrente de entrada versus potncia de sada.
FP
P
out
0 90 180 270 360 450
0
0,2
0,4
0,6
0,8
1

Fig. 6.8 Fator de potncia versus potncia de sada.
I
1
P
out
0 90 180 270 360 450
0,5
1
1,5
2
2,5
3

Fig. 6.9 Componente fundamental da corrente de entrada versus potncia de sada.
I
3
I
5
I
7
P
out
0 90 180 270 360 450
0
0,1
0,2
0,3
0,4
0,5

Fig. 6.10 Componentes harmnicas de terceira, quinta e stima ordem da corrente de entrada versus
potncia de sada.


104
I
9
I
11
I
13
P
out
0 90 180 270 360 450
0
0,002
0,004
0,006
0,008
0,01

Fig. 6.11 Componentes harmnicas de 9, 11 e 13 ordem da corrente de entrada versus potncia de
sada.
6.2.2 Estudo Experimental do Retificador Passivo de Elevado Fator de Potncia
Aps alguns ensaios observou-se a necessidade de aumentar o capacitor de filtro
( )
1
C , portanto adicionou-se um capacitor de 470 / 400 nF Vac . A capacitncia
1
C
resultante foi de 6, 470 / 400 F Vac .
Tabela 3 Componentes utilizados no prottipo.
Componente Valor de projeto Valor utilizado
C
1
6F/400Vac
6 x 1F/400Vac + 1 x 0,470F/400Vac
= 6,47F/400Vac

A tenso e a corrente de entrada, do reator eletrnico conectado a rede eltrica
operando com a lmpada de vapor de sdio, so apresentadas na Fig. 6.12.
100V/Div
1A/Div

Fig. 6.12 Tenso e corrente de entrada do reator eletrnico.


105

Observa-se que a forma de onda da corrente de entrada aproximadamente
senoidal e em fase com a tenso, conforme j havia sido visualizado atravs das
simulaes numricas. Na Tabela 4 so apresentados alguns dados obtidos da anlise
realizada com o programa WaveStar.


Tabela 4 Resultados experimentais obtidos.
Ensaio com o reator eletrnico
Tenso 220V
Corrente 1,84A
Potncia de entrada 405W
THD da tenso 3,98%
THD da corrente 17,16%
Fator de potncia 0,983
ngulo de deslocamento -3,39

A decomposio da corrente de entrada do reator eletrnico nas suas componentes
harmnicas mostrada na Fig. 6.13. Vale salientar que neste ensaio o reator operava com a
lmpada de vapor de sdio e conectado rede eltrica.

Magnitude das harmnicas como porcentagem da componente fundamental.
2 4 6 8 10 12 14 16 18 20 22 24 26 28 30 32 34 36 38 40 42 44 46 48 50
0,0%
1,7%
3,4%
5,1%
6,7%
8,4%
10,1%
11,8%
13,5%
15,2%
16,8%
18,5%

Fig. 6.13 Componentes harmnicas da corrente de entrada.
Na Fig. 6.14 observa-se a tenso de barramento do reator.


106


100V/Div

Fig. 6.14 Tenso de barramento do reator.

A tenso mdia de barramento 306V, ou seja 5V a menos que o esperado.

6.3 Projeto do Inversor Meia-Ponte

Este circuito semelhante ao do reator de 250W , diferindo apenas pelos valores
do indutor ballast e da resistncia da lmpada. Destaca-se que o indutor ballast teve
seu projeto demonstrado na seo 4.4. Vale relembrar as caractersticas da lmpada de
vapor de sdio de 400W :

100
Lef
V V = Tenso eficaz na lmpada;
4
Lef
I A = Corrente eficaz na lmpada;
100
25
4
L
R = = Resistncia equivalente da lmpada;


107
6.3.1 Estudo Via Simulao do Inversor Meia-Ponte
Mostra-se na Fig. 6.15 o circuito inversor meia-ponte simulado.
1N4744A
15ohm
1N4744A
15ohm
1uF
1uF
IRG4PC40UD
IRG4PC40UD
310V
25ohm
T
4
150 H
R
Lmpada

A B

Fig. 6.15 Circuito inversor meia-ponte simulado.
A tenso na entrada do filtro
AB
V e a tenso sobre a lmpada so mostradas na
Fig. 6.16.
Time
200us 220us 240us 260us 280us 300us
V_Lamp
V
-200V
-100V
0V
100V
200V
AB

Fig. 6.16 Tenso V
AB
e a tenso sobre a lmpada.
A potncia na lmpada, obtida em simulao, foi um pouco superior a nominal
conforme pode-se verificar na Fig. 6.17.
Time
300us 350us 400us 450us 500us
Potncia na lmpada
0W
100W
200W
300W
400W
410,027W

Fig. 6.17 Potncia na lmpada.


108
6.3.2 Estudo Experimental do Inversor Meia-Ponte
A montagem de um prottipo foi realizada no intuito de comprovar
experimentalmente os resultados obtidos na simulao numrica.
A tenso V
AB
e a corrente na carga esto apresentadas na Fig. 6.18.
50V/Div
2A/Div

Fig. 6.18 Tenso e corrente nos terminais AB.
Pode-se verificar a defasagem entre a tenso e a corrente nos terminais AB.
Na Fig. 6.19 so apresentadas as formas de onda de corrente e tenso em um dos
IGBTs.
100V/Div
2A/Div

Fig. 6.19 Tenso e corrente no IBGT.


109
Observa-se na Fig. 6.20, em detalhe, o bloqueio de um dos IGBTs.
100V/Div
2A/Div

Fig. 6.20 Detalhe do bloqueio do IGBT.

Nos dois interruptores a entrada em conduo suave e o bloqueio dissipativo.
Observa-se que no ocorreu sobre-tenso nos interruptores.
A tenso e corrente na lmpada so apresentadas na Fig. 6.21.
50V/Div
2A/Div

Fig. 6.21 Tenso e corrente na lmpada.


110
6.3.3 Estudo do Desempenho do Reator Eletrnico com Estgio de Entrada Passivo

Na Tabela 5 apresenta-se alguns dados sobre o desempenho do reator eletrnico
para lmpadas de vapor de sdio de 400W com o estgio passivo de correo do fator de
potncia.

Tabela 5 Desempenho do reator eletrnico.
Tenso de Entrada: 220V
Corrente de Entrada 1,84A
Tenso de Sada 101,7V
Corrente de Sada 3,67A
Potncia de Entrada 404,8W
Potncia de Sada 373,2W
Rendimento 92,2%
Fator de Potncia 0,983

Com a finalidade de verificar o comportamento dinmico do conversor, foram
realizados ensaios para determinar a corrente de pico na indutncia L
1
e a tenso de pico
nos capacitores C
1
e C
2
. Vale relembrar que a corrente em L
1
a mesma da fonte de
entrada e um pouco maior que a dos diodos D
1
D
4
. A tenso de pico no capacitor C
1

praticamente a mesma do capacitor C
2
sendo apenas um pouco inferior devido queda de
tenso dos diodos da ponte retificadora.

O reator encontra-se com os capacitores C
1
e C
2
descarregados e com a lmpada
de vapor de sdio conectada ao circuito quando energizado. Observa-se que a tenso sobre
o capacitor C
1
atinge 400V e a corrente de entrada apresenta um pico de aproximadamente
15A. As aquisies realizadas encontram-se nas Fig. 6.22 e Fig. 6.23.


111
100V/Div

Fig. 6.22 Tenso sobre C
1
quando o reator energizado.
Pode-se observar que quando a lmpada encontra-se desligada a tenso sobre os
capacitores C
1
e C
2
de 400V, justificando a escolha dos capacitores (C
1
=
6,47F/400Vac; C
2
= 330F/450V).
5A/Div

Fig. 6.23 Corrente no indutor de entrada quando o reator energizado.
verificado um pico de aproximadamente 15A no estgio de entrada durante a
energizao do reator. Este valor no traz problemas para o estgio de entrada pois, este
composto apenas por componentes passivos, que suportam a corrente exigida.


112
6.4 Projeto do Estgio Ativo de Correo do Fator de Potncia
O projeto do retificador de alto fator de potncia de 400W segue o mesmo roteiro
utilizado no reator eletrnico de 250W , portanto ser demonstrado apenas o projeto do
circuito de pr-carga visto que este no foi necessrio no projeto do PFC de menor
potncia.
6.4.1 Projeto do Circuito de Pr-carga
O rel adotado o modelo A1RC2 fabricado pela Metaltex devido
disponibilidade do mesmo no laboratrio. Abaixo so listadas algumas caractersticas do
rel adotado e a mxima corrente de pico admitida durante a carga do capacitor de sada:
_
12
in pre
I A = Mxima corrente de pico admitida;
Re
300
le
R = Resistncia interna da bobina do rel;
Re
250
le
V V = Tenso nominal do rel;
Re
40
le
I mA = Corrente na bobina do rel;
O valor do resistor
4
R pode ser definido na com auxlio da expresso (6.1).
4
264 2
31 27
12
R

= = (6.1)
O tempo de carga do capacitor de sada dado pela equao (6.2).
arg 4
5 5 27 330 44, 55
c a
t R Co ms = = = (6.2)
Portanto, tem-se as expresses (6.3) e (6.4).
5 Re 14 arg
( ) 4 178, 2
le c a
R R C t ms + = = (6.3)
5 Re
Re
20
300 180
40
le
le
Vcc
R R
I mA
= = (6.4)
O capacitor
14
C obtido com o emprego da equao (6.5).
14
5 Re
178, 2 178, 2
371, 25 470
( ) 480
le
ms ms
C F F
R R
= = =
+
(6.5)
6.4.2 Estudo Via Simulao do Retificador Elevador de Alto Fator de Potncia

De modo anlogo ao efetuado para o reator de 250W , as simulaes do conversor
elevador foram realizadas emulando-se o circuito integrado UC3854. A Fig. 6.24 mostra a
estrutura simulada.


113
+
-
lm311
+
-
7,5V
Vref
+
-
18V
+
-
-18V
1k
0,25
Rsh
Rref
100k
MUR460
d1n5404
d1n5404
R2
4,7k
+
-
lm741
d1n5404
d1n5404
d1n752
-
+
+
-
G2
-
+
+
-
E2
Ra1
100k
470k
R7
150k
C3
100nF
133,33333e-3
Rg
15
4mH
Lb
Ro
400
+
-
V7
C2 56pF
C1
1,5nF
R3
82k
Co
330uF Vin
+
-
lm741
R1
4,7k
1,91k
Ra2
IRFP460
Vcc
-Vcc
Vcc
-Vcc
Vcc
Vcc
-Vcc
Vg
Vg
E1
R6

Fig. 6.24 Circuito simulado.

Na Fig. 6.25 mostrada a corrente e a tenso de entrada.


Time
Iin
Vin
-400
-200
0
200
400


Fig. 6.25 Tenso e corrente de entrada.

Realizando a anlise harmnica da tenso e da corrente de entrada, tem-se os
resultados da Tabela 6:


114
Tabela 6 Resultados da anlise harmnica.
VARIVEL
VALOR
MEDIDO
Valor eficaz da tenso de entrada [V] 220
Taxa de distoro harmnica da tenso de entrada [%] 0
Valor eficaz da corrente de entrada [A] 1,86
Taxa de distoro harmnica da corrente de entrada [%] 0,91
ngulo de defasagem entre a tenso e a corrente de entrada [] 0,9
Fator de potncia 0,9998

Vale salientar que o resultado apresentado para o conversor operando sem a
malha direta de controle da tenso de entrada (feedforward). A incluso desta malha
aumenta a taxa de distoro harmnica da corrente de entrada degradando o fator de
potncia. Observa-se que a referncia de tenso utilizada isenta de harmnicos, o que no
ocorre na prtica.
A ondulao de tenso no capacitor de sada ( ) Co do conversor elevador pode ser
visualizada na Fig. 6.26.

Time
V
388V
392V
396V
400V

V = 8,2V
Co

Fig. 6.26 Tenso de sada do conversor elevador.
Nota-se que o valor de tenso encontra-se abaixo do valor estipulado no projeto
( ) 400V , porm na prtica este valor ajustado com o auxilio de um potencimetro,
portanto, no h necessidade de ajust-lo na simulao.


115
A tenso e a corrente no interruptor principal so mostradas na Fig. 6.27.

Time
Vds/50
Ids
0
2,50
5,00
7,50
8,95


Fig. 6.27 Tenso e corrente no interruptor principal.
A potncia mdia dissipada pelo interruptor principal apresentada na Fig. 6.28.
Atenta-se que o valor obtido atravs de simulao numrica maior que o valor obtido no
estudo terico. Isto est relacionado ao aumento do tempo de entrada em conduo e
bloqueio do interruptor e ao pico de corrente da recuperao reversa do diodo
b
D .
A equao (6.6) apresenta o clculo da resistncia trmica do dissipador. O valor
de potncia (dissipada pelo MOSFET) utilizado no clculo foi obtido por simulao.
100 50

0, 45 0, 24 3, 041
13, 4
da
C C
C C C
R
W W W
W

= = (6.6)
De acordo com [17] verifica-se que ser necessrio o uso de um dissipador de
aproximadamente 0,2kg de massa.

Time
0s 10ms 20ms 30ms 40ms 50ms 60ms 70ms 80ms 90ms 100ms
Pmed(Sb)
0W
4W
8W
12W
16W
13,390W


Fig. 6.28 Potncia mdia dissipada no interruptor principal.


116
6.4.3 Estudo Experimental do Retificador Elevador de Alto Fator de Potncia
O prottipo de laboratrio, montado com o intuito de comprovar os resultados de
simulao, apresentou as seguintes formas de onda. Na Fig. 6.29 apresenta-se a tenso e a
corrente de entrada para a condio de tenso mnima de entrada e potncia nominal de
sada.
100V/Div
2A/Div

Fig. 6.29 Tenso e corrente de entrada para potncia de sada nominal e tenso mnima de entrada.
As mesmas formas de onda, para a condio de tenso de entrada nominal
( ) 220V e potncia de sada nominal ( ) 400W , so mostradas na Fig. 6.30.
100V/Div
2A/Div

Fig. 6.30 Tenso e corrente de entrada para potncia de sada nominal e tenso nominal de entrada.


117
Realizando a anlise harmnica da tenso e da corrente de entrada com o
programa WaveStar, obteve-se os resultados mostrados na Tabela 7.
Tabela 7 Resultados da anlise harmnica.
VARIVEL
PARA TENSO
MNIMA DE
ENTRADA
PARA TENSO
NOMINAL DE
ENTRADA
Valor eficaz da tenso de entrada [V] 158 223
Taxa de distoro harmnica da tenso de entrada [%] 3,04 2,96
Valor eficaz da corrente de entrada [A] 2,72 1,89
Taxa de distoro harmnica da corrente de entrada [%] 3,43 3,78
ngulo de defasagem entre a tenso e a corrente de entrada [] -1,34 -2,44
Fator de potncia 0,998 0,997

Conforme j havia sido prevista, a taxa de distoro harmnica da corrente de
entrada maior que na simulao. Porm, vale relembrar que a referncia para a forma de
onda da corrente utilizada, a prpria forma de onda da tenso de entrada, que por sua vez
no isenta de componentes harmnicas. Portanto, so considerados adequados os valores
de taxa de distoro harmnica e fator de potncia obtidos.
A tenso de barramento e a sua ondulao encontram-se nas Fig. 6.31 e Fig. 6.32
respectivamente.
100V/Div

Fig. 6.31 Tenso de barramento.


118
2V/Div

Fig. 6.32 Ondulao da tenso de barramento.
De acordo com o resultado de simulao a ondulao de 120Hz na tenso de
barramento de aproximadamente 8,5V de pico a pico.
Nas Fig. 6.33, Fig. 6.34 e Fig. 6.35 apresentam-se, respectivamente, a tenso
dreno-source do interruptor principal, o detalhe da entrada em conduo e do bloqueio
do interruptor.
100V/Div

Fig. 6.33 Tenso dreno-source do interruptor principal.


119
100V/Div

Fig. 6.34 Detalhe da tenso dreno-source do interruptor principal durante a entrada em conduo.
100V/Div

Fig. 6.35 Detalhe da tenso dreno-source do interruptor principal durante o bloqueio.
Realizou-se o ensaio de transitrio. O conversor foi energizado com tenso
nominal de entrada ( ) 220V e potncia nominal de sada. Na Fig. 6.36 pode-se verificar o
comportamento da tenso de sada durante o transitrio.


120
100V/Div

Fig. 6.36 Transitrio da tenso de sada durante a partida do conversor.
Observa-se uma sobre-tenso na tenso de sada de aproximadamente 50V . Este
problema pode ser resolvido aumentando a freqncia de cruzamento do controlador de
tenso ou utilizando um controlador do tipo avano-atraso que, segundo [18], apresenta
resultados melhores. Porm, neste caso, no h necessidade de efetuar este tipo de
correo, pois a sobre-tenso gerada durante a energizao do conversor pequena e as
variaes de carga, devido caracterstica das lmpadas de vapor de sdio de alta presso,
possuem uma constante de tempo bem mais lenta que a malha de tenso.
A corrente de partida do conversor visualizada na Fig. 6.37.
5A/Div

Fig. 6.37 Corrente de partida do conversor com o circuito de pr-carga.


121

Observa-se que a corrente de partida do conversor limitada pelo circuito de pr-
carga, demonstrando o bom funcionamento do circuito.

6.5 Alterao do Projeto do Inversor Meia-Ponte

Devido elevao da tenso de barramento, pelo uso do estgio ativo, o inversor
meia-ponte deve sofrer uma pequena alterao. A adio de um autotransformador
proporciona a adequao da potncia entregue a lmpada. A Fig. 6.38 apresenta o modelo
eltrico do autotransformador.

Primrio
Secundrio
C
Pr1
Pr2 Sc2
Sc1

Fig. 6.38 Modelo eltrico do autotransformador.
Na Tabela 8 so explicitadas as caractersticas do autotransformador.

Tabela 8 Caractersticas do autotransformador
3
T .
Autotransformador T
3

Relao de transformao 0,78
Ncleo (Material IP12) Thornton EE42/20
Nmero de espiras do primrio 129
Nmero de espiras do secundrio 101
Nmero de fios do enrolamento
c
10 x 27AWG
Nmero de fios do enrolamento
secundrio
3 x 27AWG


122
6.5.1 Estudo Via Simulao do Inversor Meia-Ponte

O circuito utilizado para simular o inversor meia-ponte com a presena do
autotransformador apresentado na Fig. 6.39.

1N4744A
Rg1
1N4744A
Rg2
T3 prim
C11
C10
IRG4PC40UD
IRG4PC40UD
400V
T4
R Lamp
T3 sec
A B

Fig. 6.39 Circuito inversor simulado.

Apresenta-se na Fig. 6.40 a tenso nos terminais AB e a tenso na lmpada. Pode-
se confirmar que o autotransformador proporciona a adequao do valor eficaz da tenso
sobre a lmpada.

V_Lamp
VAB
Time
200us 210us 220us 230us 240us 250us 260us 270us 280us 290us 300us
-200V
0V
200V


Fig. 6.40 Tenso V
AB
e tenso na lmpada.



123
A potncia na lmpada, obtida em simulao, foi muito prxima da nominal
conforme pode-se verificar na Fig. 6.41.
Potncia na lmpada

Time
300us 320us 340us 360us 380us 400us 420us 440us 460us 480us 500us
0W
200W
400W
402,923W


Fig. 6.41 Potncia na lmpada.
6.5.2 Estudo Experimental do Inversor Meia-Ponte
Na Fig. 6.42 so apresentadas as formas de onda de corrente e tenso em um dos
IGBTs.
100V/Div
2A/Div

Fig. 6.42 Tenso e corrente de um IGBT.
A entrada em conduo dos interruptores suave, sob tenso e corrente nula,
conforme apresentado na Fig. 6.43.



124

100V/Div
2A/Div

Fig. 6.43 Detalhe da entrada em conduo de um dos IGBTs.
Observa-se na Fig. 6.44, em detalhe, o bloqueio de um dos IGBTs.
100V/Div
2A/Div

Fig. 6.44 Detalhe do bloqueio do IGBT.



125

As Fig. 6.43 e Fig. 6.44 mostram que entrada em conduo suave e o bloqueio
dissipativo, porm no ocorre sobre-tenso nos interruptores.
A tenso e corrente na lmpada so apresentadas na Fig. 6.45.

50V/Div
5A/Div

Fig. 6.45 Tenso e corrente na lmpada.

Na Tabela 9 apresenta-se alguns dados sobre o desempenho do conversor:
Tabela 9 Desempenho do inversor meia-ponte.
Tenso de Sada 105,7V
Corrente de Sada 3,586A
Potncia de Entrada 393W
Potncia de Sada 379W
Rendimento 96,3%
Temperatura do Autotransformador T3 44C
Temperatura do Indutor T4 41C


126

Alguns esclarecimentos so necessrios para evitar interpretaes incorretas dos
dados da Tabela 9.

A temperatura dos elementos magnticos a sua temperatura externa (no ponto
mais quente do ncleo);
Os valores de potncia de entrada e de sada bem como a corrente e a tenso na
lmpada foram medidos aps a estabilizao trmica do conversor (aproximadamente 180
minutos);
O inversor foi alimentado atravs do conversor elevador, ou seja, os resultados
apresentados foram obtidos com o reator eletrnico completo.


127
6.6 Concluso
Neste captulo foram mostrados os resultados da implementao de dois reatores
eletrnicos para lmpadas de vapor de sdio de 400W. O projeto de ambos seguiu a
metodologia apresentada nos captulos anteriores, especialmente a do captulo 5, onde
foram realizados exemplos de projeto dos reatores para lmpadas de 250W.
Primeiramente foram mostrados os resultados do reator com o estgio passivo de
correo do fator de potncia, do qual pode-se destacar:
Sistema passivo de correo do fator de potncia;
Elevado rendimento, 92,2%;
Elevado fator de potncia, 0,983;
Robusto;
Baixa interferncia eletromagntica;
Metodologia de projeto simples e eficiente;
Fcil implementao.
Na seqncia abordou-se os resultados experimentais e de simulao do reator
eletrnico com o estgio ativo de correo do fator de potncia. Demonstrou-se a
metodologia de projeto do circuito de pr-carga, necessrio neste reator. Dentre os
resultados obtidos para este reator vale ressaltar:
Fator de potncia prximo unidade em toda faixa de operao;
Tenso de barramento regulada para uma tenso de alimentao de 160V a
264V e carga de 0% a 100%;
Baixa ondulao da tenso de barramento, aproximadamente 2%;
Comutao dissipativa no conversor elevador;
Potncia na lmpada um pouco abaixo do valor nominal, porm num valor
aceitvel 380
L
P W ;
Rendimento de 91,5% para a tenso de entrada de 220V.



128
7 Captulo
Concluso
Neste trabalho apresentou-se a metodologia de projeto, o projeto e os resultados
experimentais de quatro reatores eletrnicos para lmpadas de vapor de sdio de alta
presso. Destes, desenvolveu-se dois reatores para lmpadas de 250W (um ativo e um
passivo) e dois para lmpadas de 400W (ativo e passivo).
No primeiro captulo foram apresentados os princpios de gerao de luz artificial,
as grandezas utilizadas em iluminao e suas unidades. As principais caractersticas das
lmpadas de vapor de sdio de alta presso, o problema da sua operao em alta
freqncia, a ressonncia acstica e as tcnicas encontradas na literatura para evitar a
ressonncia acstica tambm foram apresentadas. Comentou-se a respeito da necessidade
de um circuito auxiliar para realizar a ignio de forma segura da lmpada e exemplos de
circuito foram mostrados. Finalmente apresentou-se o diagrama esquemtico do reator
proposto e suas caractersticas desejveis.
O segundo captulo trouxe um exemplo de estrutura retificadora passiva de
elevado fator de potncia. Explicitou-se suas principais caractersticas destacando-se: sua
robustez, simplicidade, as etapas de operao e formas de onda relevantes. Uma
metodologia de projeto, baseada em bacos obtidos via simulao numrica, tambm foi
formulada.
No terceiro captulo fez-se uma breve anlise do conversor elevador de alto fator
de potncia, operando em conduo contnua, com controle por valores mdios
instantneos. Este conversor caracteriza-se pelo elevado fator de potncia e, pela
independncia do mesmo, frente a variaes de rede e de carga. Descreveu-se as etapas de
operao, destacando-se as formas de onda relevantes. Tambm foram apresentadas
metodologias de projeto para o estgio de potncia, malhas de controle de corrente e
tenso, fonte auxiliar e circuito de pr-carga do capacitor de sada.
No quarto captulo foram apresentados: o circuito inversor meia-ponte, o circuito
de comando dos interruptores e o circuito de ignio da lmpada de vapor de sdio. Foram
descritas as etapas de operao, destacando que a entrada em conduo dos interruptores
suave enquanto o bloqueio dissipativo. Desenvolveu-se uma metodologia de clculo do
indutor ballast, que realiza a filtragem e a estabilizao da corrente da lmpada. Sugeriu-


129
se o emprego de um autotransformador para adaptar a tenso entregue a lmpada caso o
conversor elevador seja adotado no estgio de entrada. Mostrou-se o circuito de ignio da
lmpada e o seu princpio de funcionamento. Tambm foi apresentado o projeto dos
interruptores de potncia, bem como do dissipador adequado para limitar a sua elevao de
temperatura.
O quinto e o sexto captulo foram dedicados aplicao das metodologias de
projeto demonstradas nos captulos anteriores. O projeto teve seus resultados confirmados
atravs de simulaes numricas e atravs da montagem de quatro reatores eletrnicos
cujas caractersticas podem ser sumarizadas:
Para os reatores eletrnicos com o estgio passivo de correo de fator de
potncia:
A experimentao comprovou o estudo terico e a simulao da
estrutura;
A comutao dos interruptores do inversor meia-ponte suave na
entrada em conduo e dissipativa no bloqueio;
Alto rendimento da estrutura, aproximadamente 90,6% (250W) e 92,2%
(400W);
Elevado fator de potncia, 0,983 para ambos os reatores;
Circuito robusto, simples e com baixo nmero de componentes;
Proteo contra curto-circuito no barramento CC.
Para os reatores eletrnicos com o estgio ativo de correo de fator de potncia:
Fator de potncia prximo unidade em toda faixa de operao;
Tenso de barramento regulada para uma tenso de alimentao de
160V a 264V e carga de 0% a 100%;
Baixa ondulao da tenso de barramento, aproximadamente 2%;
Comutao dissipativa no conversor elevador;
Rendimento de 92% (250W) e 91,5% (400W) para tenso de entrada de
220V.
Podem ser citadas como contribuies deste trabalho:
Apresentao de metodologias simples para o projeto de reatores
eletrnicos ativos e passivos;


130
O estgio passivo sugerido pode ser utilizado em outras estruturas
devido a sua robustez, facilidade de implementao, rendimento e fator de potncia
obtidos;
Desenvolvimento de uma metodologia de projeto do indutor ballast
que garante que a mxima potncia transferida lmpada no seja superior a
nominal;
Comprovao de que vivel o emprego de reatores eletrnicos em
lmpadas de vapor de sdio de alta presso;
Como seqncia deste trabalho pode-se sugerir:
Teste do reator com diferentes marcas de lmpadas em diversas fases de
sua vida til para confirmar a eficincia da tcnica adotada para evitar a ressonncia
acstica;
Estudo de novos materiais para a confeco do indutor do estgio
passivo de correo de fator de potncia, visando minimizao do volume e/ou das
perdas.



131
8 Referncias
[1] ANDR, Anderson S.; PERIN, Arnaldo J. Electronic Ballast for High-Pressure
Sodium Lamps. Congresso Brasileiro de Eletrnica de Potncia (6 Edio :
Novembro 2001 : Florianpolis Santa Catarina), pp 650-655.
[2] LOUDEN, W. C. and Schmidt, K. High-pressure Sodium Discharge Arc Lamps,
Illuminating Engineering, December 1965, pp 696-702.
[3] PHILIPS. Seo de Iluminao. Disponvel em:. <http://www.philips.com.br>. Acesso
em: 10/12/2001.
[4] ANDR, Anderson S. Sistema Eletrnico Para Lmpadas de Descarga de Alta
Presso Para Iluminao de Exteriores. 2001. 91f. Proposta de Tese (Doutorado em
Eng. Eltrica) Universidade Federal de Santa Catarina, Florianpolis.
[5] YAN, W. Ho; Y. K. E.; Huy, S. Y. R. Investigation on Methods of Eliminating
Acoustic Resonance in Small Wattage High-Intensity-Discharge (HID) Lamps.
IAS, 2000.
[6] JUNIOR, Loureno M. Retificadores Especiais. 1988. 123f. Dissertao (Mestrado
em Eng. Eltrica) Escola Politcnica da USP, So Paulo.
[7] TODD, Philip C. UC3854 Controlled Power Factor Correction Circuit Design.
Application Note U134. Disponvel em:. <http://www.unitrode.com/>. Acesso em:
30/11/2001.
[8] SOUZA, Alexandre F. Retificadores Monofsicos de Alto Fator de Potncia com
Reduzidas Perdas de Conduo e Comutao Suave. 1998. 181f. Tese. (Doutorado
em Eng. Eltrica) Universidade Federal de Santa Catarina, Florianpolis.
[9] HELDWEIN, Marcelo L. Unidade Retificadora Trifsica de Alta Potncia e Alto
Desempenho Para Aplicao em Telecomunicaes. 1998. 160f. Dissertao.
(Mestrado em Eng. Eltrica) Universidade Federal de Santa Catarina, Florianpolis.
[10] CARDOSO, Robson L. Conversor Monofsico Para 10kW com Fator de Potncia
Unitrio. 1997. 123f. Dissertao. (Mestrado em Eng. Eltrica) Universidade Federal
de Santa Catarina, Florianpolis.
[11] RECTIFIER, International. Data Sheet No. PD60147-L. Disponvel em:.
<http://www.irf.com>. Acesso em: 02/04/2001.
[12] MARTIGNONI, A. Transformador. Porto Alegre : Editora Globo. 1971.
[13] BARBI, Ivo. Projeto de Fontes Chaveadas. Edio do autor. Florianpolis : 2001.


132
[14] PERIN, Arnaldo J.; BASCOP, Ren P. T. O Transistor Aplicado em Eletrnica de
Potncia. 1 Edio. Porto Alegre : Editora Sagra-Luzzatto. 1997.
[15] The IESNA Lighting Handbook Reference & Application. Illuminating Engineering
Society of North America Publications Department. New York, USA.
[16] ANDREYCAK, Bill. Optimizing Performance in UC3854 Power Factor
Correction. Aplications DN 39E. Disponvel em:. <http://www.unitrode.com/>.
Acesso em: 30/11/2001.
[17] BARBI, Ivo. Eletrnica de Potncia. Edio do autor. Florianpolis : 1997.
[18] JNIOR, Elias T. S. Anlise e Projeto de Compensadores para o Conversor
Boost. 1994. 110f. Dissertao. (Mestrado em Eng. Eltrica) Universidade Federal de
Santa Catarina, Florianpolis.
[19] CREDER, Hlio. Instalaes Eltricas. 13 Edio. Rio de Janeiro : Editora LTC.
1995.

Você também pode gostar