Você está na página 1de 32

Instituto de Engenharia e Desenvolvimento Sustentável

Eletrônica Digital –
Conversores A/D e
D/A

Prof. Herminio Miguel de Oliveira Filho, Dr.


Conversões A/D e D/A
 Princípios Básicos
• S&H.
• Quantizador;
• Codificador;
 Conversores D/A;
 Conversores A/D;

2
Aquisição de Dados
 Sistema de aquisição de dados é qualquer
arranjo que permita transformar sinais analógicos
em digitais para permitir a interpretação e
manipulação (ou armazenamento) por sistemas
digitais.

3
Aquisição de Dados
 Amostrador e retenção (Sample and Hold –
S&H):
• Realiza a amostragem do sinal de forma que este
possa ser convertido para o formato digital;

Amostragem (sample) Retenção (Hold) 4


Aquisição de Dados
 Amostrador e retenção (Sample and Hold –
S&H): Chave de controle
acionada a cada Δt
segundos
Buffer A2
Buffer A1

• Chave fechada: Sinal na entrada analógica é


enviada (amostrada) para a saída;

Intervalo de amostragem (Δt) 5


Aquisição de Dados
 Amostrador e retenção (Sample and Hold –
S&H): Chave de controle
acionada a cada Δt
segundos

• Chave aberta: Isola os circuitos A1 e A2 e,


consequentemente, a entrada analógica. Devido ao
capacitor Cn, o sinal na saída é idealmente
constante, logo a entrada do conversor A/D é
habilitada.
Retenção que ocorre durante o 6
Período de Δt
Aquisição de Dados
 Amostrador e retenção (Sample and Hold –
S&H):
• Efeito aliasing • Frequências de amostragem muito
próximas da frequência do sinal
original causam deformação ou
“recobrimento” do sinal aquisicionado.

• Caso o sinal seja reconstituído, o


resultado final não irá reproduzir o
sinal original.

Fonte: http://wiki.sj.ifsc.edu.br/wiki/index.php/Filtros_Chaveados
Aquisição de Dados
 Amostrador e retenção (Sample and Hold –
S&H):
• Efeito aliasing • Teorema de Nyquist: A razão da
amostragem precisa ser, pelo menos,
duas vezes a frequência máxima do
sinal analógico.

f am  2 f

Fonte: http://wiki.sj.ifsc.edu.br/wiki/index.php/Filtros_Chaveados
Aquisição de Dados
 Quantizador:
• Responsável por realizar o processo de
representação aproximada de um valor do sinal
amostrado por um conjunto finito de valores.

• Níveis de quantização: n° de bits do conversor A/D;


Margem de entrada do N° de bits
ADC (fundo de escala) do ADC
Vmax
• Tamanho do passo de quantização:  
2n  1 9
Aquisição de Dados
 Codificador
• Elemento destinado a associar algum código binário
(digital) para cada valor quantizado.

Alguns dos códigos utilizados em


codificadores (em que FE
representa fundo de escala):

Níveis de
quantização
10
Conversão D/A
• São dispositivos que convertem um número binário
de n bits para uma correspondente tensão de saída
de 2n distintos valores,
Saída de fundo de escala

Saída analógica = K x entrada digital


11
Conversão D/A
• Tipos: Resistores ponderados, saída em corrente,
malha R-2R.

Circuito DAC Básico

1 k Configuração amplificador somador


1 k

2 k
 1 1 1 
4 k
VOUT  VD  VC  VB  VA 
 2 4 8 
8 k

Como funcionaria ?

12
Conversão D/A
• Tipos: Resistores ponderados, saída em corrente,
malha R-2R.

1 k
1 k

2 k

4 k

8 k

13
Conversão D/A
• Tipos: Resistores ponderados, saída em corrente,
malha R-2R.

14
Conversão D/A
• Tipos: Resistores ponderados, saída em corrente,
malha R-2R.

15
Conversão D/A
• Tipos: Resistores ponderados, saída em corrente,
malha R-2R.

16
Conversão D/A
 Reconstrução de Sinal:
• O sinal processado pela unidade de processamento
pode ser reconstruído através de conversor D/A e um
filtro de reconstrução;
• Filtro de Reconstrução: Remove as componentes de
alta frequência;

17
Conversão A/D
• São dispositivos que recebem uma tensão analógica de entrada e,
após um certo tempo, produz um código digital de saída que
representa a entrada analógica. O processo de conversão A/D é
geralmente mais complexo e consome mais tempo do que o
processo D/A.
VAX<VA VAX>VA

EXEMPLO ? 18
Conversão A/D
• Tipos: Rampa Digital e Aproximações Sucessivas

19
ADC de Rampa Digital
Características de ADCs:
Erro de Quantização
Tornando o tamanho do degrau menor, podemos reduzir o erro potencial, mas
sempre haverá uma diferença entre a quantidade real (analógica) e o valor
digital associado.

Precisão
Assim como no DAC, a precisão do dispositivo está dependente da precisão
dos componentes do circuito, tais como o comparador, os resistores de
precisão e as chaves de corrente do DAC.

Tempo de conversão, tc
Tempo entre o fim do pulso START e a ativação da saída EOC. O tempo
máximo ocorrerá quando a tensão de entrada estiver um pouco abaixo do
fundo de escala. A maior desvantagem do método de rampa digital é que o
tempo de conversão essencialmente dobra para cada bit acrescentado ao
contador.
ADC de Rampa Digital
Para um mesmo resultado digital na saída, temos uma faixa de valores
analógicos de entrada.

EXEMPLO: Qual faixa produziria o mesmo resultado 01011101012 = 37310 ?

Degrau VAX (V)

371 3,71

372 3,72

373 3,73

374 3,74

375 3,75

faixa : 3,72 V  VT a 3,73 V  VT


ADC de Aproximações Sucessivas
O conversor de aproximações sucessivas é um dos tipos de ADCs mais
amplamente usados. Possui um circuito mais complexo que um ADC de rampa
digital, mas um tempo de conversão muito menor. Além disso, conversores de
aproximações sucessivas têm um valor fixo de tempo de conversão que não
depende do valor analógico de entrada.

A configuração básica é similar


à do ADC de rampa digital.
Porém, o contador é substituído
por um registrador em que a
lógica de controle modifica bit a
bit o conteúdo do registrador
até que o dado do registrador
seja equivalente digital à
entrada analógica
ADC de Aproximações Sucessivas
ADC de Aproximações Sucessivas
ADC de Aproximações Sucessivas
Tempo de conversão, tc
Na operação descrita anteriormente, a lógica de controle atua em cada bit do
registrador, decide se o mantém ou não em 1 e passa para o próximo bit. O
processamento de cada bit dura um ciclo de clock.

Assim, o tempo total de conversão para um conversor de aproximações


sucessivas de N bits será de N ciclos de clock.

tc para o conversor de aproximações sucessivas = N x 1 ciclo de clock

Ainda há outras alternativas ?


ADC Flash
O conversor flash é o ADC disponível de maior velocidade, porém requer
muito mais circuitos do que os outros tipos. Por exemplo, um ADC flash de seis
bits requer 63 comparadores analógicos, enquanto uma unidade de oito bits
requer 255 comparadores, e um conversor de dez bits requer 1023
comparadores.

Os conversores flash estão normalmente disponíveis em unidades de dois a


oito bits, e a maioria dos fabricantes também oferece unidade de nove e dez
bits.

Para entender o princípio de operação, descreve-se o funcionamento do


conversor flash de três bits, a fim de limitar o circuito a um tamanho razoável.
Uma vez entendido o conversor de três bits, será fácil entender a idéia básica
para um conversor flash com um número maior de bits.
ADC Flash
O conversor flash é o ADC disponível de maior velocidade, porém requer
muito mais circuitos do que os outros tipos. Por exemplo, um ADC flash de seis
bits requer 63 comparadores analógicos, enquanto uma unidade de oito bits
requer 255 comparadores, e um conversor de dez bits requer 1023
comparadores.

Os conversores flash estão normalmente disponíveis em unidades de dois a


oito bits, e a maioria dos fabricantes também oferece unidade de nove e dez
bits.

Para entender o princípio de operação, descreve-se o funcionamento do


conversor flash de três bits, a fim de limitar o circuito a um tamanho razoável.
Uma vez entendido o conversor de três bits, será fácil entender a idéia básica
para um conversor flash com um número maior de bits.
ADCs Flash
EXEMPLO

Tempo de conversão, tc

O ADC flash não usa sinal de clock. As


conversões são realizadas continuamente.
Bibliografia Básica
• TOCCI, R. J., WIDMER, N. S., MOSS, G. L.
Sistemas Digitais – Princípios e Aplicações. 11
ed., Editora Pearson, 2011.

• BRUSAMARELLO, V. e BALBINOT, Instrumentação e


Fundamentos de Medidas. Ed. LTC, Vol. 1, 2ª ed., 2006.

• PRAÇA, P. P., Notas de Aula de Eletrônica Digital. Departamento de


Engenharia Elétrica, Universidade Federal do Ceará, 2013.
32

Você também pode gostar