Você está na página 1de 24

UNIVERSIDADE FEEVALE

MURILO MELERO FESSLER


JOS ADRIANO MARTINS

GERADOR DE SINAIS DE CORRENTE E TENSO

Disciplina: Eletrnica III


Prof.: Csar David Paredes Crovato

Novo Hamburgo
2016

SUMRIO

INTRODUO..............................................................................................................3
1 FUNDAMENTAO TERICA.................................................................................4
1.1 Oscilador de Ponte de Wein.............................................................................4
1.2 Defasador...........................................................................................................5
2 PROJETO..................................................................................................................5
2.1 Especificaes...................................................................................................5
2.2 Componentes Utilizados...................................................................................6
2.2.1 LTC6240 SINGLE CMOS OPAMPS..........................................................6
2.2.2 PA85 HIGH VOLTAGE POWER OPAMP..................................................6
2.3 Desenvolvimento do Circuito...........................................................................6
2.4 Testes de Operao.........................................................................................10
CONCLUSO.............................................................................................................13
REFERNCIAS BIBLIOGRFICAS..........................................................................15
ANEXO A GERADOR DE TENSO........................................................................16
ANEXO B GERADOR DE CORRENTE..................................................................17

INTRODUO

O presente trabalho tem como objetivo desenvolver um sistema gerador de


sinais de tenso e corrente independentes.
Um gerador de sinais pode gerar diversas formas de onda em sua sada:
senide, quadrada, triangular, etc. Alm disso, possvel construir sinais de
qualquer frequncia e amplitude, dependendo de qual for a sua aplicao.
A gerao de sinais muito importante no ramo da eletrnica. Atravs desta,
possvel simular o comportamento de circuitos cujo funcionamento varia com a
frequncia, como por exemplo, os integradores. Com eles tambm possvel
simular as especificaes de um amplificador operacional, como o bandwidth. Alm
do uso de sinais em telecomunicaes para criao de portadoras.

1. FUNDAMENTAO TERICA
1.1. Oscilador de Ponte de Wien.
um oscilador simples e muito utilizado para gerao de sinais em baixas
frequncias. Ele capaz de fornecer um sinal senoidal a partir de um sinal DC com
baixssima distoro. Este tipo de osciladores tornaram-se clssicos devido sua
simplicidade.
A anlise do circuito oscilador Ponte Wien ser feita em trs etapas, vide
Figura 1. No primeiro circuito da figura, o ganho

A=

VP

adicionado uma malha de realimentao e o sinal


VS

VS
R
=1+ b .
VP
Ra

proveniente da sada

VP
ZP
=
. Assim o ganho de malha
V S (Z P + Z S )

conforme a relao

No segundo

A ( jw ) ( jw )

dado por:
Rb
ZP
Ra (Z P +Z S)

( )

A ( jw ) ( jw )= 1+

Pelo

terceiro

correspondem a

circuito,

z p=R/

as

(1.1.1)

impedncias

[ ]

em:
1+
A ( jw ) ( jw )=

Rb
Ra

3+ j (wRC

(1.1.2)

[ ]

1
1
e z s=R+
jwC
jwC

1
)
wRC

da

malha

de

realimentao

. Substituindo-as em 1.1.1 resulta

Portanto, para que o ganho de malha seja um nmero real (fase nula)
necessrio

w 0 RC =1/w0 RC . Esta condio ocorre na frequncia

w 0=

1
RC

resultando em:
Rb
Ra
3

1+
A ( jw 0 ) ( jw 0 )=

(1.1.3)

Assim, para um ganho de malha unitrio, necessrio

Note que p
A=3

f 0=

VP

ampliado por trs

A=

Rb
=2.
Ra

VS
R
=1+ b . O valor do ganho
VP
Ra

est relacionado com o ganho da rede seletiva de frequncias quando

1
.
2 RC

Figura 1. Circuito Oscilador Ponte de Wien.

Uma condio essencial para que o circuito oscile que o ganho deve ser
igual a 3, de acordo com a frmula

A=

VS
R
=1+ b . Como o circuito opera no limite
VP
Ra

da estabilidade, necessrio ajustar precisamente o valor de


funcionar da maneira esperada.

Ra

para o projeto

A implementao direta do circuito da Figura 1 - TERCEIRO no possvel


devido dificuldade de se manter um ganho constante igual a trs. Como exemplo,
na Figura 2 so apresentados osciladores com condies de ganho diferentes e na
Figura 3 o resultado da simulao. Conforme pode-se observar, para um ganho
menor que trs, a oscilao amortecida e para um ganho maior que trs a
amplitude aumenta at atingir o limite de excurso do sinal de sada do amplificador
operacional.
Assim, qualquer alterao no ganho causa um amortecimento ou uma
saturao no sinal de sada.

Figura 2. Oscilador de Ponte Wien para diferentes condies de Ganho.

Figura 3. Resultados da simulao dos circuitos da Figura 2.

A introduo de um controle de ganho conforme ilustrado na figura 4 uma


possvel soluo. A resistncia

Rb

de diodos e duas resistncias,

do circuito anterior consiste, agora, por um par


Rb 1

Rb 2 . Supondo os diodos cortados,

Rb=R b 1

e o ganho do circuito igual a

ganho, a amplitude do sinal em

VS

A=1+

Rb
=3,1 . Para este valor de
Ra

tende a aumentar levando os diodos

gradualmente, e alternadamente, para a conduo. Com a conduo dos diodos, o


valor de

Rb

diminui devido a presena de

Rb 2

em paralelo com

Rb 1 e o

circuito tende a se estabilizar em um nvel de conduo dos diodos tal que o ganho
fique igual a trs. Note que, desconsiderando a queda de tenso sobre os diodos,
Rb=R b 1 / R b 2 e o ganho corresponde a

A=1+

Rb
=2,9 .
Ra

( )

Figura 4. Circuito Oscilador com estabilizao do ganho e o resultado da simulao.

1.2. Defasador
Um defasador um circuito que produz uma diferena de fase entre o sinal de
entrada e o de sada. A Figura 5 mostra o esquema de um defasador de fase de 0
at 180. O clculo do ngulo realizado atravs da seguinte frmula:
2 fRC
( )
=2 arctan

Figura 5 Esquema de um defasador de fase de 0 a 180

2. PROJETO
2.1 Especificaes
Construir um sistema gerador de sinais de tenso e corrente independentes,
ou seja, 1 canal para tenso, e 1 canal para corrente.
Para o canal de tenso ter trs senides sobrepostas, com frequncia,
amplitude, e fase que possam ser ajustveis. As frequncias que sero ajustveis
ter uma faixa de 40Hz at 2Khz. A amplitude ser de 0 Vrms at 120 Vrms, ter um
erro de 0.1% na faixa de 60 V rms at 120 Vrms. A fase ajustvel de 0 a 360 graus.
Para o canal de Corrente ter trs senides sobrepostas, com frequncia,
amplitude e fase que possam ser ajustveis. As frequncias que sero ajustveis
ter uma faixa de 40Hz at 2Khz. Com amplitude de 0 Arms at 5 Arms, ter um erro
de 0.1% na faixa de 2 Arms at 5 Arms. A fase ajustvel de 0 a 360 graus.
2.2 Componentes Utilizados

No desenvolvimento do projeto foram utilizados diversos componentes


eletrnicos. Alm de resistores e capacitores, foram utilizados tambm alguns
amplificadores operacionais.
2.2.1 LTC6240 SINGLE CMOS OPAMPS
- Input Bias Current: 0.2pA (tpico) e 1pA (mximo);
- Low Offset Voltage: 125uV (mximo);
- Low Offset Drift: 2,5uV/oC (mximo);
- Gain Bandwith Product: 18MHz;
- Output Swing Rail-to-Rail;
- H-grade Temperature Range: -40oC a 125oC;
- Settling Time: 1100ns >> 909,091KHz.

2.2.2 PA85 HIGH VOLTAGE POWER OPAMP


- High Voltage: 450V
- High Slew Rate: 1000V/us
- High Output Current: 200mA
- Bias Current: 5 pA
- Bias Current vs. Supply: 0.01 pA/V

2.3 Desenvolvimento do Circuito


O estudo das solues que seriam utilizados para cumprir os critrios de
projeto iniciou com o desenvolvimento de dois diagramas em blocos do circuito,
como pode ser visto nas Figuras 4 e 5 abaixo.

Na Figura 4 temos o diagrama em blocos do circuito gerador de tenso. O


primeiro estgio o oscilador em ponte de Wien. Aps, esse sinal transferido para
dois defasadores distintos que defasam o sinal. Aps, os trs sinais resultantes so
somados e transferidos para a ltima etapa, que responsvel pela parte de
potncia e por dar o ganho de tenso no sinal gerado anteriormente. A ltima etapa
no pode ser testada corretamente, pois no foi possvel utilizar o modelo spice do
PA85 dentro do software LTSpice. Logo, utilizamos o LTC6240 no lugar do PA85,
mas utilizando as respectivas condies do mesmo.

Figura 4 Diagrama em blocos do gerador de tenso

Na Figura 5 temos o diagrama em blocos do circuito gerador de corrente. O


primeiro estgio o oscilador em ponte de Wein. Aps, esse sinal transferido para
dois defasadores distintos que defasam o sinal. Cada um dos trs sinais passa
ento por um estgio de potncia e ganho de sinal e aps sua tenso rebaixada
utilizando um transformador.
S foi possvel testar o correto funcionamento do circuito at a etapa do
defasador. Como j foi citado acima, no foi possvel simular o componente PA85. J
a etapa do somador no foi possvel implementar, pois no encontramos nenhuma
soluo adequada para realizar essa tarefa, visto que se trata de um circuito que
utiliza correntes elevadas.

Figura 5 Diagrama em blocos do gerador de corrente

Na Figura 6 temos o oscilador de ponte de Wein, que responsvel por gerar


o sinal senoidal com amplitude e frequncia variveis. O ajuste do ganho feito
atravs da variao dos resistores do amplificador inversor que est no final do
circuito. importante salientar tambm que, por causa da sua topologia, o circuito
demora alguns segundos pra iniciar a oscilao.

Figura 6 Circuito oscilador

J o ajuste da frequncia realizado atravs do ajuste simtrico dos


resistores R5 e R6, de acordo com a equao

R=

1
, onde R5 e R6 R e o
2 C f o

capacitor C fixado em 100nF. Abaixo encontram-se alguns valores de R5 e R6.


FREQUNCIAS (Hz)
R5 e R6
()

40

60

600

1000

2000

39788,74

26425,82

2552,58

1491,54

695,77

Tabela 1 Tabela de valor dos resistores

Na Figura 7 temos o circuito defasador. Como podemos ver, ele dividido em


duas partes: uma o defasador fixo e uma varivel. Essa soluo foi utilizada, pois
um dos critrios do projeto era o ajuste de defasagem ser de 0 a 360 graus. Caso o
ngulo de defasagem seja menor que 180 graus, s o primeiro circuito utilizado.
Caso a defasagem seja maior, ambos os circuitos necessitam ser utilizados em
srie. Na Tabela 2 temos o ngulo de defasagem para alguns valores de R14
conhecidos.

Figura 7 Circuito defasador

R14 ()
2M

ngulo de
Defasagem
Freq = 2 kHz
- 0,045

ngulo de
Defasagem
Freq = 1 kHz
- 0,091

ngulo de
Defasagem
Freq = 600 Hz
- 0,151

250k
10k
2k
1k
800
400
10

- 0,364
- 9,099
- 43,394
- 77,023
- 89,696
- 126,627
- 178,56

- 0,729
- 18,086
- 77,023
- 115,716
- 126,627
- 151,784
- 179,28

- 1,215
- 29,71
- 105,96
- 138,68
- 146,43
- 162,84
- 179,56

Tabela 2 Relao entre o valor do resistor e o ngulo de defasagem

Para somar as trs senides resultadas do Gerador de Tenso foi necessrio


utilizar um somador de tenso com amplificador operacional. O circuito utilizado
pode ser visto na Figura 8. Os resistores R20 e R21 so responsveis pelo ganho no
circuito, onde Av = 1 + R20/R21. O resistor de 100M utilizado em R21 foi pra garantir
que o ganho do somador fosse o mais prximo de 1.

Figura 8 Circuito Somador

2.4 Testes de Operao


Inicialmente foram realizados vrios testes com o oscilador de onda senoidal
gerando vrias frequncias distintas. As formas de onda geradas podem ser vistas
nas Figuras 9, 10 e 11.

Figura 9 Onda senoidal de 10 Hz gerado pelo oscilador

Figura 10 Onda senoidal de 60 Hz gerado pelo oscilador

Figura 11 Onda senoidal de 4 KHz gerado pelo oscilador

Ao fazer a simulao das frequncias citadas acima, tambm foram


realizados a medida da tenso RMS da senide e tambm foi gerada a
Transformada Rpida de Fourier (FFT), ambos com o auxlio do software LTSpice.
Com a FFT, possvel analisar a Distoro Harmnica Total (DHT) da senide. Os
resultados encontrados podem ser vistos na Tabela 3.

10

FREQUNCIAS (Hz)
60
600
1000

2000

DHT(%)

5,41

4,278

4,087

4,738

4,2

Tabela 3 Distoro harmnica de senides com frequncias distintas

Nas Figuras 12, 13 e 14 podemos ver o resultado na anlise da FFT para as


frequncias de 10Hz, 60Hz e 2KHz, respectivamente.

Figura 12 Anlise da FFT da senide com frequncia de 10Hz

Figura 13 Anlise da FFT da senide com frequncia de 60Hz

Figura 15 Anlise da FFT da senide com frequncia de 2KHz

Como pode ser visto na Tabela 3, os valores da Distoro Harmnica total,


nas sete frequncias testadas, ficaram na faixa de 3,5 5,0 %. Esses valores no se
enquadram dentro da faixa de erro de 0,1%, que era um dos critrios do projeto.
Foram realizados alguns testes com outros tipos de geradores de onda e em
nenhum dos casos a DHT ficou menor que 0,1%.
Os circuitos finais que foram desenvolvidos podem ser vistos nos Anexos A e
B.

CONCLUSO

O desenvolvimento do presente trabalho exigiu muito esforo a fim de


compreender a ideia bsica do projeto e buscar solues para atender os critrios
estabelecidos. Muitos resultados no saram conforme o esperado, o que contribuiu
para que o trabalho no pudesse ser concludo conforme as especificaes dadas.
Em termos gerais, obtivemos um bom funcionamento do oscilador em ponte
de Wein, do defasador e do somador. Ambos os circuitos se comportaram conforme
o esperado, em especial o oscilador, que no apresentou grandes distores em
toda a faixa de frequncia do projeto. O defasador teve um pequeno problema que
no pode ser explicado. Ao variar o ngulo da defasagem, ocorriam pequenas
variaes na amplitude do sinal de sada se comparado ao de entrada. Em relao
especificao do projeto, no foi possvel medir o erro da amplitude, que foi fixado
em 0,05% na faixa de 50 a 100Vrms. Essa medida acabou sendo deixada de lado e
no houve mais tempo hbil de dirimir essa dvida com o professor.
Em relao ao gerador de tenso, o grande problema foi a questo da
amplitude de 0Vrms at 120Vrms. Inicialmente pensou-se em utilizar um circuito
amplificador de potncia utilizando MOSFETs. Mas verificou-se que o projeto se
tornaria muito difcil de executar dessa forma. Ento foi utilizado o amplificador
operacional de potncia PA85. Porm, no foi possvel simular esse componente no
LTSpice pois no conseguimos atribuir o modelo spice dele a um componente
gerrico no software.
No circuito gerador de corrente tambm houve alguns problemas. A questo
da impossibilidade de simular o componente PA85 foi um deles. Alm disso, no
conseguimos encontrar nenhuma alternativa pra somar os trs sinais de tenso de
amplitude alta (na faixa de 120Vrms).
Analisando todos os comentrios citados at ontem, podemos concluir que
muitas melhorias so necessrias no projeto para o mesmo cobrir efetivamente toda
a especificao inicial dele. Uma melhoria interessante seria projetar um

amplificador de tenso e de corrente com MOSFETS, que poderiam proporcionar um


sinal de sada de elevada tenso e corrente. Alm disso, tambm seria importante
um estudo mais aprofundado de como simular um transformador no software
LTSpice, visto que a simulao que foi proposta no respondeu da maneira
esperada.
Enfim, o desenvolvimento do presente trabalho foi muito importante para
adquirir novos e reforar os conhecimentos sobre amplificadores operacionais
obtidos em sala de aula.

REFERNCIAS BIBLIOGRFICAS

DATASHEET
PA85.
Disponvel
em:
<http://www.apexanalog.com/wpcontent/uploads/2012/10/PA85U_R.pdf >. Acesso em: 15 de novembro de 2012.
DATASHEET
LTC6240.
Disponvel
em:
<http://cds.linear.com/docs/Datasheet/624012fe.pdf>. Acesso em: 15 de novembro
de 2012.
Amplificadores
Operacionais
como
osciladores.
Disponvel
em:
<http://www.clubedaeletronica.com.br/Eletronica/PDF/AMPOP/Amp-OP%20V%20%20osciladores.pdf>. Acesso em: 9 de novembro de 2012.
Transformadores. Disponvel em: <http://www.fag.edu.br/professores/ederson/Eletr
%F4nica/Transformadores%20El%E9tricos.pdf>. Acesso em: 19 de novembro de
2012.
Aplicaes Lineares com amplificadores operacionais. Disponvel
<http://www.dee.ufcg.edu.br/~gutemb/ELETRONICA_Experimento_Guia
%202_2009_2.pdf>. Acesso em: 19 de novembro de 2012.

em:

ANEXO A GERADOR DE TENSO

ANEXO B GERADOR DE CORRENTE