Você está na página 1de 29

RELATÓRIO DE

PRÁTICA LABORATORIAL

ALUNO: Lucas Cesar de Oliveira RA: 1133278


PÓLO: Uberlândia
CURSO: Engenharia Elétrica ETAPA: 6
DATA:04.12.2021 CARGA HORÁRIA:
DISCIPLINA: Pratica de eletrônica Digital
PROFESSOR: Lucio Rogerio Junior

QUADRO DESCRITIVO DE PRÁTICA

PRÁTICA LABORATORIAL Nº: 05 C.H.: DATA:

INTRODUÇÃO:

Nesta prática, o experimento se baseia em contadores assíncronos do tipo crescente através de circuitos
flip-flops JK.
Na Tabela 1, pode-se observar o funcionamento de circuitos multivibradores do tipo flip-flops JK. Ainda
na Tabela 1, tem-se que a saída do flip-flop sofre alteração devido a combinação de bits de entrada J e
K.
Tabela 1 – Tabela de saída de um flip-flop JK.

J K CLK SAÍDA
0 0 ↑ Q = sem alteração
0 1 ↑ Q=0
1 0 ↑ Q=1
1 1 ↑ Q = comuta
Fonte: Tabela criada pelo autor.

Desta forma, na Tabela 2 são apresentados flip-flops com set e reset.


Tabela 2 – Tabela de Set e Reset de um flip-flop JK.

SET RESET SAÍDA


0 0 Q = sem alteração
0 1 Q=0
1 0 Q=1
1 1 INVÁLIDA
Fonte: Tabela criada pelo autor.

Na Tabela 2, pode-se ver que as entradas set e reset são entradas que não dependem do sinal de clock
para agir na saída do flip-flop. Esses flip-flops são circuitos sequenciais onde o estado lógico de saída é
baseado na borda de subida ou descida do sinal de clock.
É por meio dos flip-flops que são construídos circuitos de lógica sequencial, como os contadores
apresentados nesta prática. A finalidade de um contador assíncrono é alterar a saída de modo não
sincronizado e na Figura 1, tem-se um contador assíncrono.
Figura 1 – Modelo de contador assíncrono.

Figura 1 – Contador assíncrono de sequência crescente com flip-flop J-K

Fonte: Figura retirada de https://www.electricalelibrary.com/2017/11/22/contadores-digitais/

OBJETIVOS:

Nesta prática o objetivo é apresentar um contador assíncrono com flip-flop JK por meio do software
Proteus e observar o comportamento das saídas dos flip-flops e a sequência da contagem indicada no
roteiro.

MATERIAL:

Com base no roteiro, alguns equipamentos serão utilizados nesta prática, são eles:
Tabela 3 – Equipamentos necessários para a correta implementação e validação do contador assincrono.

Item Quantidade Descrição


1 1 Computador de uso geral
2 1 Software Proteus
Fonte: Tabela criada pelo autor.
METODOLOGIA:

Para a construção desta prática, serão necessárias algumas etapas. A primeira etapa se constitui na
construção do circuito contador assíncrono de 4 bits, que pode ser visualizado na Figura 2. A segunda
etapa é colocar em nível lógico alto os pinos conectados de set e reset. A terceira etapa é regular a
frequência do clock para 1 Hz e a quarta etapa simular o circuito.
As perguntas abaixo devem ser respondidas com base na observação da prática.
Figura 2 – Contador assíncrono de 4 bits por meio de flip-flop JK.

Fonte: Figura criada pelo autor.

A quinta etapa é o preenchimento da Tabela 4 com base na simulação.


Tabela 4 – Registro de bits para o contador assíncrono de 4 bits.

D C B A DECIMAL

Fonte: Tabela criada pelo autor.

A quinta etapa é responder as perguntas com base na simulação realizada.


a) Altere o sinal lógico conectado nos pinos de set para 0 e observe o que acontece com a contagem
b) Altere o sinal lógico conectado nos pinos de reset para 0 e observe o que acontece com a
contagem
c) Considerando o intervalo de contagem encontrado durante a simulação do circuito, informe qual
é o LED que representa o Bit mais significativo (MSB) e qual é o LED que representa o Bit menos
significativa.
d) Se fosse necessário realizar uma contagem de 0 a 31, o que deveria ser realizado no circuito para
possibilitar está nova condição? Implemente sua sugestão no circuito e verifique na simulação.
e) Qual é a função dos resistores ligados em série com os LEDs indicadores dos Bits?
f) O que aconteceu com a contagem ao mudar o estado lógico dos LOGICSTATEs. Diga qual é a
função dos pinos S e R do Flip-Flop e porquê da utilização de um círculo ligado as estas portas?
g) O flip-flop J-K utilizado na simulação representa outro flip-flop quando possui entradas em
curto-circuito. Qual é este flip-flop?

RESULTADOS E DISCUSSÃO:

Através do que foi apresentado na metodologia, a Tabela 5 deve ser preenchida.


Tabela 5 – Registro de bits para o contador assíncrono de 4 bits.

D C B A DECIMAL
0 0 0 0 0
0 0 0 1 1
0 0 1 0 2
0 0 1 1 3
0 1 0 0 4
0 1 0 1 5
0 1 1 0 6
0 1 1 1 7
1 0 0 0 8
1 0 0 1 9
1 0 1 0 10
1 0 1 1 11
1 1 0 0 12
1 1 0 1 13
1 1 1 0 14
1 1 1 1 15
Fonte: Tabela criada pelo autor.

Deve, também, responder as perguntas apresentadas no roteiro.


a) Altere o sinal lógico conectado nos pinos de set para 0 e observe o que acontece com a contagem
 Sendo 0 o valor aplicado aos pinos de set, os leds serão acendidos já que todos os pinos
apresentarão valor de 1, automaticamente, como na Figura 3.
Figura 3 – pino de set em nível lógico baixo.

Fonte: Figura criada pelo autor.

b) Altere o sinal lógico conectado nos pinos de reset para 0 e observe o que acontece com a
contagem
 Sendo 0 o valor aplicado aos pinos de reset, todos os leds serão desligados até que o valor de 0
seja alterado, como na Figura 4.

Figura 4 – pino de reset em nível lógico baixo.

Fonte: Figura criada pelo autor.

c) Considerando o intervalo de contagem encontrado durante a simulação do circuito, informe qual


é o LED que representa o Bit mais significativo (MSB) e qual é o LED que representa o Bit menos
significativa.
 O bit menos significativo é o led A e o bit mais significativo é o led D.
d) Se fosse necessário realizar uma contagem de 0 a 31, o que deveria ser realizado no circuito para
possibilitar está nova condição? Implemente sua sugestão no circuito e verifique na simulação.
 Pode-se inserir mais um flip-flop JK para que a contagem seja de 0 a 31, como na Figura 5.
Figura 5 – Contador assíncrono adaptado para 5 bits flip-flop J-K

Fonte: Figura criada pelo autor.

e) Qual é a função dos resistores ligados em série com os LEDs indicadores dos Bits?
 Apresentam função de limitar a corrente para que os leds não queimem.
f) O que aconteceu com a contagem ao mudar o estado lógico dos LOGICSTATEs. Diga qual é a
função dos pinos S e R do Flip-Flop e porquê da utilização de um círculo ligado as estas portas?
 Ao ativar os pinos de set e reset no mesmo momento, observa-se que a saída não é válida, já que
aciona qualquer led, como mostra a Figura 6.

Figura 6 – pino de reset e set em nível lógico baixo.

Fonte: Figura criada pelo autor.

g) O flip-flop J-K utilizado na simulação representa outro flip-flop quando possui entradas em
curto-circuito. Qual é este flip-flop?
 Esse flip-flop é o tipo D.
CONCLUSÃO:

Esta prática possibilitou a construção de um contador assíncrono, tipo flip-flop JK com objetivo de
acender leds com base na visualização da contagem. Pode-se analisar que para entregar contagens
maiores pode-se utilizar mais flip-flops e aumentar a capacidade de contagem.

REFERÊNCIAS BIBLIOGRÁFICAS:

IDOETA, I. V.; CAPUANO, F. G. Elementos de eletrônica Digital – 35ª Ed. 2003. Érica – São Paulo –
SP - ISBN: 8571940193
TOCCI, R. J.; WIDMER, N. S. Sistemas Digitais: Princípios e Aplicações – 7ª Ed. 1998. LTC Editora
– Rio de Janeiro – RJ
RELATÓRIO DE
PRÁTICA LABORATORIAL

ALUNO: Lucas Cesar de Oliveira RA: 1133278


PÓLO: Uberlândia
CURSO: Engenharia Elétrica ETAPA: 6
DATA:04.12.2021 CARGA HORÁRIA:
DISCIPLINA: Pratica de eletrônica Digital
PROFESSOR: Lucio Rogerio Junior
QUADRO DESCRITIVO DE PRÁTICA

PRÁTICA LABORATORIAL Nº: 06 C.H.: DATA:

INTRODUÇÃO:

Esta prática consiste em construir contadores assíncronos de sequência truncada, que através de um
contador BCD realiza contagem de 0 a 9 para ser automaticamente reiniciado. Também será analisado
um decodificador para display de 7 segmentos para visualização da contagem. Na Figura 1, tem-se o
circuito digital contador BCD crescente em modo assíncrono.
Figura 1 – Circuito digital contador BCD crescente em modo assíncrono.

Fonte: Figura criada pelo autor.


Analisando a Figura 1, observa-se que o contador BCD é capaz de contar de 0000 a 1001, pode-se
também se referir como 0 a 9. Ao passar para 10, descrito por 1010, a porta NAND reinicia os flip-flops
JK por meio dos pinos de reset.
Abaixo, tem-se a Tabela Verdade da porta NAND e com isso verifica-se que quando a saída de NAND
for 0, há um reset nos flip-flops.
Tabela 1 – Tabela verdade da porta lógica NAND.

B A Y
0 0 1
0 1 1
1 0 1
1 1 0
Fonte: Tabela criada pelo autor.

Para que a saída seja 0, todas as entradas da NAND precisam ser 1 e quando o objetivo é fazer com que
seja reiniciado em 1010, deve-se conectar os bits de 1 (do número 1010) na entrada da porta NAND.

OBJETIVOS:

Esta prática tem como objetivo construir um contador assíncrono com base em flip-flops JK de
sequência que conta de 0 a 9 a partir do sistema BCD para visualizar informações em um display de 7
segmentos.

MATERIAL:

Com base no roteiro, alguns equipamentos serão utilizados nesta prática, são eles:
Tabela 2 – Equipamentos necessários para a correta implementação e validação do contador BCD assincrono

Item Quantidade Descrição


1 1 Computador de uso geral
2 1 Software Proteus
Fonte: Tabela criada pelo autor.

METODOLOGIA:

Para a construção desta prática, serão necessárias algumas etapas. A primeira etapa se constitui na
construção do circuito contador assíncrono BCD, a segunda etapa é simular o circuito e a terceira
consistem em responder as perguntas com base na simulação.
As perguntas abaixo devem ser respondidas com base na observação da prática.
a) Com a chave SW fechada, verifique os valores gerados pela contagem, observando o estado de
cada entrada do decodificador (ABCD) e os valores mostrados no display de 7 segmentos.
b) Com a chave SW aberta, verifique os valores gerados pela contagem, observando o estado de
cada entrada do decodificador (ABCD) e os valores mostrados no display de 7 segmentos.
c) De acordo com o funcionamento do circuito, qual é a função da porta NAND no circuito? Diga
porque o resistor R1 é necessário na saída da porta?
d) Com a chave SW aberta, o que aconteceu com contagem? Os valores mostrados no display de 7
segmentos foram diferentes da contagem com a chave SW fechada? Se sim, porque isto aconteceu?
e) Se fosse necessário realizar uma contagem de 0 a 7, qual seria a modificação necessária no
circuito? Realize esta modificação no circuito e simule seu funcionamento.
f) Altere o valor do LOGICSTATE ligado a entrada LT do decodificador 74LS78 e veja o que
acontece com os valores de saída do decodificador.
g) O que aconteceu com a contagem ao mudar o estado lógico do LOGICSTATE ligado ao pino
LT do decodificador 74LS48?
h) Altere também o valor do LOGICSTATE ligado a entrada BI/RBO do decodificador 74LS78 e
veja o que acontece com os valores de saída do decodificador.
i) Explique o que aconteceu com a contagem ao mudar o estado lógico do LOGICSTATE ligado
ao pino BI/RBO do decodificador 74LS48?

RESULTADOS E DISCUSSÃO:

As perguntas abaixo devem ser respondidas com base na observação da prática.


a) Com a chave SW fechada, verifique os valores gerados pela contagem, observando o estado de
cada entrada do decodificador (ABCD) e os valores mostrados no display de 7 segmentos.
 Ao fechar a chave SW, o display apresenta uma contagem crescente que vai de 0 a 9, sendo
reiniciado depois do 9.
b) Com a chave SW aberta, verifique os valores gerados pela contagem, observando o estado de
cada entrada do decodificador (ABCD) e os valores mostrados no display de 7 segmentos.
 Ao abrir a chave SW, a contagem apresentada é de 0000 a 1111, sendo que em 1010, o display
não mais apresentará números decimais.
Figura 2 – Circuito de contador assíncrono de 4 bits com chave aberta.

Fonte: Figura criada pelo autor.

 Percebe, então, que com a chave aberta a imagem do display não possui significado, tendo em
vista que o decodificador de 7 segmentos não faz leitura de números acima do 9.
c) De acordo com o funcionamento do circuito, qual é a função da porta NAND no circuito? Diga
porque o resistor R1 é necessário na saída da porta?
 Ao atingir 1010, a porta NAND reinicia a contagem e o display apresenta contagem crescente
de 0000 a 1001, ou seja, de 0 a 9.
d) Com a chave SW aberta, o que aconteceu com contagem? Os valores mostrados no display de 7
segmentos foram diferentes da contagem com a chave SW fechada? Se sim, porque isto aconteceu?
 A porta NAND jamais reiniciará os flip-flops com a chave aberta, pois o display não consegue
visualizar nada além de 0000 a 1001.
e) Se fosse necessário realizar uma contagem de 0 a 7, qual seria a modificação necessária no
circuito? Realize esta modificação no circuito e simule seu funcionamento.
 A modificação necessária no circuito seria inserir uma porta inversora no bit significativo, nesse
caso é a saída do flip-flop U1A para se tornar um nível lógico mais baixo para reiniciar a contagem em
1000, dessa forma faz com que a contagem aconteça entre 0000 e 01111.

Figura 3 – Contador assíncrono de sequência de 0 a 7.


Fonte: Figura criada pelo autor.

f) Altere o valor do LOGICSTATE ligado a entrada LT do decodificador 74LS78 e veja o que


acontece com os valores de saída do decodificador.
 Alterando o valor do LOGICSTATE ligado a entrada LT, observa-se que as saídas do
decodificador demonstram ter nível alto nos seus pinos, fazendo com que todos os 7 segmentos do
display sejam acionados.

Figura 4 – Pino LT em ‘0’.

Fonte: Figura criada pelo autor.

g) O que aconteceu com a contagem ao mudar o estado lógico do LOGICSTATE ligado ao pino
LT do decodificador 74LS48?
 O decodificador 74LS48 nos faz perceber que o pino LT apresenta função de examinador dos
segmentos do display de 7 segmentos, sendo essa um exame apropriado para verificar se não existe
algum led com problemas no display.
h) Altere também o valor do LOGICSTATE ligado a entrada BI/RBO do decodificador 74LS78 e
veja o que acontece com os valores de saída do decodificador.
 Alterando o pino BI/RBO para 0, observa-se que as saídas do decodificador 74LS48 são
mantidas em 0, como na Figura 5.

Figura 5 – Pino BI/RBO em ‘0’.

Fonte: Figura criada pelo autor.

i) Explique o que aconteceu com a contagem ao mudar o estado lógico do LOGICSTATE ligado
ao pino BI/RBO do decodificador 74LS48?
 O decodificador 74LS48 mostra que todas as saídas ficarão em nível baixo, fornecendo 0 em
todos os segmentos do display.

CONCLUSÃO:

Através do estudo desta prática, seguindo o roteiro, observou-se o modo de operação dos contadores
assíncronos de sequência truncada, fazendo com que ao criar um contador BCD, pode contar de 0 a 9,
com reinicialização automática.
Todos esses procedimentos e alteração foram feitos com base na lógica combinacional vista no momento
em que a porta NAND é acionada, ou seja, percebe-se ser factível fazer uma contagem truncada em
várias sequências apenas alterando a lógica reset.
REFERÊNCIAS BIBLIOGRÁFICAS:

IDOETA, I. V.; CAPUANO, F. G. Elementos de eletrônica Digital – 35ª Ed. 2003. Érica – São Paulo –
SP - ISBN: 8571940193
TOCCI, R. J.; WIDMER, N. S. Sistemas Digitais: Princípios e Aplicações – 7ª Ed. 1998. LTC Editora
– Rio de Janeiro – RJ
RELATÓRIO DE
PRÁTICA LABORATORIAL

ALUNO: Lucas Cesar de Oliveira RA: 1133278


PÓLO: Uberlândia
CURSO: Engenharia Elétrica ETAPA: 6
DATA:04.12.2021 CARGA HORÁRIA:
DISCIPLINA: Pratica de eletrônica Digital
PROFESSOR: Lucio Rogerio Junior
QUADRO DESCRITIVO DE PRÁTICA

PRÁTICA LABORATORIAL Nº: 07 C.H.: DATA:

INTRODUÇÃO:

Nesta prática serão abordados comportamento e construção de contadores assíncronos BCD


decrescentes com uso de circuitos flip-flops JK, como pode ser visualizado na Figura 1.
Figura 1 – Circuito de contador assíncrono BCD decrescente.

Fonte: Figura criada pelo autor.


O contador tem seu início em 0000, sendo o próximo número 1001 e dessa forma se mantém até atingir
000. Na Figura 1 pode-se verificar que para o circuito reiniciar a contagem ao atingir o número 9, os
pinos de set dos flip-flops U1A e U2B são curto-circuitados à saída da porta NAND U3A, enquanto que
os pinos de reset dos flip-flops U1B e U2A são curto-circuitados a saída da porta NAND U3A, fazendo
com que a contagem seja reiniciada ao atingir 1001, ou 9.

OBJETIVOS:

Esta prática tem como objetivo a construção de um contador assíncrono BCD através de circuitos flip-
flops JK simulados no software Proteus, para visualizar a contagem decrescente por meio de um display
com 7 segmentos.

MATERIAL:

Com base no roteiro, alguns equipamentos serão utilizados nesta prática, são eles:
Tabela 1 – Equipamentos necessários para a correta implementação e validação do contador BCD assincrono decrescente.

Item Quantidade Descrição


1 1 Computador de uso geral
2 1 Software Proteus
Fonte: Tabela criada pelo autor.

METODOLOGIA:

Para a construção desta prática, serão necessárias algumas etapas. A primeira etapa se constitui na
construção do circuito contador assíncrono BCD, a segunda etapa é simular o circuito e a terceira
consistem em responder as perguntas com base na simulação.
As perguntas abaixo devem ser respondidas com base na observação da prática.
a) Verifique os valores gerados pela contagem, observando o estado lógico das saídas dos Flip-
Flops e os valores mostrados no display de 7 segmentos.
b) A porta NAND quando está com nível lógico zero realiza a mudança do estado das saídas dos
Flip-Flops. Explique em que momento acontece esta mudança e qual é o valor em binário e decimal que
a porta NAND estabelece na contagem, no momento em que ela é habilitada.
c) Com a chave SW aberta, relate o que acontece com a contagem, observando o display de 7
segmentos. Os valores mostrados no display de 7 segmentos foram diferentes da contagem com a chave
SW fechada? Se sim, porque isto aconteceu?
d) Feche a chave SW novamente e remova o capacitor C1 do circuito. Depois disso, simule o
circuito novamente e verifique o que acontece com a contagem.
e) Ao retirar o capacitor C1, o que aconteceu com a contagem? Qual é a função do capacitor na
saída da porta NAND?
f) Diga o que mudou na configuração dos Flip-Flops do contador decrescente, comparado ao
circuito do contador crescente?

RESULTADOS E DISCUSSÃO:

As perguntas abaixo devem ser respondidas com base na observação da prática.


a) Verifique os valores gerados pela contagem, observando o estado lógico das saídas dos Flip-
Flops e os valores mostrados no display de 7 segmentos.
 Utilizando a Tabela 2, pode-se ver a sequência decrescente do contador assíncrono, sendo D uma
representação da saída de U1A, C uma representação da saída de U1B, B uma representação da saída
de U2A e A uma representação da saída de U2B, baseando-se na Figura 1.

Tabela 2 – Registro de contagem decrescente do contador BCD assíncrono.

D C B A DECIMAL
0 0 0 0 0
1 0 0 1 9
1 0 0 0 8
0 1 1 1 7
0 1 1 0 6
0 1 0 1 5
0 1 0 0 4
0 0 1 1 3
0 0 1 0 2
0 0 0 1 1
Fonte: Tabela criada pelo autor.

b) A porta NAND quando está com nível lógico zero realiza a mudança do estado das saídas dos
Flip-Flops. Explique em que momento acontece esta mudança e qual é o valor em binário e decimal que
a porta NAND estabelece na contagem, no momento em que ela é habilitada.
 Analisando a porta NAND por sua Tabela Verdade, verifica-se que essa porta terá valor de 0
quando as entradas estiverem em 1, sendo assim isso acontece quando o valor de todas as saídas dos
flip-flops é 1. A saída de NAND não será 1, devido a contagem reiniciar antes.
c) Com a chave SW aberta, relate o que acontece com a contagem, observando o display de 7
segmentos. Os valores mostrados no display de 7 segmentos foram diferentes da contagem com a chave
SW fechada? Se sim, porque isto aconteceu?
 Quando a chave SW é aberta, o que limitava o contador não é mais um empecilho, pois se tornará
um contador decrescente de 1111 a 0000.
 Isso acontece pela falta de condição de set e reset nos flip-flops, sendo que a lógica utilizada na
porta NAND fica isolada quando a chave está aberta.

Figura 2 – Circuito de contador assíncrono BCD decrescente com chave aberta.

Fonte: Figura criada pelo autor.

d) Feche a chave SW novamente e remova o capacitor C1 do circuito. Depois disso, simule o


circuito novamente e verifique o que acontece com a contagem.
 Ao remover o capacitor, o circuito não disponibiliza de tempo suficiente para reter a contagem
decrescente e por isso envia para o display uma informação que só apresenta 2 estágios, sendo 8 e 9 e
reinicialização em 0.
e) Ao retirar o capacitor C1, o que aconteceu com a contagem? Qual é a função do capacitor na
saída da porta NAND?
 Ao retirar o capacitor não há tempo, como informado no item anterior e a função do capacitor é
entregar um delay de atualização necessário para que as saídas dos flip-flops sejam atualizadas de modo
decrescente.
f) Diga o que mudou na configuração dos Flip-Flops do contador decrescente, comparado ao
circuito do contador crescente?
 Analisando o circuito da Figura 1, entende-se que a saída negada é conectada a entrada de clock
do flip-flop subsequente, e isso acontece com a contagem crescente, observa-se também uma mudança
no acionamento de set e reset dos flip-flops.

CONCLUSÃO:

Nesta prática, analisando o circuito apresentado na Figura 1, foi possível compreender como são
construídos contadores assíncronos BCD de sequência decrescente por meio de flip-flops JK e como se
comportam em configurações diferentes ou quando há remoção de algum componente do circuito, além
disso, foi possível realizar contagens e reiniciá-las com base em lógicas de set e reset.

REFERÊNCIAS BIBLIOGRÁFICAS:

IDOETA, I. V.; CAPUANO, F. G. Elementos de eletrônica Digital – 35ª Ed. 2003. Érica – São Paulo –
SP - ISBN: 8571940193
TOCCI, R. J.; WIDMER, N. S. Sistemas Digitais: Princípios e Aplicações – 7ª Ed. 1998. LTC Editora
– Rio de Janeiro – RJ
RELATÓRIO DE
PRÁTICA LABORATORIAL

ALUNO: RA:
PÓLO:
CURSO: ETAPA:
DATA: CARGA HORÁRIA:
DISCIPLINA:
PROFESSOR:

QUADRO DESCRITIVO DE PRÁTICA

PRÁTICA LABORATORIAL Nº: 08 C.H.: DATA:

INTRODUÇÃO:

Os estudos baseados nesta prática laboratorial apresentam contrução e comportamento de contadores


síncronos que têm como intuito controlar a rotação de motor, como demonstrado na Figura 1.
Figura 1 – Controle de sentido de rotação de um motor a partir do disparo obtido através de contadores síncronos.

Fonte: Figura criada pelo autor.

A Figura 1 apresenta um circuito onde há associação de contadores síncronos em cascata que possibilita
a contagem de 000 a 999, em uma escala decimal. Também são apresentados 3 displays que
correspondem aos valores das contagens de centena, dezena e unidade.
Tem-se, então, um contador síncrono integrado utilizando com o 4518 onde existem 3 pinos, sendo eles
CLK, E e MR como pinos de entrada e há também 4 pinos, sendo eles Q0, Q1, Q2 e Q3, como pinos de
saída. CLK é um pino de entrada onde receberá o sinal de clock, E é o pino de enable, enquanto MR é
o pino de reset para Q0 = Q1 = Q2 = Q3 = 0.

OBJETIVOS:

Esta prática tem como objetivo construir e analisar um contador síncrono que controle a rotação de um
motor e para qual lado se dará essa rotação.
MATERIAL:

Com base no roteiro, alguns equipamentos serão utilizados nesta prática, são eles:
Tabela 1 – Equipamentos necessários para a correta implementação do circuito proposto.

Item Quantidade Descrição


1 1 Computador de uso geral
2 1 Software Proteus
Fonte: Tabela criada pelo autor.

METODOLOGIA:

Para a construção desta prática, serão necessárias algumas etapas. A primeira etapa se constitui na
construção do circuito contador síncrono, a segunda etapa é simular o circuito e a terceira consistem em
responder as perguntas com base na simulação.
As perguntas abaixo devem ser respondidas com base na observação da prática.
a) Verifique os valores gerados pela contagem, observando o estado lógico das saídas dos
contadores e os valores mostrados nos displays de 7 segmentos.
b) Explique com suas palavras o modo de operação do motor de acordo com contagem do contador.
c) Verifique durante a simulação qual é a função dos pinos E e MR do contador 4518?
d) Qual é a função das portas NOR no circuito?
e) Porque cada contador síncrono (4518) sendo de 4 Bits não realiza a contagem de 0 a 15?
f) Se fosse necessária uma mudança no sentido de rotação do motor quando a contagem passasse
pelo valor 700, qual seria a mudança necessária no circuito?

RESULTADOS E DISCUSSÃO:

As perguntas abaixo devem ser respondidas com base na observação da prática.


a) Verifique os valores gerados pela contagem, observando o estado lógico das saídas dos
contadores e os valores mostrados nos displays de 7 segmentos.
 Observando a Figura 1, encontra-se um circuito de contagem crescente onde as atualizações
acontecem em tempos diferentes em cada um dos segmentos do display. Observa-se que no primeiro
display há um aumento nesse tempo de 1 segundo, no segundo display é de 10 segundos e no terceiro
de 100 segundos.
b) Explique com suas palavras o modo de operação do motor de acordo com contagem do contador.
 O motor se movimento no sentido horário quando a combinação passa de 800, menos que isso o
motor gira em sentido anti-horário.
Figura 2 – Giro do motor em sentido anti-horário com uma contagem inferior a 800.

Fonte: Figura criada pelo autor.

Figura 3 – Giro do motor no sentido horário com uma contagem superior a 800.

Fonte: Figura criada pelo autor.

c) Verifique durante a simulação qual é a função dos pinos E e MR do contador 4518?


 A função do pino E é permitir que a contagem aconteça ou interrompe-la ao inserir 0, dessa
forma o valor do display continua sem alteração.
 A função do pino MR é de reiniciar o contador para 0000.
d) Qual é a função das portas NOR no circuito?
 No circuito apresentado, a porta NOR tem função de apresenta a combinação de saídas de
Q0Q1Q2Q3 dos contadores síncronos para clock do contador síncrono seguinte.
e) Porque cada contador síncrono (4518) sendo de 4 Bits não realiza a contagem de 0 a 15?
 O contador BCD, como descrito em 4518, promove a contagem de 0 a 9.
f) Se fosse necessária uma mudança no sentido de rotação do motor quando a contagem passasse
pelo valor 700, qual seria a mudança necessária no circuito?
 Para haver uma mudança no sentido de rotação do motor quando a contagem atinge 700, é
necessário acrescentar uma lógica para acionar o clock U1 sempre o que o display apresentar 0111, a
porta NAND pode ser utilizada para essa finalidade, como pode ser observado na Figura 4.

Figura 4 – Alternância de sentido do motor a partir da numeração 700.

Fonte: Figura criada pelo autor.

CONCLUSÃO:

Nesta prática foi estudada a construção e aplicação de contadores síncronos com intuito de fazer
rotacionar um motor para lados diferentes. Observou-se que os contadores síncronos podem ser
utilizados como temporizadores, assim como o contador síncrono integrado 4518 em cascata.
REFERÊNCIAS BIBLIOGRÁFICAS:

IDOETA, I. V.; CAPUANO, F. G. Elementos de eletrônica Digital – 35ª Ed. 2003. Érica – São Paulo –
SP - ISBN: 8571940193
TOCCI, R. J.; WIDMER, N. S. Sistemas Digitais: Princípios e Aplicações – 7ª Ed. 1998. LTC Editora
– Rio de Janeiro – RJ

Você também pode gostar