Escolar Documentos
Profissional Documentos
Cultura Documentos
PRÁTICA LABORATORIAL
ALUNO: RA:
PÓLO:
CURSO: Engenharia Elétrica ETAPA: 03
DATA: 10/07/2022 CARGA HORÁRIA: 50 min
DISCIPLINA: Prática Laboratorial Sistemas Digitais
PROFESSOR: Lucio Rogerio Junior
Verifique os valores gerados pela contagem, observando o estado lógico das saídas dos Flip-Flops e
os valores mostrados no display de 7 segmentos.
A porta NAND quando está com nível lógico zero realiza a mudança do estado das saídas dos Flip-
Flops. Explique em que momento acontece esta mudança e qual é o valor em binário e decimal que a
porta NAND estabelece na contagem, no momento em que ela é habilitada.
A mudança acontece quando têm o valor igual a 15 ou F pois é um contador decrescente, ou seja, de
Zero para quinze ele têm uma transição já nessa ele volta impondo o valor basicamente de nove.
Com a chave SW aberta, relate o que acontece com a contagem, observando o display de 7
segmentos. Os valores mostrados no display de 7 segmentos foram diferentes da contagem com a
chave SW fechada? Se sim, porque isto aconteceu?
Chave aberta temos um contador decrescente que vai contar de 15 até 0, irá contar todas as faixas.
Feche a chave SW novamente e remova o capacitor C1 do circuito. Depois disso, simule o circuito
novamente e verifique o que acontece com a contagem.
Chave fechada haverá um reset contando apenas valor decimais de 0 até 9.
Ao retirar o capacitor C1, o que aconteceu com a contagem? Qual é a função do capacitor na saída da
porta NAND?
Retirar o capacitor o circuito não funciona e o contador fica travado em 8 e 9, reiniciando repetindo
círculo constantemente. O capacitor tema função de atualizar o clock na transição de 1 para 0.
Diga o que mudou na configuração dos Flip-Flops do contador decrescente, comparado ao circuito do
contador crescente?
Deriva parar o contador da saída barrada e o incremento do clock continua sendo da saída principal.