Você está na página 1de 7

Machine Translated by Google

DP2269
Controlador PWM de modo atual de alto desempenho

Especificação do produto
DESCRIÇÃO GERAL

O DP2269 é um IC de controle PWM de modo de corrente


altamente integrado, otimizado para aplicações de conversor CARACTERÍSTICAS
flyback off-line de alto desempenho, baixo consumo de
ÿ Menos de 75mW de energia em espera no Universal
energia em espera e custo efetivo.
Entrada
A frequência de comutação PWM em operação normal é
ÿ Power on Soft Start Reduzindo MOSFET Vds
fixada internamente e ajustada para uma faixa estreita. Sem Estresse
carga ou condição de carga leve, o IC opera em modo de
ÿ Mudança de frequência para EMI ÿ
rajada estendida para minimizar a perda de comutação, que
Frequência de comutação fixa de 65 KHz ÿ
pode atingir menos de 75mW em espera.
Compensação de inclinação sincronizada interna ÿ Baixa
A baixa corrente de inicialização do VDD e a baixa corrente
corrente de inicialização de VDD e baixa operação
operacional contribuem para uma alimentação confiável na
Atual
inicialização e design de baixa espera com DP2269.
ÿ Blindagem de borda de ataque integrada
O DP2269 oferece cobertura de proteção abrangente com
ÿ Desligamento térmico no chip ÿ
recurso de auto-recuperação automática, incluindo limitação Driver de porta suave para bom desempenho de EMI ÿ
de corrente ciclo a ciclo (OCP), proteção contra sobrecarga Proteção contra sobrecarga ÿ
(OLP), desligamento térmico no chip (OTP), proteção contra
Limitação de corrente ciclo a ciclo ÿ
sobretensão VDD (VDD OVP) e VDD sob bloqueio de tensão
Bloqueio de subtensão VDD com histerese
(UVLO), etc. Excelente desempenho de EMI é obtido com
(UVLO)
embaralhamento de frequência e acionamento de porta de
ÿ VDD OVP e braçadeira
totem suave. A energia de tom abaixo de 20KHz é minimizada
no design e o
ruído de áudio é eliminado durante a operação. FORMULÁRIOS

Conversor flyback AC/DC offline para ÿ


O DP2269 é oferecido no pacote SOP8. Adaptador AC/DC ÿ
SMPS de quadro aberto

APLICAÇÃO TÍPICA

DP2269_V2.1
-1-
Machine Translated by Google

DP2269
Controlador PWM de modo atual de alto desempenho

Classificação de Dissipação de Pacote


INFORMAÇÕES GERAIS
Pacote RÿI (ÿ/W)
Configuração de pinos SOP8 150
O mapa de pinos do pacote SOP8 é mostrado abaixo.
Classificações Máximas Absolutas
Parâmetro Valor
VDD Zener Tensão do Grampo VDD_Clamp
VDD Grampo Contínuo 10 mA
Tensão
de entrada atual CS -0,3 a 7V
Tensão de entrada -0,3 a 7V
FB Faixa de tensão GATE 20V
Máxima operação da junção 150ºC _
Temperatura TJ
Temperatura mínima/máxima de armazenamento
-55 a 150ºC
Tstg

Temperatura de chumbo (solda, 10 260ºC _


segundos)
Nota: Tensões além das listadas em “máximo absoluto
ratings” pode causar danos permanentes ao dispositivo. Esses
são apenas classificações de estresse, operação funcional do dispositivo em
estas ou quaisquer outras condições além das indicadas em
Informações sobre pedidos “condições operacionais recomendadas” não está implícita. Exposição
Número da peça Descrição às condições máximas absolutas por períodos prolongados podem afetar a
DP2269 SOP8, Pb livre em T&R confiabilidade do dispositivo.

Informações de marcação

DP2269 para nome do produto;

XXXXXX O primeiro X representa o último ano, 2014 é 4; O segundo X representa o mês, em


AL 12 letras;O terceiro e quarto X em nome da data, 01-31 disse; Os dois últimos X representam
o código de lote do wafer.

DP2269_V2.1
-2-
Machine Translated by Google

DP2269
Controlador PWM de modo atual de alto desempenho

ATRIBUIÇÕES DE TERMINAIS

Número do pino Nome do pino Descrição de E/S


1 Terreno. GND P
Pino de feedback. A regulagem do loop é obtida conectando-se um
2 facebook EU

foto-acoplador a este pino. O ciclo de trabalho PWM é determinado por esta tensão de pino
e o sinal de detecção de corrente no pino 4.
3 VDD P Fonte de energia.
4 NC - Sem conexão.
5 NC - Sem conexão.
6 CS I Entrada do sensor de corrente.
7 VDD Fonte de alimentação P.
8 PORTÃO O Totem-pole gate driver output to drive the external MOSFET.

DIAGRAMA DE BLOCO

CONDIÇÃO DE OPERAÇÃO RECOMENDADA

Símbolo Parâmetro mín. máx. Unidade

VDD Tensão de alimentação VDD 11 26 EM

VOLTADO PARA

Temperatura ambiente operacional -40 85 oC

DP2269_V2.1
-3-
Machine Translated by Google

DP2269
Controlador PWM de modo atual de alto desempenho

CARACTERÍSTICAS ELÉTRICAS
(TA = 25 OC, VDD = 18V, se não indicado de outra forma)
Símbolo Parâmetro Condições de teste Tipo Mín. Unidade Máx.
Seção de tensão de alimentação (pino VDD)
Corrente de inicialização no VDD 2 10 uA
IVDD_st
alfinete

IVDD_Op Corrente de Operação VFB=3V,GATE=1nF 1,2 2 mA


IVDD_standby Corrente de espera 0,4 1 mA
VDD sob tensão 13,5 14,5 15,5 V
VDD_ON
Bloqueio de saída

VDD sob tensão 8.6 9,4 10,2 V


VDD_OFF
Bloqueio Entrar
VDD_OVP Limite de VDD OVP 27 28,5 30 EM

Braçadeira VDD Zener 30,5 32 33,5 V


VDD_Clamp I(VDD ) = 7 mA
Tensão
Seção de entrada de feedback (pino FB)
VFB_Open FB Tensão Aberta 4.5 5.4 6 EM

Pino FB curto para GND,


IFB_Curta FB Corrente de Curto Circuito 0,3 mA
Medir corrente ÿVFB/
ACS Ganho PWM ÿVCS 2.0 V/V
FB Subtensão PORTÃO 1,0
Vskip EM
O relógio está DESLIGADO

FB de limitação de energia 3.6


VTH_OLP EM
Tensão de limiar
Debounce de limitação de energia 43 EM
TD_OLP
Tempo
ZFB_IN Impedância de entrada FB 20 Kohm
Seção de entrada de detecção de corrente (pino CS)

TLEB
Borda de ataque de entrada CS 250 ns
Tempo de Apagamento
Vcs(max) Limite de limitação atual 0,97 1,0 1,03 V
Sobre Detecção de Corrente
TD_OCP 70 ns
e atraso de controle
Seção do Oscilador
Normal Oscilação
ESCURO 60 65 70 KHz
Frequência
ÿF(aleatório) Frequência Embaralhar -4 4%
/ ESCURO Faixa

DMAX
Serviço máximo de comutação 66,7 %
Ciclo
Base do modo de rajada
FBust 22 KHz
Frequência
Desligamento térmico no chip

TSD --- 165 -- °C


Desligamento Térmico

TRC 140 -- °C
Recuperação Térmica

Seção do driver GATE (pino GATE)


VOL Nível baixo de saída Igate_sink=20mA 1 EM

VOH Alto nível de saída Igate_source=20mA 7.5 EM

VG_clamp Nível do grampo de saída VDD=24V 16 EM

T_r Tempo de subida de saída PORTÃO=1nF 150 ns


T_f Tempo de queda de saída PORTÃO=1nF 60 ns

DP2269_V2.1
-4-
Machine Translated by Google

DP2269
Controlador PWM de modo atual de alto desempenho

LOTES DE CARACTERIZAÇÃO

DP2269_V2.1
-5-
Machine Translated by Google

DP2269
Controlador PWM de modo atual de alto desempenho

DESCRIÇÃO DA OPERAÇÃO
O DP2269 é um IC de controle PWM de modo de corrente evita a oscilação sub-harmônica e, assim, reduz a tensão de
altamente integrado otimizado para aplicações de conversor ondulação de saída.
flyback off-line de alto desempenho, baixa espera e baixo
custo. O IC pode atingir menos de 75mW de energia em ÿ Operação em modo de rajada estendida Em
espera e ajuda o design a atender facilmente aos requisitos carga zero ou condição de carga leve, a maior parte da
internacionais de conservação de energia. dissipação de energia em uma fonte de alimentação de modo
de comutação é de perda de comutação no transistor MOSFET,
a perda de núcleo do transformador e a perda no circuito de
ÿ Corrente de inicialização e controle de inicialização amortecimento. Reduzir os eventos de comutação leva à
A corrente de inicialização do DP2269 foi projetada para ser redução da perda de potência e, portanto, conserva a energia.
muito baixa, de modo que o VDD possa ser carregado acima
do nível do limite UVLO e o dispositivo inicialize rapidamente. O DP2269 ajusta automaticamente o modo de comutação de
Um resistor de inicialização de grande valor pode, portanto, acordo com a condição de carga. Sem carga ou condição de
ser usado para minimizar a perda de energia e, ainda assim, carga leve, a entrada FB está abaixo do nível do limite do
uma inicialização confiável na aplicação. modo burst. O dispositivo entra no controle do modo Burst. A
saída do Gate drive comuta apenas quando a tensão VDD cai
ÿ Corrente operacional A abaixo de um nível predefinido e a entrada FB está ativa para
corrente operacional do DP2269 é tão baixa quanto 1,2mA. A emitir um estado ligado.
boa eficiência é alcançada pela baixa corrente de operação Caso contrário, o acionamento do portão permanece no estado
junto com esquemas de controle de modo de rajada estendidos desligado para minimizar a perda de comutação, reduzindo
em condições de carga leve/sem carga. assim o consumo de energia em espera ao máximo. A natureza
da comutação de alta frequência também reduz o ruído de
áudio em quaisquer condições de carregamento.
ÿ Soft Start O
DP2269 apresenta um soft start interno de 4 ms (típico) para
suavizar o estresse elétrico que ocorre na fonte de alimentação ÿ Operação livre de ruído de áudio O
durante a inicialização. É ativado durante a sequência de DP2269 pode fornecer operação livre de ruído de áudio desde
inicialização. Assim que VDD atinge UVLO(OFF), a corrente carregamento completo até carregamento zero.
de pico aumenta gradualmente de quase zero até o nível
máximo de 1V. Cada reinicialização é seguida por uma partida ÿ Desligamento térmico no chip (OTP)
suave. Quando a temperatura do IC está acima de 165 OC, o IC
desliga. Somente quando a temperatura do IC cair para 135
OC, o IC reiniciará.
ÿ Oscilador com frequência aleatória A frequência
de comutação PWM no DP2269 é fixada em 65KHz e ajustada ÿ VDD OVP e Zener Clamp Quando a
para uma faixa estreita. Para melhorar o desempenho de EMI tensão VDD for superior a 28,5 V (típico), o IC irá parar de
do sistema, o DP2269 opera o sistema com 4% de variação de comutar. Isso fará com que a queda de VDD seja inferior a
frequência em torno da frequência de configuração. VDD_OFF (típico 9,4 V) e, em seguida, o sistema será
reiniciado novamente.
Um grampo zener interno de 32V (típico) é integrado para
ÿ Detecção de corrente e supressão de borda de ataque A evitar danos ao IC.
limitação
de corrente ciclo a ciclo é oferecida no DP2269. A corrente do ÿ Soft Gate Drive DP2269
interruptor é detectada por um resistor de detecção no pino possui um driver de porta totem-pole com desempenho EMI
CS. Um circuito de supressão de borda de ataque interno está otimizado. Um grampo interno de 16 V é adicionado para
embutido. Durante este período de supressão (250 ns, típico), proteção de porta MOSFET em entrada VDD maior do que o
o comparador de limitação de corrente ciclo a ciclo é esperado. A força do drive do gate muito fraca resulta em
desabilitado e não pode desligar o driver GATE. condução mais alta e perda de comutação do MOSFET,
enquanto a saída do drive do gate muito forte compromete a
EMI.
ÿ Compensação de inclinação síncrona No DP2269, Uma boa compensação é alcançada por meio do design de
o circuito de compensação de inclinação síncrona é integrado acionamento de portão de totem integrado com força de saída
adicionando rampa de tensão à tensão de entrada do sensor correta e controle de tempo morto. A baixa perda de marcha
de corrente para geração de PWM. Isso melhora muito a lenta e o bom projeto do sistema EMI são mais fáceis de obter
estabilidade do circuito fechado no CCM e com este esquema de controle dedicado.

DP2269_V2.1
-6-
Machine Translated by Google

DP2269
Controlador PWM de modo atual de alto desempenho

Dimensão do Pacote
SOP8

Dimensões (mm) Dimensões (polegadas)


símbolo

o menor máximo o menor máximo

A 1.350 1.750 0,053 0,069

A1 0,100 0,250 0,004 0,010

A2 1.350 1.550 0,053 0,061

b 0,330 0,510 0,013 0,020

c 0,170 0,250 0,006 0,010

D 4.700 5.100 0,185 0,200

E 3.800 4.000 0,150 0,157

E1 5.800 6.200 0,228 0,244

e 1.270 (centro a centro) 0,050 (centro a centro)


eu 0,400 1.270 0,016 0,050

eu 0º 8º 0º 8º

DP2269_V2.1
-7-

Você também pode gostar