Você está na página 1de 21

ESQUEMAS Controladores PWM 1156 EU2,3

GERAL
CARACTERÍSTICAS _________
DESCRIÇÃO _______
Os microchips são 1156EU2,3 controladores _
PWM e destinam-se principalmente para uso como
• gestão poderoso MOS
circuitos de controlo impulsny- fontes secundárias mi
transistores (Dois tempos -
elektropi- Thaniah operar em frequências de até 1
1156EU2, -1156EU3 single-ended).
MHz. IMS proporciona o tempo mínimo que o sinal
• Trabalhar em dispositivos com tensão de feedback
passa através e uma lógica de comparação com-
e atual.
interna quando a largura de banda máxima propus-
• A operação em frequências de até 1 MHz.
Kania e taxa de variação da tensão de sinal de saída
do amplificador de harmonização rasso-. Os
• O atraso de propagação através dos 50ns circuito.
controladores são compatíveis com os sistemas de
alimentação de entrada de entrada de voltagem e
Nome são concebidos para funcionar como uma
• saídas de meia-ponte são atuais até 1.5A.

tensão de modulação de largura de impulso ou de • erro amplificador de banda larga.


corrente. Um conjunto de funções e alta velocidade de • trava PWM disponibilidade.
ICs de resposta permitir seu uso em tecnologia ção • limitação de corrente em cada período.
transformação muitas aplicações. • arranque suave. Limitação de magnitude duração
máxima do pulso de saída.

• A protecção contra a baixa tensão com histerese.

• A sincronização do sinal externo.


Os análogos mais próximos são 1156EU2 • circuito de desligamento por um sinal externo.
Chip Chip UC1825, UC2825, UC3825, e 1156EU3 -
UC1823, UC2823, firme UC3823
• Baixo consumo de corrente no estado "off"
(1.1mA).
"Unitrode".
• A fonte de tensão de referência exacto Nia (+/-
5.1V 1%).
• Habitação "DIP-16", "TAKT- 256".
tipos de peças _______
K1156EU2 (C- 73)
K1156EU3 (C- 75),
KR1156EU2 (C- 48),
KR1156EU3 (C- 66).
I. COMPOSIÇÃO DO IS.

arquitetura IP reminiscência de esquema de água está ligada à entrada directa de limite de corrente do
PWM tradicional (Fig. 1 - 1156EU2, Fig. 2 - 1156EU3). IP comparador toro DA3.
1156EU2 além das cascatas de saída da ponte e meia Atribuição de terminais IP e 1156EU2 1156EU3
DA9-DA10 inclui um oscilador de dente de serra mostrado abaixo. Uma vez que os esquemas são muito
(oscilador) DA1 fonte de polarização 1.25V, bloqueando semelhantes, a seguir, exceto quando indicado de outra forma
esquema DA5 reduzida tensão de alimentação, uma a descrição vontade pertence a ambos os ICs.
fonte de tensão de referência de banda proibida
sintonizável, um amplificador de banda larga erro DA2 características de protecção proporcionar
sinal, DA6 PWM comparador, PWM trava DD3, o limitação de corrente para um comparador de limiar 1B,
zorasschepitel Opcional DD5- DD 6, um nó de arranque o circuito de desligamento compatível TTL com 1.4V de
suave VT1- VT2- DA7, comparadores Og- circuito DA3 e limiar e um circuito de arranque suave, capaz de limitar
DA4 desligamento actual boundedness, um comparador a duração máxima do impulso de saída. lógica rennyaya
controla a grandeza da tensão de referência DA8, intra evita a comutação simultânea de condutores de
controlada circuito comutador de saída Lenia DD8- DD9. saída e proporciona aparência proibição de conjuntos de
impulsos sobre uma única saída.

circuito de dispositivos de bloqueio a baixas


tensões de abastecimento abaixo de 9,2 V, com
IP
Como pode ser visto a partir da Fig. 2 histerese 800 mV garante estado de baixo consumo de
1156EU3 comparado com 1156EU2 fazorasschepitel corrente "desligada", os controladores de saída são
gatilho ausente e que são um passagens A e B operar tristated.
em oposição de fase. Entrega deste IP em várias
versões: andares de saída de meia ponte, concebidos
para funcionar em uma grande carga capacitiva, por
* com saídas de fase em A e exemplo, portas dos MOSFETs de energia, e a
B, que pode ser ligado em paralelo com um resistor comutação como um dissipador e fonte de corrente.
pequeno;
* A saída única (como IC
UC1823). Neste caso você é um libertado

II. Circuitos eléctricos.

Os valores dos parâmetros eléctricos de fritas


no aceitação e taxa de po- não deve ser pior do que os
padrões é dado em: Tabela 1.

Os valores limite e limitando modos eléctricos


mas admissíveis de operação na faixa de temperatura -

0 <T <+70 ° C não deve ser pior do que os padrões


estabelecidos na Tabela 2. Entrega de chips para uma
gama de temperaturas, - 60 <T <125 ° C.
Fig. 1. Funcional esquema IC 1156EU2.

Fig. 2. Funcional esquema IC 1156EU3.


DESCRIÇÃO DAS CONCLUSÕES IP 115 6 EU2

Invertendo a entrada do operacional W1 1 16 uref Rendimento tensão suporte de fonte


amplificador
de emissores driver de saída de
O operatsion- entrada não-inversora 2 15 Ucc
W2 M potência B coletores motoristas A e B
amplificador de pé
A saída do amplificador operacional, inverter. de 3 14 motorista A e driver de saída B Uma
BKEA
entrada do comparador de PWM SYN
conclusão geral O limite de corrente
sincronização de entrada / saída 4 13 OU HL /
de saída ou parar
saída de ligação da temporização 5 12 Stop
RC
resistência
saída de ligação da temporização 6 11

capacitor HU
A entrada não-inversora de PWM 7 10

comparador
Iniciar
soft start saída 8 9

DESCRIÇÃO DAS CONCLUSÕES IP 115 6 EU3

Invertendo a entrada do operacional W1 1 16 uref Rendimento tensão suporte de código


amplificador de controlador de saída de
O operatsion- entrada não-inversora 2 15 Ucc fornecimento de corrente B (dirigir meu
W2 M
amplificador de pé
rendimento) coletores condutores A e B
A saída do amplificador operacional, inverter. de 3 14 BKEA
os emissores condutor A e B de saída
entrada do comparador de PWM SYN
sincronização de entrada / saída excitador A (saída invertida-população
4 13 OU HL /
invariante) Conclusão geral O limite de
saída de ligação da temporização 5 12 Stop corrente de saída ou parar
RC
resistência
saída de ligação da temporização 6 11
capacitor HU
A entrada não-inversora de PWM 7 10
comparador
Iniciar
soft start saída 8 9
Tabela 1.
nome Letters. norma regime prima
unidade de medida notação pelo menos, não mais do que a medida , Nota
do parâmetro
Fonte de referência n apryazhen Ia
A tensão de referência de saída uref 5.00 5,20 t = 25 ° C, Io = 1 mA
era, B
Instabilidade da tensão,% / B Kui - 0,02 10 <Vcc <30B

atual instabilidade,% / mA Kio - 0,07 1 <Io <10mA

temperatura coeficientes.α uref - 0,01 Tmin <T <Tmax 4


tensão,% / ° C
O desvio da referência de saída. Uref (t) - 25 T = 125 ° C, 4
tensão mV t = 1000ch
curto-circuito atual, mA ios - 100 - 15 Uref = 0B,
Rl = 1 Ohm
piloobra gerador znogo em n fantasiados
frequência de geração, kHz fg 360 440 T = 25 ° C, C = 1N,
R = 3.65kOm
Instabilidade tensão frequência,% / KFI - 0,1 10 <Vcc <30B
B
temperatura coeficientes.α fg - 0,07 Tmin <T <Tmax 4
frequências de genes.% / ° C

saída tensão Uoh4 3,9 - U6 = 4B


Você é um alto nível de água 4, B

saída tensão Uol4 - 2,9 U6 = 0B


conclusões de nível baixo linha 4, B

O limiar de tensão de entrada era Uith6 2.6 3,0 4


níveis elevados de EAs pino 6, B

O limiar de tensão de entrada era Uitl6 0,7 1.1 4


baixa no pino 6, B

amplificador de erro
tensão de deslocamento, mV UIO - 15 4

A entrada média atual uA Iiav - 3 4

As correntes de entrada diferença uA iio - 1 4

O ganho da tensão, dB Au 60 - 1 <Uo <4B 4


A tabela continua l. 1
nome Letters. norma regime prima
unidade de medida chenie designado pelo menos, não mais do que a medida , Nota
do parâmetro
Coeficiente de atenuar a entrada KCMR 75 - 1.5 <Ub <5.5b 4
de modo comum. tensões, dB

Coeficiente de instabilidade Ksvr 85 - 10 <Ucc <30B 4


influência SOURCE. poder, dB

corrente de baixo débito nível no Iol3 1 - U3 = 1B


terminal 3 mA
corrente de saída de alto nível no Ioh3 - -0,5 U3 = 4B
terminal 3 mA
tensão de saída alto nível de 3 Uoh3 4.0 - I3 = - 0.5mA
Você é uma água, B

baixo nível de tensão de saída Uol3 0 1.0 I3 = 1 mA


conclusões linha 3, B

unidade frequência usi- Lenia, f1 3 - 4


MHz
velocidade subir Suom (SR) 6 - 4
O. tensa, B / MKC
Condução off n Quando o pônei bem tensão Hinnom alimentação
Tensão de comutação vezes, B uitp 8,8 9.9

histerese de tensão, B uh 0,6 -

esquema softstart
A corrente de carga, UA ich - 20 -3 U8 = 0.5B
corrente de descarga, mA Idch 1 - U8 = 1B
O rácio entre o valor de duração. Npwm 40 60 U8 = 3.15b, U6 = U7
Pulso ao máximo. Você é uma
duração de pulso Khodnev%

comparador PWM
A corrente de entrada é um CONCLUSÕES Iil7 -5 - U7 = 0B
de baixo nível. 7 uA
A proporção de, no máximo. Nmax 85 - 5
duração do O. pulso para um
semi-período,%
O limiar de tensão
conclusões. 3, B Uit3
de entrada era nas 1.1 - U7 = 0B

off tempo de Conclusão 3, ns toff3 - 80 4


A tabela continua l. 1
nome Letters. norma regime prima
unidade de medida notação pelo menos, não mais do que a medida , Nota
do parâmetro
restrição comparadores atual cheniya e Off th cx cheniya emy
Entrada CONCLUSÕES atuais. 9, uA II9 - 10 10 0 <U9 <4 B

O limiar de tensão de entrada foi o Uitl9 0,9 1.1


actual limite de comparação, B

O limiar de tensão de entrada Uits9 1,25 1,55


estava fora do comparador, B

Off Time no pino 9, ns toff9 - 80 4

Os drivers de saída
A tensão de saída de nível baixo, Uol1 - 0,4 É = é = 20mA
B Uol2 2.2 200mA
tensão de saída de alto nível, B Uoh1 13,0 - É = - 20 mA
Uoh2 12,0 É = - 200mA
Vazamento uA corrente Il - 200 Us = 30B
Ascensão e queda tempo do sinal, tr, tf - 60 Cl = 1N 4
ns
Dirigir em geral
O consumo de corrente, MA Icc - 30 U1 = U7 = U9 = 0B U2 =
1B
O consumo de corrente no estado. Iccz - 2 Ucc = 8B
"Off", mA

Observações:

1. Todas as tensões são em relação ao produto total.

2. corrente positiva considerou que flui no circuito.

3. Todos os parâmetros a menos que osobo, dadas em R = 3.65k, C =


1 N, a UCC = 15B, - 0 <T <+70 ° C.

4. É permitido quando os parâmetros de entrega aceitar não são medidos.

5. 1156EU3 - "A razão entre a duração máxima do período do impulso de


saída."
Tabela 2.
nome a carta Predelno-
opção, um sistema unificado indicado. modo válido modo de limite
medição de Nice min max min max
nutrição tensão Nia, In Ucc 10 30 -0,3 31

tensão de comutação, B nós - 30 - 31

Switched atual, A é

-permanente - 0,5 - 0,5


-pulso (twh = - 1.5 - 2,0
0.5mksek)
tensão em -0,3 7 -0,3 7
Conclusões 1, 2, 7, B U1, U2, U7
tensão em U8, U9 -0,3 6 -0,3 6
Pino 8, 9, B
Corrente é o pino 3, I3, I4, I5 - 5 - 5
4, 5, m A
Falar de retirar 8 mA I8 - 20 - 20

dissipação de energia Ptot - 1 - -


= 25 a Tokr.sredy °,

Em peso (Nota 1)

A temperatura da Tj - 150 - 175


transição, ° C

Observações:
1. A uma temperatura maior Tokr.sredy 25 ° Com a dissipação de energia
diminui linearmente

Ptot = 1- (T - 25 ° C) / Rt ja, onde Rt ja = 125 ° C / BT cristalina resistência térmica meio ambiente.

2. Limite o tempo de exposição modo de não mais do que 1 ms, quando o ciclo de trabalho
Q = 100.
III. Os componentes da função diagrama.

elemento de referência
elemento de referência segunda carga externa para 10 mA (Conclusão 16).
( Fig. 3) O valor nominal de 5.1V +/- 1% consiste em uma fonte realimentação divisor R3-R4 torna possível obter uma
de referência com compensação de temperatura, usando a tensão de saída desejado foi.
largura da banda proibida em
1.25V e amplificador DA1 obespechivayusche-

VT1 VT3
DA1

16 UREF

R3

VT4
VT2

R1 R4

R2

10 0V

Fig. 3 Uma fonte de tensão de referência.

ION estão protegidos contra curto-circuito a lógica, fonte de polarização para 1.25V, op-amp e
cerca de 30 mA. Por comparadores ION alimentados, oscilador.
interno

OSCILADOR
O oscilador mestre - toro oscilador é * a formação de uma tensão em dente de
concebido para operar em frequências de até 1 MHz, serra;
definidos parâmetros de circuito rc- (pinos 5 e 6). * sinal de sincronização a partir do exterior;
Quando R = 3,65kOm e C = 1nF frequência do oscilador
é 400kHz * formação de impulsos de relógio nas serras
+ / - 10%. gerador de tempo morto, o controlador de redução de tempo que garantem o fechamento
determina a gama dinâmica depende da C e pode simultâneo vayuschih As chaves de produto de saída para
100ns Dos TIGA (
evitar por meio da corrente;
Fig. 4).
O oscilador mestre assegura um: * resets PWM trava ao seu estado original.
Fig. 4. Frequência (a) e tempo morto (b) do gerador.

Um diagrama de blocos dos geradores mestre pa água 6). 5 apoiada sobre a tensão de referência de saída 3V. A
mostrados na Fig. 5. O gerador tem uma saída 5 para corrente através proporção = 3 / R rezi- lados IR é reflectida para
conectar vremyazadayu- presente resistor R, que determina a transmissão para uma saída 6 (Ic = IR), isto é yav- ele pretende
a corrente de carga de temporização capacitância C (Está constituir uma corrente de capacidade de carga C.
uma

R
5
DA2 16 UREF
DA1
3V R2
C
Ic = II RR
4.5V
6
VT2 2.3V
DA3
4 SYN
VT1
R1

400 MKA
DA6

DA4 DA5

1V 2.8V
10 0V

Fig. 5. O oscilador mestre.

O gerador foi concebido para OC Nova trinco PWM é cronometrado e chaves fazorasschepi-
disparador de Schmitt com histerese saída Tel Strobed pré-formação, prevenindo por meio de
1.8V. A sua saída, através do emissor repetido VT2 correntes. Em zero sinhroimpul- sa ligar um dos
Erator ligado ao terminal 4, mento em que são motoristas, se não houvesse proibição de outros
formados com hroimpulsy syn- rectangular circuitos.
unidades de nível
U1 = Uref- Ud e de zero U0 = 2.3V. pulsos Sinhroim- O gerador pode ser o sincronismo entre o sinal
repor o nível da unidade externo, por exemplo,
como mostrado na Fig. 6a. É também possível aterrada. Neste esquema de sincronização, realizou-se
desligamento completo do gerador se a saída está um gerador externo da retirada 4 (Fig. 6b).
ligada a Uref cinco, e pino 6

Fig. 6 Exemplos de sincronização.

amplificador operacional
amplificador incompatibilidade Nia DA2 - é um se a frequência da unidade do ganho, o que aumenta a
amplificador operacional com largura de banda larga e margem do Opcional se. Um deles é devido C1
alta taxa de variação zheniya orelha longos. Usando condensadores rum, ligado entre as resistências de
apenas transistores NPN estão no caminho do sinal que realimentação nos circuitos de emissor per- Vågå
seja possível atingir o ganho de uma única frequência de cascata R2 e R5, e a segunda cadeia de série etsya
5,5 MHz. AFC amplificador de realimentação com formiru- a partir da reacção ican R4 Condensador C2 e o
ligação svya- aberta tem dois zeros disposta vda- pólo do solo (fig. 7).
6.3V

VD1 VD2

W2 2
VD3 VD4

W1 1 VT2 VT4
C1

16 uref

R2 R5

7.1V

9mkA

VT7

de marçom

R6
R1 R3
200
C2
R4

R7
VT5
50K

VT1 VT3 VT6 08 Iniciar

10 0V

Fig. 7 amplificador de sinal de erro.

Através atual retorno get negativo na primeira pnp cujo VT6 transistor de base é ligado ao etiquetar
etapa, os resistores de emissor permitir a tomar Você é arranque suave (pino 8). Assim Você é um potencial
uma corrente de trabalho de tal magnitude que a taxa de derrame DU não pode exceder o potencial no terminal 8.
aumento do sinal de saída será de pelo menos 12 V /
microssegundo. Para garantida pelo RTT mínimo, todos
os componentes críticos dentro dos transistores Deve-se ter em mente que a saída do op-amp
amplificador de erro formada sobre um díodo Schottky. é carregado com uma 50kOm resistência interna para o
chão. Portanto, se a carga externa requer uma grande
corrente influxo, para reduzir o potencial na saída do
op-amp pode ser exigido de um resistor shunt adicional.
Por base de VT7 do emissor do transistor de
saída ligado ao poço

COMPARADORES
DA6 PWM comparador (Fig. 8) é formada comparador limitada inferiormente por níveis pertencem
sobre o n- p n difkaskade rendimento de seguidor de blizitelno par de entrada gama npn 1B. Uma vez que o
emissor, para garantir que não haja transistores de sinal na entrada "serra" (pino 7) pode variar de 0 a 3,
saturação no comparador. A saída kompa- Rhatore para combinar os níveis de antes da aplicação para a
entrada não-inversora do comparador que é deslocado
corresponde emitterno- para cima pela fonte de polarização entalhe dentro do
lógica relacionada ao abastecimento de 5.1V. entrada cristal da Grã sobre
fase pazon Dia- com- sinal
máscara de 1,25 V. A entrada inversora do comparador terminal de DU 3 e DA2.
PWM ligada à saída

Vref out
5.1V
R1

= Vref-Vbe

VT2 VT1 VT3

V0 = Vref-2Vbe V1
1.25V

DA1
HU 7 3 m
DA2
I = Vbe / R1

0V 16

Fig. 8 comparador PWM.

limite de corrente do comparador DA3 PWM dada tensão, respectivamente, e um


semelhante comparador. Com- off DA4 comparador 1.4V, 5.1V gerado a partir do apoio quando po- divisor
realizada esquema nen a difkaskade pnp. Em de potência. Vho- linhas não-inversora comparadores
invertiruyu- condutora comparadores de entrada DA3 e combinados com Nena e soedi- 9 circuitos de saída.
DA4 po-

elementos lógicos
elementos lógicos sobre o caminho crítico Portanto, embora o caminho entre os comparadores de
skom incluindo DD3 PWM trinco e gatilho entrada e de saída drayvera- E são dois porta OU DD2 e
fazorasschepitel DD5-DD6, Está uma lógica DD4, inversores DD8-DD9, PWM trinco DD3, eles dão
full-on-coupled emissor com tampão emissor lyami apenas 20% do zaderzh- ki. O atraso principal é
povtorite- prevenção transistores de modo de saturação. responsável por comparadores e andares de saída.
Corrente de comutação para estas cascatas selecionada
nível 400mkA.

Os drivers de saída
Não importa quão rápido o sinal não está sob DA9-DA10 ( Fig. 9) pode conseguir isto. Eles podem
dil trânsito através do circuito, que tem alguns valores do transferir a carga 1000 pF em um grande 15 para 30 ns.
se a saída não é alcançado por- interruptor Stroe para a Pi- kovoe valor atual não é inferior a
excursão amplitude desejada. A saída fases meia-ponte
1,5 A.
Vcc 15 13
DA3

DA1 DA2
VT5

VD1
VT6
VT3

VD2
11

VT2 VT7
R2
VT4

R1
VT1

0V 10 12 EAK

Fig. 9 O estágio de saída meia-ponte.

Muitos controladores PWM com estágios de Controladores concebida assim formado maneira que a
saída lumostovymi po- para garantir que eles tenham comutação de passagem corrente que flui através deles é de
alta velocidade através de correntes através dos apenas 20 ns. Com uma frequência de 500 kHz, ele
transistores de saída. Como resultado, surge um acrescenta que o consumo atual de apenas 10 mA.
problema de auto-aquecimento, especialmente em
frequências altas. IP 1156EU2 estágio de saída garante Esta figura - o resultado de um compromisso.
que os transistores VT6 e VT7 são controlados sinal O atraso adicional poderia garantir zero a corrente, mas
nym komplimentar-, de modo que quando um desliga-se, neste caso o atraso total torna-se inaceitável.
a outra saída é de saída.

IV. DESCRIÇÃO DO TRABALHO


diagrama funcional.

PODER subtensão
Quando a tensão de alimentação torna-se saída gera os zeros lógicos que correspondem aos
menos do que 9.2b IC é desencadeada protecção contra estados desligado da alimentação de energia desliga
comparador de baixa tensão de alimentação foi DA5, NIJ. Desde unidade lógica E NÃO-circuito DD7
neinvertiruyu- entrada condutora dos quais está ligado estende-se também para o circuito OU DD1, que inclui o
ao chip de alimentação Vcc do terminal, e invertiruyu- transistor VT2 realizando-arranque suave descarga do
condutora - com devyativoltovym interna da fonte de condensador (saída
tensão. Como resultado, a saída do comparador é
produzido céu de zero lógico, que passa através de um 8), e também através do transistor VT1 reduz o potencial
E-NOT DD7, gera em suas comunidades baseadas à saída do amplificador operacional para quase zero.
saída da unidade lo-, que estão vindo para o esquema Simultaneamente, a protecção das saídas da unidade de
do NOR-DD8 DD9, você é um teclas de controle lógica de comparação baixo DA5 tensão para o pi tse-
Khodnev. Como resultado de sua arranque circuito que desactiva referência de tensão,
então o resultado
motoristas Nye são transferidos para um terceiro co-pé. Quando a tensão de saída exceder o nível de
referência de tensão 4B com- desencadeada comparador
Com o aumento da tensão de alimentação de controlo DA8 ION e saídas para o circuito AND, uma
IC 10 num comparador ZA- escudos subtensão DA5 segunda lógica NÃO DD7 nitsu um sistema unificado, e na
formiru- uma unidade lógica de saída koto- paraíso é sua saa formado logicamente zero, levando a remoção
fornecido a um E-NO DD7 e ION. Como resultado, o proibida que a inclusão de chaves com NOR circuitos
circuito de disparo fornece um interruptor de fonte de
tensão de referência Nia e esquema vivo. DD8- DD9 e formando a saída da lógica OU circuito DD1
zero, o que conduziria ao encerramento do transistor de
VT2, e incorporando um circuito de arranque suave.

arranque suave
Quando a corrente de excitação através do na entrada invertida do comparador de PWM que, por
transistor de comuta é determinado pela corrente de comparação com uma tensão em dente de serra na sua
carga e uma saída de corrente da carga do condensador entrada directa, com uma forma miruet a saída do
e significativamente maior do que o valor nominal. Para comparador dos impulsos de duração em expansão.
evitar a consequente sobrecarga dos interruptores de Primeira vez chave de abertura é curta, ea corrente
transístor no esquema introduzido início cascata macio através deles não tem tempo para atingir o valor crítico,
que realiza suave aumento sinal de desfasamento da o que garante a sua proteção inicial de sobrecarga.
tensão de saída do amplificador de estalo de Além disso, como a saída aumenta zheniya As tensões
praticamente zero para os valores nominais do e, aumentar a duração do pulso, e quando ele atinge o
consequentemente, uma mudança suave na duração valor nominal, o modo inicia a sua estabilização.
dos impulsos do comparador de PWM e drivers de Transistor VT1 zakryva- etsya porque potencial da sua
saída. Limitação da tensão na saída do amplificador base é maior do que a capacidade do emissor.
operacional osusche- stvlyaetsya PNP-transistor VT1,
ter emit- dos quais está ligado à base do transistor de
saída amplificador operacional e para a base de
condensador de arranque suave.
Além do objetivo principal de água Você é um
arranque suave pode Vatsya A utilização para outros
fins. A capacidade de limitar o balanço máximo de amp
op determina a PWM é máxima atingível em esquemas
À medida que a carga de energia interna convencionais, como no modo atual permite nível de
corrente nominal de um condensador 9 uA arranque programação da corrente máxima de pico.
suave, o Nogo ligado concluiu 8, e aumenta o valor OS
da tensão de saída fornecida

PROTEÇÃO DE SOBRECARGA CURRENT


Quando uma sobrecarga é controlada apenas Estado só após o desaparecimento de sobrecorrente.
no sen- tensão pintainho aplicada ao pino 9 do IC
excede 1B, trabalhar corrente comparador limite e vai Se você tem um curto-circuito na saída, em
dar uma unidade lógica, a qual passa através do circuito seguida, devido ao fato de que o transistor de potência
OU DD1, define o trinco PWM em um estado. Este off comutação seqüência proiskho- dit por um tempo de
produto passando através de uma porta OU DD4, é cerca de 100 ns, a corrente através do interruptor pode
fornecido para o circuito NOR DD8- DD9, que desactiva crescer para o segundo valor limite da tração e trabalhar
as chaves de licença de saída, pelo menos, o final deste fora dos circuitos comparadores. Como resultado, na
período. trava PWM tem prioridade de entrada S, por sua saída uma lógica edini- ca formada que passa
isso, é reposto a zero através do circuito OU DD1, inclui um transistor de VT2
que descarrega o condensador de arranque suave. Ao
mesmo tempo, através do transistor de saída do
transistor de VT2 VT1 reduz po-
OC potencial de praticamente zero. Depois de desligar o curto-circuito na saída não desaparece processos
potencial dos comutadores de saída na entrada 9 está descritos são repetidos e o circuito se torna modo
situado perto de zero, a corrente comparadores "Icahn".
limitantes e retire o circuito de proibição e vice-Chin Na ausência da tensão de alimentação de
processo de arranque suave. se sobrecorrente e normal começa a operar um caminho de
controle principal.

driver de saída CONTROLE


Você é um circuito de controle lógico fornece zeros lógicos, isto é, na sua saída é também zero é
drivers Khodnev você é um espaço preenchido com as formada, a qual, actuando sobre o circuito NOR
seguintes funções: DD8-DD9, remove a proibição de saída comutador
* desligamento simultâneo condutor. Tal forma kim o condutor de saída para Ko
accionadores de saída a um único nível do impulso de torogo tem permissão para fazorasschepitelya gatilho é
relógio no pino 4 ou na saída do trinco PWM; ativado.

* alternadamente inclusão Simultaneamente inicia condensador de carga


drivers de saída em zero nível de impulso de sincronismo ligado ao pino 6 e, portanto, a tensão no terminal 7
no terminal 4 e a saída PWM - travas; começa a aumentar. Assim que a tensão era serras na
entrada não inversora do comparador de PWM é igual
* alterar a largura vyhodno- ao nível do sinal de erro, na sua entrada inversora, uma
th pulso, dependendo do nível de desfasamento O sinal unidade lógica é formado na saída do comparador de
Nala. PWM, o qual passa através do circuito OU DD2, define o
A aparência do sistema de gestão de distribuição trinco de PWM. Este único nível, que passa através ou
de trabalho em um exemplo de um PE-regulação PWM DD4 porta, entra nas entradas de circuito de NOR-DD8
convencional, quando a tensão de retorno é aplicada à DD9, e as saídas destes circuitos são formados por
entrada inversora do amplificador operacional DA2 (pino 1), zeros lógicos, os quais levam ao desligamento e
a tensão de referência - para o não inversora (pino 2), e a controladores operam bloqueados cheniya
voltagem de dente de serra de um oscilador (pino 6) para a acidentalmente incluída fechada mais cedo condutor.
entrada de HU (pino 7). Além disso, os condutores estão desligados, pelo
menos, até ao final do período até que o próximo
O sinal de erro na saída de SO cria um certo gerador permitindo ZA- momentumQ de unidade repõe o
nível de tensão que é transferida para o invariante trinco de PWM e gatilho vai traduzir-se em outro
vertiruyuschy entrada PWM comparador DA6. A entrada fazorasschepitel estado, desse modo tavlivaya podgo-
não inversora do comparador PWM recebe tensão em para incluir um outro condutor de saída. Como a
dente de serra deslocado até 1.25V. sequência de impulsos de processos descritos sinhroim-
campismo povtoryayut-.

ciclo de dois tempos começa a partir do


momento em que o sinal de sincronização no pino 4 tem
um único nível. Este impulso restabelece o trinco de
PWM e, simultaneamente, que passa através de uma
porta OU DD3, é alimentada à entrada de contagem do
fazorasschepitelya flip-flop e converte-o para o próximo
estado normal, a preparação de uma saída apropriada Dependendo do nível de sinal de erro na
para o condutor do questão incluídos, e Ele também é entrada viu PWM comparador atinge esse nível poz-
aplicado ao OR-NOT DD8-DD9. Neste caso, tanto o mesma ou anterior. Assim, as mudanças por e no tempo
condutor de saída off. Khodnev Você é um motorista. Assim está a ser
realizada para estabilizar a tensão de saída do inversor.

Após o relógio de transferência no estado zero


em ambas as entradas da porta OU estará presente
DD4

RECOMENDAÇÕES PARA MODOS DE OPERAÇÃO para aumentar


a confiabilidade
Microcircuito 1156EU2 representado desejo modos PWM como a corrente e tensão estava.
para definir-se um controlador de PWM, para optimizar a Você pode usar
utilização de um circuito da fonte de energia secundária conexão directa da tensão de entrada.
de pseudónimos, O trabalho de pelo frequências até 1 Ele também pode ser útil como um controlador
MHz controlo de impulsos. esquema de Micro pode ser no conversor série-ressonante a frequências
aplicado com sucesso na chave de fonte de energia em
para 1MHz.

IC CARACTERÍSTICAS OSCILADOR
ustanavli- frequência do oscilador INDICA do ciclo de carga e um elevado nível de 4,5 V durante o
componentes externos Rt e St ligados aos terminais 5 e ciclo de descarga. Esta conclusão é controlado pelo
6 de micro-circuito, respectivamente. No pino 5 do IC transistor emissor seguidor PNP na, e, por conseguinte,
voltagem de 3 volts (nominal) e a corrente através Rt pode ser combinado com outro circuito OU montagem. A
reflectida sobre o pino 6 numa razão de 1 gerado: 1. capacidade de carga do IC para esta conclusão - 1 mA,
Portanto, a corrente de carregamento da capacitância e uma vez que a fonte de corrente interna na carga
Cm é determinado pela expressão Ich = 3 / Tr. emissor seguidor de 400 mA, em seguida, o coeficiente
de ramificação PMI takto- saída vomu quando operando
em um IC semelhante, pelo menos igual a dois.
A corrente de carga no pino 6 forma uma
tensão crescente linearmente até qualquer limite
superior de 2,8 V e, em seguida liga-se o circuito de
descarga dentro do chip, que com TO- rapidamente Um tipo muito importante de Cm capacitor. Em
reduz a tensão de descarga no pino 6 para 1, e, em alta frequência resistência eficaz de sequências que
seguida, é atingido começa a carregar um novo ciclo. O efectivamente série de indutância, absorção dieléctrica -
período de oscilações pode ser expressa maneira todos estes condensadores nonideality As
formado: características aa determinam a precisão e estabilidade
de frequência do oscilador. Recomendado Usamos tipos
de condensadores de rádio-frequência. Para reduzir a
Tr = T + Td, onde influência de terminais indutância parasitária de um
* Tr = Ct (Up- Uv) / ich, condensador em St. oscilador Recomenda-se trabalhar
* Td = Cm (Up- Uv) / Idch, na instalação para encurtar-los tanto quanto possível, e
* (Up-UV) - varredura serras, ser ligado ao bus de terra mais próximo para o pino 10
um valor típico de 1,8 V, do IC.
* ich - corrente de carga,
* Idch - corrente de descarga.
4 é formado na saída de baixa novo impulso
takto- para teche- 2.3V

amplificador de erro CARACTERÍSTICAS


IC amplificador de erro é amplificadores Ligação das entradas de amplificador de erro
operacionais com baixa impedância de saída com é dependente da polaridade da tensão de saída da fonte
elevada largura de banda e alta taxa de variação projectada. Se você quer uma tensão positiva se
zheniya As tensões (pelo menos 12_V / MS). estabilizou, a tensão de modo comum é igual a
capacidade de produção OC não pode exceder o
potencial de pelo pino 8. factor de amplificação Nia pode
ser instalada utilizando uma técnica convencional de 5,1V (tensão de referência), e de realimentação é
realimentação. Tipo-Vai yc ilitelya AFC tem um valor do organizada como se mostra na Fig.
coeficiente de ganho de 95 dB com uma constante 10 a. Se a voltagem estabilizada do negativo, então
corrente nominal e um poste com uma baixa frequência recomenda-se a ajustar a tensão de modo comum para
de 100 Hz. ser igual a metade da tensão de referência e o divisor de
retorno ligado entre a saída do estabilizador e o suporte,
como mostrado na Fig. 10 b.
Fig. 10. organizações de realimentação Exemplos
com a ajuda do amplificador de erro.

Deve-se ter em mente que a saída do op-amp corrente condutora, para reduzir o potencial à saída do
é carregado com uma 50kOm resistência interna para o amplificador operacional pode ser necessária de um resistor
chão. Portanto, se a carga externa requer um grande de derivação adicional.
influxo

driver de saída CARACTERÍSTICAS


Para minimizar a tocar na forma de onda de uso Serial-
saída que MO Jet afetar negativamente o trabalho de coordenada linhas de transmissão, a fim de armazenar
ambos os transistores de potência MOS conectados um pulso condutor. Uma tal abordagem minimiza o ruído
chennyh para o chip, ea própria IC, indutância série, sub minha navodi- circuito controlador analógico. Mas neste
exceção para as saídas dos motoristas deve ser mínima. caso, você pode precisar de triagem.
A solução pode ser uma aproximação das dores MOP
transistor de potência para o IC quanto possível e usar
demp- resistências sucessivas Fern do componente de Em ambos os casos, recomenda-se a desviar
carvão de canções. Para reduzir a radiação saídas de driver de diodos Schottky. Se os drivers são
eletromagnética de transistores de potência, requerem executados em um transformador, ou se as emissões de
triagem. A segunda abordagem fluir através do vaso - ZA- cria muito forte, linhas diodos
de derivação são obrigatórios. diodos Schottky com
pico- VYM 1A atual limita de modo algum os pontos
negativos sobre o nível de 0.3V.

- esta colocação dos transistores de potência a uma certa


distância a partir do IC e utilizados

Micropower arranque inicial


Desde que o IC consome menos de dois Passando para o rectificador de tensão AC foi - é tudo o
miliamperes antes liga-se, à corrente de alimentação de que é necessário para iniciar a fonte (Fig. 11).
baixa energia de lastro resistência Rb, sub
Fig. 11. fonte de alimentação de inicialização Micropower Variant.

O capacitor provocando Cs ZA- está cobrando lastro resistência Rb, um condensador Cs é dependente das
atual do ra lastro resistor. Quando a voltagem do fontes de alimentação do circuito de ka particulares, mas em
condensador atinge o limiar de comutação de IC stano- qualquer caso, a corrente a partir do transformador de alta
vitsya activa e activa os transístores de potência. frequência de um enrolamento secundário
corrente adicional é necessário para a operação do IC é mosto fazer
fornecido a partir do rectificador em um primário antes da acção uvelichivshe- consumo de corrente
enrolamento auxiliar do transformador de potência de Gosia IC Cs condensador é descarregado abaixo do
alta frequência secundário. cálculo limiar de fora do IC.

CALENDÁRIO
Dois ou três CIs pode operar de forma sincronizada de principais controlos IP sinal NYM seguidor Emissor, ao
acordo com o esquema mostrado na Fig. qual a saída através dos condensadores e a STI
6 b. Liderando IC programado para o resistor de neobhodimo-, através das resistências correspondentes
frequência escolhida Rt e um condensador Cm, como de e transmissão Li- SRI escravo conectada IC. Oscilador
costume. Ry escravos osciladores CI estão bloqueados escravo IC, neste caso, não é bloqueado, e é ajustado
(a saída de Cm está ligado à terra, e a saída conectada para a frequência ligeiramente mais baixa do que as
ao pino Rt Ugef). A lógica no escravo IC está ligado ao frequências de oscilador CIs condução escolha
sinal do relógio da Grã duschey com os movimentos de adequada de elementos de temporização Rt e St.
montagem ou você é um relógio IC. correspondentes Nesta abordagem, cada IC tem um
dente de serra local de tensão.

esquema pode ser utilizado para mais


ramificada sincronizaç~ao na Fig. 6a. Aqui, o relógio de
saída

INÍCIO SOFT
máximo positivo Saída suave iniciar leis IMS rachivaetsya os
varrer amplificador restrição incompatibilidade na tensão transistores internas do solo são quando o IC está no
de saída suave de arranque, o que faz com que seja modo micro potente ou quando HI / Parar tensão de
possível obter um dente de serra aumentando a corrente saída é maior do que está presente
de pico nos transistores de potência no arranque.
1,4 V.
Fig. 12. Esquema de arranque suave.

Em alguns casos, fora do tempo de sinal age activado por meio da corrente R1 começa a fluir.
sobre a saída HI / Stop não é suficiente para arranque Quando o limiar é de 0,6 V As tensões zheniya transistor
suave capacidade de carga total. Mostrado na Fig. 12 PNP liga-se e descarrega rapidamente o condensador
configuração do resistor e transistor PNP digital pode até o arranque suave 0,7 V, o que corresponde à largura
resolver este problema. Quando o transistor interno de pulso nu esquerda modulador PWM pa.

APLICAÇÕES PWM
IS pode gerar dvuhtakt- interruptores de rim entre a resistência de colector e a entrada de HU.
potência do sinal modulado de largura de ny de controlo
em dois modos fundamentais. O primeiro modo, quando Se o conversor tem que trabalhar em um
o sinal proveniente do amplificador de erro compara o ambiente onde a tensão de entrada foi alterado dentro
comparador PWM com serras A tensão presente na de uma ampla gama, é aconselhável a utilização de uma
Está uma água Cm IC. Este é um feedback tensão de conexão direta para a entrada paramétrica As tensões
modo comum. Em um segundo sinal de modo com o zheniyu. Paramétrico vi Maio A alimentação para a
amplificador correspondente calculado compara o PWM entrada do comparador, formado circuito RC externo.
kompa- gerador com um nível de corrente de chaves de Eles atribuem sinal serras de reposição vai para a saída
licença poder Chah (feedback modo TO- ky) .Tok do transistor oscilador externo.
convertido para uma tensão através da resistência de
colector, ou por meio de um transformador de corrente,
se a energia perda pozvolya- é dissolvido aplicar uma esquema pode ser utilizado para evitar a
resistência de colector. A fim de suprimir o ruído de saturação do transformador do conversor, "schaya
comutação pode exigir integrando tse- vychislyayu-" produto volt-segundo e desliga os
transístores de potência, Ko GDS este produto atinge
um nível perigoso.

INSTALAÇÃO DE FREQÜÊNCIA ALTA e cadeias de abastecimento FIAÇÃO


Como todos os circuitos de alta frequência, o com duas camadas interiores de chapa para a
IC requer disposição muito cuidadosa da relação para os alimentação e a terra. compostos de sinalização Nia
componentes externos e os condutores a fim de deve ser colocado nas camadas exteriores
minimizar os efeitos indesejáveis ​de um tipo indutivo ou GOVERNAMENTAIS do PCB, e de modo que os
capacitivo. Conclusões Os componentes devem ser condutores de sinal de todo o terreno fornecidos com
encurtados para pelo skol- possível. Mais preferidos são tiras Galis. Seguindo uma forma de realização preferida
de quatro camadas de placas de circuito impresso de CIs montagem condutores e componentes externos
MO Jette ser a utilização bilateral
placas de circuito impresso com um lado barramento de octilfenil avaliado a partir de 1 a 5 microfarads a uma
terra alter-. Entre o bus de energia e bus de massa deve distância de não mais de 12 mm a partir da saída 13 do IC
instalar dois condensador condutor de passagem, um de como um armazenamento de energia para fornecimento de
cerâmica com baixa indutância interna Stu denominação uma saída de pico de corrente dray- Verov é recomendado
0,1 microfarads não mais que 6 mm a partir da saída do que o baixo coinductive condensador de 0,01 microfarad a
IC 15 para eliminar o ruído de alta frequência; e segundo saída da tensão de referência.
absolutizar

ON TÍPICA
diagrama de fiação típico é mostrado na Fig. 13.

+ 15V

C1 R4
0.1mkF
C2 8,2k 10: 2 VD4 L1 + 5V
R6 20A
0.1mkF * 3.2
C7 10 R8 T2
R2 VT1

100K DA 3 10
C10
21
VD5
C3 BAm 47mkF
MF 14 VD1
W
100pF
4 11
C48
R1
Vref 16
2.49K CRSYN VD2
C4 15
R9 VT2
510pF 13
EKVcc
HU VD3 10 + 48V
C5 12
Comece HI
0.1mkF R3
98765 D1 10
/ Stop 0V
C6 C8 R7 R10
8,2k T1
R5
1.0mkF 1.0mkF 12 100K C9
270pF 60: 1 0V
470

Fig. 13. circuito típico do IC 1156EU2.

Você também pode gostar