Você está na página 1de 11

14/06/2011

Portas lgicas

Famlias lgicas
Os circuitos integrados digitais esto agrupados em famlias lgicas. Famlias lgicas bipolares: RTL Resistor Transistor Logic Lgica de transistor e resistncia. DTL Dode Transistor Logic Lgica de transistor e diodo. TTL Transistor Transistor Logic Lgica transistor-transistor. HTL High Threshold Logic Lgica de transistor com alto limiar. ECL Emitter Coupled Logic Lgica de emissores ligados. I2L Integrated-Injection Logic Lgica de injeo integrada. Famlias lgicas MOS (Metal xido Semicondutor) CMOS Complemantary MOS MOS de pares complementares NMOS/PMOS NMOS Utiliza s transistores MOS-FET canal N. PMOS Utiliza s transistores MOS-FET canal P.

Atualmente a famlia lgica TTL e a CMOS so as mais usadas.


2

14/06/2011

Sries das famlias TTL e CMOS


A famlia TTL principalmente reconhecida pelo fato de ter duas sries que comeam pelos nmeros 54 para os componentes de uso militar e 74 para os componentes de uso comercial. TTL 74L de Baixa Potncia TTL 74H de Alta Velocidade TTL 74S Schottky TTL 74LS Schottky de Baixa Potncia (LS-TTL) TTL 74AS Schottky Avanada (AS-TTL) TTL 74ALS- TTL Schottky Avanada de Baixa Potncia Sries CMOS: 4000/14000 (foram as primeiras sries da famlia CMOS) 74C (compatvel, pino a pino e funo por funo, com os dispositivos TTL) 74HC (CMOS de Alta Velocidade) 74HCT (os dispositivos 74HCT - CMOS de Alta Velocidade - podem ser alimentados diretamente por sadas de dispositivos TTL)
3

Tenses dos nveis lgicos


Famlia Lgica TTL Faixas de tenso correspondentes aos nveis lgicos de entrada: Entre 2 e 5 Volt, nvel lgico 1 Entre 0,8V e 2V o componente no reconhece os nveis lgicos 0 e 1, devendo portanto, ser evitada em projetos de circuitos digitais. Entre 0 e 0,8 Volt, nvel lgico 0

Faixas de tenso correspondentes aos nveis lgicos de sada:


Entre 2,4 e 5 Volt, nvel lgico 1 Entre 0,3 e 0,5 Volt, nvel lgico 0 Famlia Lgica CMOS Faixa de alimentao que se estende de 3V a 15V ou 18V, dependendo do modelo. A famlia CMOS possui tambm, uma determinada faixa de tenso para representar os nveis lgicos de entrada e de sada, porm estes valores dependem da tenso de alimentao e da temperatura ambiente.
4

14/06/2011

Constituio das portas lgicas


Os componentes principais que constituem as portas lgicas so os transistores bipolares (famlia lgica TTL) ou os transistores de efeito de campo Fet (famlia lgica CMOS).

Estes transistores comportam-se como interruptores eletrnicos que ou esto em conduo (1) ou esto ao corte (0).

A figura apresenta um exemplo de um circuito eltrico (porta lgica que implementa a funo AND), utilizando a tecnologia TTL.

Nveis de integrao
Os nveis de integrao referem-se ao nmero de portas lgicas que o CI contm.
SSI (Small Scale Integration) Integrao em pequena escala: So os CI com menos de 12 portas lgicas. MSI (Medium Scale Integration) Integrao em mdia escala: Corresponde aos CI que tm entre 12 a 99 portas lgicas LSI (Large Scale Integration) Integrao em grande escala: Corresponde aos CI que tm entre 100 a 9 999 portas lgicas. VLSI (Very Large Scale Integration) Integrao em muito larga escala: Corresponde aos CI que tm entre 10 000 a 99 999 portas lgicas. ULSI (Ultra Large Scale Integration) Integrao em escala ultra larga: Corresponde aos CI que tm 100 000 ou mais portas lgicas.

14/06/2011

Portas lgicas
A facilidade do processamento de nmeros binrios decorre da existncia de apenas dois dgitos, 0 e 1 (bit), que podem ser representados por 2 nveis de tenso (por exemplo 0 = 0 volt e 1 = 5 volts). Os smbolos representam um bloco lgico com uma ou mais entradas lgicas A, B, etc. e uma sada lgica S. As entradas e sadas lgicas s assumem valores correspondentes aos nveis lgicos 0 e 1. Um bloco lgico executa uma determinada funo lgica para a qual foi projetado. Essa funo determina os valores que as sadas assumem para cada combinao de valores das entradas. Tais relaes so muitas vezes exibidas soba a forma de tabelas de verdade.
AND A S B NAND A S B B A S B NOR OR A S A S NOT

Porta lgica AND (e)


Smbolo novo Smbolo antigo Expresso da funo Tabela verdade

B 0 1 0 1

S 0 0 0 1

A S B

S=AxB

0 1 1

Analogia da porta lgica AND com um circuito eltrico:


A

Quando as duas entradas (A e B) so zero (interruptores desligados) a sada (S) tambm zero (lmpada apagada). Quando uma s das entradas 1 (um s interruptor ligado) a sada (S) zero (lmpada apagada). Quando as duas entradas (A e B) so 1 (os dois interruptores ligados) a sada (S) tambm 1 (lmpada acesa), CONCLUSO: S temos o nvel lgico 1 na sada quando todas as entradas forem 1 (neste caso, A e B)

14/06/2011

Porta lgica NAND (no e)


Smbolo novo Smbolo antigo A Expresso da funo Tabela verdade

A
S

B 0 1 0 1

S 1 1 1 0

S=AxB

0 0 1 1

Negao

A porta lgica NAND uma porta lgica AND com a sada negada. Pode observar-se que os nveis lgicos da sada (S) da tabela verdade NAND a negao dos nveis lgicos da sada ( S) da tabela verdade AND.

Porta lgica OR (ou)


Smbolo novo Smbolo antigo A Expresso da funo Tabela verdade

A
S

B 0 1 0 1

S 0 1 1 1

1
B

S=A+ B

0 0 1 1

Analogia da porta lgica OR com um circuito eltrico:

Quando as duas entradas (A e B) so zero (interruptores desligados) a sada (S) tambm zero (lmpada apagada).
A

Quando uma s das entradas 1 (um s interruptor ligado) a sada (S) um (lmpada acesa). Quando as duas entradas (A e B) so 1 (os dois interruptores ligados) a sada (S) tambm 1 (lmpada acesa), CONCLUSO: S temos o nvel lgico 0 na sada quando todas as entradas forem 0.
10

14/06/2011

Porta lgica NOR (no ou)


Smbolo novo Smbolo antigo Expresso da funo Tabela verdade

A
A

B 0 1 0 1

S 1 0 0 0

1
B

S=A+ B

0 0 1 1

Negao

A porta lgica NOR uma porta lgica OR com a sada negada. Pode observar-se que os nveis lgicos da sada (S) da tabela de verdade NOR a negao dos nveis lgicos da sada ( S) da tabela verdade OR.

11

Porta lgica NOT (negao)


Smbolo novo Smbolo antigo Expresso da funo Tabela verdade

S 1 0

S=A

0 1

O nvel lgico da sada (S) a negao do nvel lgico da entrada (A).

12

14/06/2011

Porta lgica EXclusive OR (ou exclusivo)


Smbolo novo Smbolo antigo Expresso da funo Tabela verdade

A
A

B 0 1 0 1

S 0 1 1 0

=1
B

S=A B

0 0 1 1

A sada 1 se uma entrada 1 ou a outra entrada 1, mas no ambas. De outro modo: o valor da sada (S) 1 se as entradas (A ou B) so diferentes e 0 se so iguais.

13

Porta lgica EXclusive NOR (no ou exclusivo)


Tabela verdade Smbolo novo Smbolo antigo Expresso da funo

A
A

B 0 1 0 1

S 1 0 0 1

=1
B

S=AB

0 0 1 1

Negao

A porta lgica abreviadamente designada por EX-NOR uma porta lgica EX-OR com a sada negada. Pode observar-se que os nveis lgicos da sada (S) da tabela verdade EXNOR a negao dos nveis lgicos da sada (S) da tabela verdade EX-OR.

14

14/06/2011

Circuitos integrados digitais

14

13 12 11

10

Marca 1 2 3 4 5 6 7

15

Tabela Verdade
A 0 0 0 0 0 0 0 0 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 S

Expresso Lgica _ ___ ABC(A+D)

1 1 1 1 1 1

16

14/06/2011

17

18

14/06/2011

19

20

10

14/06/2011

5. Qual a frequncia de disparo do circuito ao lado, = 0,5.

21

11