Você está na página 1de 15

ESPECIALIDADE

31) Com relao ao circuito da figura a seguir, correto afirmar que

a) trata-se de um retificador de meia onda onde aumentando-se o valor da capacitncia C, reduz-se o valor tenso
de ondulao (ripple).
b) trata-se de um retificador de meia onda onde reduzindo-se o valor da carga RL, reduz-se o valor da tenso de
ondulao (ripple).
c) trata-se de um retificador de meia onda onde aumentando-se o valor da carga RL, aumenta-se o valor da tenso
de ondulao (ripple).
d) trata-se de um retificador de meia onda onde aumentando-se o valor da capacitncia C, aumenta-se o valor da
tenso de ondulao (ripple).
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)
Em circuitos retificadores, o capacitor responsvel pela diminuio da tenso de ondulao, uma vez que aplicados a
circuitos de fontes de alimentao onde se tem que ter uma tenso de sada constante, sem ondulaes, ideal para
circuitos eletrnicos.
Fonte: Boylestad, Robert,Nashelsky Louis. Dispositivos Eletrncios e Teoria de Circuitos, Pearson Education.
MALVINO, Albert Paul. Eletrnica. 7. ed. So Paulo: Makron Books, 2011. v. 1 e 2.
32) Reguladores de tenso so extremamente aplicados a circuitos eletrnicos, com o intuito de energizar o circuito de
acordo com a sua necessidade. Considerando que a carga representada por RL seja um circuito eletrnico, a tenso
de sada e a corrente sero, aproximadamente, iguais a
a) 12 V, 12 mA.
b) 14,4 V, 14,4 mA.
c) 16,9 V, 16,9 mA.
d) 17 V, 17 mA.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


Sendo o regulador de tenso de 12 V, e tendo alterada sua referncia em 5,6 V devido ao diodo zener teremos na sada:
Vout = 12 + 5,6 0,7 = 16,9 V, essa tenso aplicada ao resistor RL de 1K, ter um fluxo de corrente de 16,9 mA.
Fonte: Boylestad, Robert,Nashelsky Louis. Dispositivos Eletrncios e Teoria de Circuitos, Pearson Education.
33) O osciloscpio instrumento muito utilizado para a anlise grfica de sinais eltricos em circuitos eletrnicos, seja
para finalidade de teste, manuteno ou at mesmo desenvolvimento de projetos eletrnicos. Considerando a figura,
e que os sinais so de mesma frequncia aplicada s entradas vertical e horizontal de um osciloscpio, pode-se
afirmar que a figura uma representao de Lissajous com a defasagem entre os sinais de
a) 30.
b) 45.
c) 60.
d) 90.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-1-

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)


necessrio aplicar a frmula de defasagem de lissajous: arcsen (2a/2b), como as distncias entre os eixos so iguais
o resultado dessa equao ser igual a 1, arcsen de 1 igual a 1.5707, ou seja, /2 = 90.
Fonte: IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
34) A figura representa um circuito RLC cuja fonte de tenso 12/0 V, 60 Hz. O valor da tenso sobre o indutor L ,
aproximadamente, igual a
a) 12 V.
b) 16 V.
c) 24 V.
d) 32 V.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


Basta aplicar a tenso de 12 V sobre 4 e descobrir a corrente de 3 A, esse mesma corrente flui sobre o indutor
produzindo uma tenso de 24 V.
Fonte: IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
35) O circuito da figura representa um controle de fase com TRIAC, para se garantir um disparo qualquer em 90,
considerando IGT = 75 mA e VGT = 2,5 V.

O valor de RX deve ser, aproximadamente, igual a


a) 1k5.
b) 1k8.
c) 2k3.
d) 4k7.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)
Rx = Vp . sen VGT / IGT, logo 127.2 .sen 2,5 / 75 mA = 2354 .
Fonte: ALMEIDA, Jos Antunes de. Dispositivos Semicondutores Tiristores. 12. ed. Editora rica, 2011.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-2-

36) No circuito lgico combinacional da figura a seguir, as entradas possuem os seguintes nveis lgicos:

A = 1, B = 1, C = 0, D = 1 e E = 0.
Os nveis lgicos presentes nas sadas S1 e S2 para estas entradas, respectivamente, sero
a) 1 e 0.
b) 1 e 1.
c) 0 e 1.
d) 0 e 0.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)
Analisando as entradas, A = 1, B = 1, C = 0, D = 1 e E = 0, teremos

Fonte:
MORENO, Jaime H.; LANG, Toms; ERCEGOVAC, MiloD. Introduo aos Sistemas Digitais. Porto Alegre: Bookman,
2000.
TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e Aplicaes. 10. ed. Rio de
Janeiro: Prentice Hall, 2007.
37) A figura mostra um tiristor (TH), muito comum em aplicaes industriais de potncia. Dentre as protees existentes,
a apresentada na figura abaixo evita o disparo indevido do tiristor. Esse circuito conhecido por
a) Req.
b) RL.
c) TP.
d) SNUBBER.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-3-

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)


O efeito dv/dt pode ser controlado com a incluso de um circuito RC (circuito Snubber) em paralelo com o tiristor.
Nesse caso, o circuito SNUBBER nada mais que um filtro que amortece oscilaes, no deixando com que o tiristor
dispare indevidamente.
Fonte: ALMEIDA, Jos Antunes de. Dispositivos Semicondutores Tiristores. 12. ed. Editora rica, 2011.
38) Amplificadores de pequenos sinais possuem aplicaes em que existe a necessidade de amplificao de um sinal,
como exemplo, um controle do volume de um rdio. O circuito da figura representa um amplificador transistorizado;
o seu ganho ser, aproximadamente, igual a
a) 1.
b) 10.
c) 47.
d) 140.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)


Um amplificador transistorizado seguidor de emissor, possui ganho aproximadamente igual a 1, pois quase toda tenso
ca aplicada a base aparece no emissor.
Fonte: MALVINO, Albert Paul. Eletrnica. 7.ed. So Paulo: Makron Books, 2011. v. 1 e 2.
39) Relacione os componentes semicondutores e as caractersticas e, em seguida, assinale a alternativa que apresenta
a sequncia correta.
(1) Diodo Zener
(2) Diac
(3) Diodo Varicap
(4) Diodo Schottky

(
(
(
(

)
)
)
)

utilizado em circuitos de sintonia.


capaz de conduzir corrente eltrica nos dois sentidos.
Geralmente, utilizado com polarizao reversa.
capaz de operar em frequncias muito elevadas (GHz).

a) 3 1 2 4
b) 3 2 1 4
c) 4 2 1 3
d) 4 1 2 3
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)
De acordo com as caractersticas dos semicondutores analisados tem-se que:
Diodo Zener = geralmente utilizado com polarizao reversa; uma das aplicaes mais comuns com diodos zener
para regulao de tenso, para isso o mesmo deve ser polarizado reversamente.
Diac = componente bidireccional que dispara nos dois sentidos e ambas as polaridades D.I.A.C = Diode AC Switch.
Diodo Varicap = a principal aplicao dos dodos de capacitncia varivel encontra-se nos circuitos sintonizadores de
canais de radiofrequncia de VHF e UHF utilizados tanto em vdeos como nas atuais televises.
Diodo Schottky = diodo para aplicaes em alta freqncia, conduo com tenso menores que os diodos
convencionais, portanto mais rpidos.
Fonte: MALVINO, Albert Paul. Eletrnica. 7.ed. So Paulo: Makron Books, 2011. v. 1 e 2.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-4-

40) No contador visto na figura a seguir, considere que inicialmente a entrada clear foi acionada, levando as sadas dos
flip-flops a zero, e que o pulso de clock est atuando sobre o circuito. A sequncia correta de contagem que ele
apresenta igual a
a) 0, 7, 3, 5.
b) 0, 7, 5, 3.
c) 0, 5, 3, 7.
d) 0, 3, 5, 7.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)


Analisando o mapa de transio de estados do contador proposto tem-se que:
1 FF1, clear ativo, portanto, Q0, Q1, Q2 = 0.
2 Transio de clock: como J0=1 k0=0, pois a porta AND garante 0 em sua sada, Q1 = 1 pois, 1 na entrada de j1 e k1
faz com que ele comute de estado passando de 0 para 1, o mesmo acontece com Q2, passando de 0 para 1, formando
a sequncia 011.
3 Transio de clock, 1 e 1 na entrada da NAND garante 1 em k0, fazendo com que Q0 comute passando de 0 para 1,
o que acarretar na alterao do estado de Q1, passando de 1 para 0, esse nvel lgico atinge as entradas de j2 e k2 e
faz com que Q2 no altere o estado, permanecendo em nvel lgico 1; logo formado a sequncia: 101.
4 Transio de clock, as portas NAND nesse momento possui o nvel lgico em sua sada 0, fazendo com que o FF
mantenha seu estado em set., ou seja, 1, as entradas do FF (j1/k1=1), fazendo com que seja alterado o estado de 0
para 1, como a comutao acontece simultaneamente o valor de J2k2, anteriormente era 0, ele mantm o estado em 1.
Logo, (111).
Fonte:
MORENO, Jaime H.; LANG, Toms; ERCEGOVAC, MiloD. Introduo aos Sistemas Digitais. Porto Alegre: Bookman,
2000.
TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e Aplicaes. 10. ed. Rio de
Janeiro: Prentice Hall, 2007.
41) No circuito abaixo, o valor da queda de tenso em R4 , aproximadamente, igual a
a) 42 V.
b) 53 V.
c) 79 V.
d) 85 V.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


Reorganizando o circuito tem-se que

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-5-

Realizando o paralelismo entre os resistores, chega-se a um circuito reduzido, e encontra-se a corrente.

Encontra-se uma corrente de 14,096 mA, multiplicando pela resistncia de R4, tem-se que 78,9V, aproximadamente 79 V.
Fonte: IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
42) O circuito a seguir um integrador, considerando que Vin um sinal retangular simtrico, conforme a figura 02 e
que, inicialmente, o capacitor est descarregado.

Figura 02
A forma de onda esperada, em Vout, ser em formato
a) de spikes.
b) senoidal.
c) triangular.
d) quadrangular.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)
O sinal de sada proporcional a integral do sinal aplicado em Vin. Trata-se de uma funo linear, para valores positivos
inicia-se a subida da rampa, para valores abaixo de zero, a descida da rampa. Formando como resultado uma sada
triangular.
Fonte: PERTENCE JR., Antnio. Eletrnica Analgica Amplificadores operacionais e filtros ativos. 6.ed. Porto Alegre:
Bookman, 2003.
43) De acordo com a NR10, no que tange sinalizao de segurana, analise as afirmativas abaixo.
I. Identificao de circuitos eltricos.
II. Travamento e bloqueios de dispositivos e sistemas de manobras e comandos.
III. Restries e impedimentos de acessos.
IV. Delimitaes de reas.
V. Sinalizao de reas de circulao, vias pblicas, veculos e movimentao de cargas.
VI. Sinalizao de impedimento de energizao.
VII. Identificao de equipamento ou circuito impedido.
Esto corretas as afirmativas
a) II e VI, somente.
b) I, IV e VI, somente.
c) I, II, III, IV, V, VI e VII.
d) I, III, IV e VII, somente.
EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-6-

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


Nas instalaes e servios em eletricidade deve ser adotada sinalizao adequada de segurana, destinada
advertncia e identificao, obedecendo ao disposto na NR-26 Sinalizao de Segurana, de forma a atender,
dentre outras, as situaes a seguir:
a) identificao de circuitos eltricos;
b) travamentos e bloqueios de dispositivos e sistemas de manobra e comandos;
c) restries e impedimentos de acesso;
d) delimitaes de reas;
e) sinalizao de reas de circulao, de vias pblicas, de veculos e de movimentao de cargas;
f) sinalizao de impedimento de energizao; e
g) identificao de equipamento ou circuito impedido.
Fonte: Associao Brasileira de Normas Tcnicas. NR 10: segurana em instalaes e servios em eletricidade. Rio de
Janeiro, 1978, alteraes em 1983 e 2004.
44) No circuito da figura a seguir, o valor em ohms da resistncia R, que deve ser ligada entre os pontos A e B, para que
circule no resistor de 10 uma corrente de 0,6 A,
a) 6.
b) 10.
c) 15.
d) 20.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


Considere que um resistor R foi conectado ao circuito, e uma corrente de 0,6A circulando sobre os demais resistores
com valor de 2R, tem-se que:
V = RxI, logo: 6v sobre o resistor de 10R, os demais resistores assumem o restante da tenso, que seria de 6V, dividido
pela soma dos resistores por se tratar de uma conexo srie, ou seja, 6V/6R = 1A, subtraindo a corrente de 1A 0,6
sobra se 0,4 A, logo, a tenso sobre o resistor de 10 R = 6 V dividido por essa diferena tem-se que: 6/0,4 = 15 R.
Fonte: IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000.
45) Sendo Vi uma tenso senoidal (Vi = 10 mVpp 1 Khz), a tenso de sada obtida em Vo ser um sinal
a) triangular.
b) quadrangular.
c) senoidal de 10mVpp.
d) retificado em meia-onda.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)


O circuito proposto denominado super diodo, e funciona como um retificador de preciso para valores inferiores a
barreira de potencial de um diodo. Obtendo ento na sada um sinal retificado em meia-onda.
Fonte: PERTENCE JR., Antonio. Eletrnica Analgica Amplificadores operacionais e filtros ativos. 6.ed. Porto Alegre:
Bookman, 2003.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-7-

46) A figura abaixo representa uma configurao tpica de sistemas de tempo discreto malha-fechada. Analise-a e, em
seguida, assinale a alternativa que melhor representa a expresso C(z).

a) C(z)

G(z) R(z)
1 GH ( z )

b) C(z)

c) C(z)

d) C(z)

G(z) R(z)
1 G(z) H(z)
RG(z)
1 HG(z)
G 2 (z) RG1 (z)
1 G1G 2 H(z)

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)

Fonte: OGATA, Katsuhiko. Engenharia de Controle Moderno. 5.ed. So Paulo: Prentice- Hall, 2011.

47) Em um circuito com amplificadores operacionais existem trs estgios no-inversores idnticos associados em
cascata. Se cada um possui um ganho de 4 dB e a largura de faixa total de 5 kHz, qual o ganho total da
associao e a largura de faixa resultante, respectivamente?
a) 4 dB e 5 kHz
b) 12 dB e 5 kHz
c) 4 dB e 2,5 kHz
d) 12 dB e 2,5 kHz
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)
1

BW BW 2 n 1
Onde: o ganho total da associao : 4dB + 4dB + 4dB = 12 dB.
Bw(3) = 52 . 1/3 1 = 5 x 0,509 = 2,5 kHz.
Fonte: PERTENCE JR., Antnio. Eletrnica Analgica Amplificadores operacionais e filtros ativos. 6.ed. Porto Alegre:
Bookman, 2003.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-8-

48) A figura representa a estrutura de uma memria. Com relao capacidade de dados, que podem ser armazenados
por ela, pode-se afirmar que de
a) 4.000 bits.
b) 4.096 bits.
c) 16.000 bits.
d) 40.000 bits.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)


1 k = 1096 produto igual a N x M logo, 1024 * 4 = 4096 bits de capacidade de armazenamento.
Fonte: CAPUANO, Francisco Gabriel; IDOETA, Ivan Valeije. Elementos de Eletrnica Digital. 40. ed. So Paulo: rica,
2008.
49) O circuito demonstrado na figura um controlador proporcional, utilizado em circuitos automatizados. Observe.

Sobre o ajuste de controle de proporcionalidade correto afirmar que


a) R2/R1 corresponde constante de proporcionalidade.
b) o controle de proporcionalidade deve ser feito apenas por R1.
c) o controle de proporcionalidade deve ser feito apenas por R2.
d) o circuito no permite ajuste de proporcionalidade uma vez que a malha RR fixa.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)
A equao que determina o valor de sada para um controlador proporcional dada por:

, logo o que influencia diretamente na constante de proporcionalidade do circuito R2/R1.


Fonte: PERTENCE JR., Antnio. Eletrnica Analgica - Amplificadores operacionais e filtros ativos. 6.ed. Porto Alegre:
Bookman, 2003.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

-9-

50) A figura representa um circuito lgico da famlia TTL (Transistor Transistor Logic).Observe.

Considerando a ligao entre os transistores, correto afirmar que se trata de uma porta lgica
a) OR.
b) AND.
c) NOR.
d) NAND.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)
Quando as entradas a e b recebem os nveis lgicos conforme tabela, temos na sada:
A
B
Output
0
0
1
0
1
1
1
0
1
1
1
0
Caracterizando uma porta lgica NAND, de acordo com as entradas temos que:
A e B = 0, T1 conduz levando T2 e T4 ao corte, ausncia de corrente na base, T3 ir conduzir, pois existe uma corrente
circulando por R2, assim em output tem-se nvel lgico 1.
Fonte: CAPUANO, Francisco Gabriel; IDOETA, Ivan Valeije. Elementos de Eletrnica Digital. 40. ed. So Paulo: rica,
2008.
51) Reguladores monolticos ajustveis so baseados em circuitos com realimentao e uma tenso fixa de referncia, e
so extremamente aplicados em circuitos, onde se deseja ter uma tenso varivel, como por exemplo, fontes de
alimentao. Esses reguladores podem ser encontrados em diversas famlias, tais como LM 317, LM 2575ADJ,
dentre outros. Considerando a figura apresentada, sendo DZ = 12 v, 1 W, R1 = 470 R, R2 = 1k5, R3 = 2k2 e Vi 35 V,
o valor encontrado em Vo, aproximadamente, igual a
a) 12 V.
b) 15 V.
c) 20 V.
d) 35 V.

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)


Vo = 1 + 1500/2200 . Vref (12 V) = 20 V.

Fonte: PERTENCE JR., Antnio. Eletrnica Analgica Amplificadores operacionais e filtros ativos. 6.ed. Porto Alegre:
Bookman, 2003.
EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

- 10 -

52) De acordo com a configurao para circuitos lgicos CMOS (Complementary Metal Oxide Semicondutor)
apresentada, informe se verdadeiro (V) ou falso (F) o que se afirma e, em seguida, assinale a alternativa que
apresenta a sequncia correta.

(
(
(
(

)
)
)
)

So constitudos por transistores MOS-FET canal N e canal P.


A imunidade a rudos em um circuito CMOS muito baixa comparada aos circuitos TTL.
Trata-se de uma porta lgica NOR CMOS.
VDD s pode assumir valores de tenso superiores a +5 V.

a) V F V F
b) F V F V
c) V F F V
d) F V V F
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)
(V) So constitudos por transistores MOS-FET canal N e canal P. Os elementos que compem um circuito integrado
CMOS so MOS-FET; devido a isso, diversas caractersticas so possveis, entre elas destacam-se o baixo consumo de
energia.
(F) A imunidade a rudos em um circuito CMOS muito baixa comparada aos circuitos TTL. A imunidade a rudos de um
circuito integrado CMOS cerca de 45% de VDD, sendo muito superior a uma famlia de circuitos integrados TTL, que
cerca de 0.4 V.
(V) Trata-se de uma porta lgica NOR CMOS. Avaliando os valores que A e B podem assumir e analisando o circuito
proposto tem-se que:
A
0
0
1
1

B
0
1
0
1

Output
1
0
0
0

(F) VDD s pode assumir valores de tenso superiores a + 5 V. Afirmativa falsa, uma vez que os circuitos integrados
com tecnologia CMOS podem assumir valores tenso de at 3.3V, 12 V, e at mesmo 5 V.
Fonte: CAPUANO, Francisco Gabriel; IDOETA, Ivan Valeije. Elementos de Eletrnica Digital. 40. ed. So Paulo: rica,
2008.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

- 11 -

53) Considerando as caractersticas de funcionamento de memrias, informe se verdadeiro (V) ou falso (F) o que se
afirma e, em seguida, assinale a alternativa que apresenta a sequncia correta.
(
(
(
(

)
)
)
)

DRAM um tipo de memria RAM.


EPROM no permite que os dados sejam apagados e regravados.
PROM um tipo de memria ROM.
PROM permite gravaes sucessivas.

a) V F V F
b) F V F F
c) V F F F
d) F V V V
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)
ROM: so chips de memria que podem ser lidos pela CPU a qualquer instante, mas no podem ser gravados pela
CPU. Sua gravao feita apenas pelo fabricante do computador ou pelo fabricante de memrias. Os dados
armazenados nela j saem prontos de fbrica e so produzidas em larga escala na indstria. A caracterstica importante
de ROM que se trata de uma memria PERMANENTE. Seu contedo nunca perdido, mesmo com o computador
desligado. Portanto, este tipo de memria usada para armazenar programas estticos (que no alteram) e produzidos
em massa. Este tipo de memria foi usado para armazenar o BIOS, que se localiza na placa-me.
PROM: significa Programmable ROM, ou seja, ROM programvel. Trata-se de uma espcie de ROM que produzida
apagada. O fabricante pode program-las, ou seja, gravar seu programa. Esta gravao pode ser feita apenas uma vez,
pois utiliza um processo irreversvel. Por isso, usa-se o termo queimar a PROM quando se grava nesta memria.
EPROM: significa Eraseable PROM, ou seja, uma ROM programvel e apagvel. Assim como ocorre com a PROM, a
EPROM pode ser programada e a partir da, comporta-se como uma ROM comum, mantendo os dados armazenados
mesmo sem corrente eltrica, e permitindo apenas operaes de leitura. A grande diferena que a EPROM pode ser
apagada com raios ultravioleta de alta potncia. Possuem uma janela de vidro, atravs da qual os raios ultravioletas
podem incidir nas operaes de apagamento. Existem vrios tipos de RAM com diversas caractersticas e para diversas
aplicaes. A mais conhecida a DRAM (dinmica) e a SRAM (esttica) e suas evolues.
Fonte: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice Hall, 2010
CAPUANO, Francisco Gabriel; IDOETA, Ivan Valeije. Elementos de Eletrnica Digital. 40. ed. So Paulo: rica, 2008.
54) De acordo com a norma NBR5410 aplicvel a instalaes eltricas de baixa tenso, o aterramento IT deve ser
restrito aos seguintes casos especficos, exceto:
a) O neutro no distribudo.
b) Instalaes exclusivamente para alimentao de fornos industriais.
c) Instalaes para retificao destinada, exclusivamente, a acionamentos de velocidade controlada.
d) Instalaes industriais de processo contnuo, com tenso de alimentao igual ou inferior a 220 V.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA D)
A utilizao do esquema IT deve ser restrita a casos especficos, como os relacionados a seguir:
a) instalaes industriais de processo contnuo, com tenso de alimentao igual ou superior a 380 V, desde que
verificadas as seguintes condies:
- a continuidade de operao essencial;
- a manuteno e a superviso esto a cargo de pessoal habilitado (BA4 e BA5, conforme 4.3.2.1);
- existe deteco permanente de falta terra;
- o neutro no distribudo;
b) instalaes alimentadas por transformador de separao com tenso primria inferior a 1 000 V, desde que
verificadas as seguintes condies:
- a instalao utilizada apenas para circuitos de comando;
- a continuidade da alimentao de comando essencial;
- a manuteno e a superviso esto a cargo de pessoal habilitado (BA4 e BA5, conforme 4.3.2.1);
- existe deteco permanente de falta terra;
c) circuitos com alimentao separada, de reduzida extenso, em instalaes hospitalares, onde a continuidade de
alimentao e a segurana dos pacientes so essenciais (conforme a NBR 13534);
d) instalaes exclusivamente para alimentao de fornos industriais;
e) instalaes para retificao destinada exclusivamente a acionamentos de velocidade controlada.
Fonte: De acordo com o item, 4.2.2.2.3.2 da NBR 5410.

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

- 12 -

55) A sigla FPGA (Field Programmable Gate Array) designa uma tecnologia para desenvolvimento de hardwares. Sobre
este dispositivo correto afirmar que, exceto:
a) Possui linguagem programao prpria VHDL.
b) um tipo de tecnologia de programao de hardware: DRAM, ANTIFUSE.
c) recurso de lgica combinatria: (MUX, LUT, P), aplicveis a FPGAs.
d) Proporciona flexibilidade para correes e atualizaes de hardware de forma mais rpida.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)
Existem trs tipos de Tecnologias de Programao de Hardware:
SRAM (Static Random Acess Memory), em que o comutador um transistor de passagem controlado pelo estado de
um bit de SRAM.
ANTIFUSE originalmente um circuito aberto que, quando programado, forma um caminho de baixa resistncia.
GATE FLUTUANTE, em que o comutador um transistor com gate flutuante.
Fonte:
MORENO, Jaime H.; LANG, Toms; ERCEGOVAC, Milos D. Introduo aos Sistemas Digitais. Porto Alegre:
Bookman, 2000.
5.2.5 TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e Aplicaes. 10. ed. Rio
de Janeiro: Prentice Hall, 2007.
Texto complementar: http://chipcflow.eti.br/kelton_final.pdf acesso em 17/04/2012.
56) A figura representa a simbologia de filtros, que so circuitos eletrnicos compostos de elementos passivos e ativos
ou apenas elementos passivos, capazes de atenuar determinadas frequncias. De acordo com a simbologia,
assinale a alternativa que define, respectivamente, cada tipo de filtro apresentado.

a) PB, PA, RF, PF


b) PB, PA, PF, RF
c) RF, PA, PB, PF
d) RF, PB, PF, PA

EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

- 13 -

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)

Fonte: PERTENCE JR., Antnio. Eletrnica Analgica Amplificadores operacionais e filtros ativos. 6.ed. Porto Alegre:
Bookman, 2003.
57) O CI-555 um circuito integrado de alta versatilidade, pois apresenta um grande nmero de aplicaes em circuitos
eletrnicos. Dentre as principais aplicaes destacam-se temporizadores, geradores de pulsos, dentre outros.

De acordo com as figuras, correto afirmar que


a) no circuito A, a frequncia de 90,9mHz, e a frequncia no circuito B de 138,4Hz.
b) no circuito A, o tempo que a tenso de sada estar em nvel lgico 1 (12V), de 6,93s e a frequncia de
oscilao em B de 138,4Hz.
c) quando aplicada uma tenso menor que VCC no pino 2 (trigger) do circuito A, a sada ir para nvel lgico 0
(0VCC). O circuito B estvel.
d) quando aplicada uma tenso maior que VCC no pino 2 do circuito A, a tenso de sada ir para nvel lgico 1
(12VCC). O circuito B monoestvel.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)
No primeiro circuito tem-se um circuito denominado: monoestvel, onde a frequncia dada por: T = 1,1 R.C, onde:
temos T = 1,1 . 100 K . 100 u = 11s, logo F = 1/t 1/11 = 90,9 mHz. No segundo circuito, h um circuito denominado
astvel.
Onde a frequncia calculada por:
EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

- 14 -

Logo, temos: 1,44 / (10.000 + 94000) x 100nF 138,4HZ.


Fonte:
PERTENCE JR., Antnio. Eletrnica Analgica Amplificadores operacionais e filtros ativos. 6.ed. Porto Alegre:
Bookman, 2003.
5.2.18 SEDRA, Adel. S.; SMITH, Kenneth C. Microeletrnica. 5. ed. So Paulo:Pearson/Prentice Hall, 2007
58) A figura representa a estrutura bsica de um computador. Observe.

Considerando as principais funes de uma CPU (central processing unit), assinale alternativa incorreta.
a) Busca e executa as instrues existentes na memria.
b) Quanto maior a frequncia de clock da CPU, melhor a sua perfomace.
c) A CPU composta basicamente de: registradores, unidade lgica e aritmtica.
d) Dentre os registradores existentes, destacam-se PC (Program Counter) e IR (Instruction Register).
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA C)
A CPU composta basicamente de trs elementos: unidade de controle, unidade lgica e aritmtica e registradores.
Fonte: 3 STALLINGS, William. Arquitetura e Organizao de Computadores. 8. ed. So Paulo: Prentice Hall, 2010.
59) Considerando arquitetura de instrues em Pipeline, incorreto afirmar que
a) implementado na arquitetura harvard.
b) no muito usual, pois torna o processamento mais lento.
c) realiza busca da prxima instruo de comando a ser executada dentro de um mesmo ciclo de mquina.
d) caracterizada pela execuo em sequncia, aguardando o fim de um comando para incio de execuo do prximo.
JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA B)
Uma das principais caractersticas da tcnica de instrues em pepiline o aumento do tempo de processamento, uma
vez que o sistema se torna sequencial, mesmo que seja realizada uma busca em outra posio de memria.
Fonte: TAUB, Herbert. Circuitos Digitais e Microprocessadores. 2. ed. Porto Alegre: Mc Graw Hill, 1984.
60) O circuito digital mostrado na figura fornece, em sua sada, a soma aritmtica das informaes de entrada. De
acordo com as informaes presentes nas entradas, o resultado apresentado na sada, ser
a) 96 (H).
b) 23 (H).
c) 8A (H).
d) 4C (H).

JUSTIFICATIVA DA ALTERNATIVA CORRETA: (LETRA A)


Logo 52 (8) = 5X8exp1+2x8exp0 = 42 + 01 1 01 100 = 108 150. Convertendo para a base HEX = 96.
Fonte:
MORENO, Jaime H.; LANG, Toms; ERCEGOVAC, MiloD. Introduo aos Sistemas Digitais. Porto Alegre: Bookman,
2000.
5.2.5 TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e Aplicaes. 10. ed. Rio
de Janeiro: Prentice Hall, 2007.
EAOEAR 2013 Gabarito Comentado Engenharia Eletrnica Verso A

- 15 -

Você também pode gostar