Você está na página 1de 2

FATEC-SP

Faculdade de Tecnologia de São Paulo


SIMULADO P2 – Sistemas Digitais – Prof. Katsuhiro – 2s2022

GABARITO

1) (1,0) Desenhe a forma de onda da saída Q do flip- CLK


flop abaixo. D

4) (1,0) Desenhe a forma de onda da saída Q do flip-


flop abaixo.

CLK

Q
CLK

2) (1,0) Analise o circuito abaixo e desenhe as formas de T


onda da saída S.
Q

5) (1,0) Considere o circuito lógico abaixo.

CLOCK

Preencha a tabela abaixo, considerando os


CLR
valores iniciais indicados:
PR

CLK Q2 Q1 Q0
S
- 1 0 1
3) (1,0) Desenhe a forma de onda da saída Q do flip-  1 1 0
flop abaixo.
 0 1 1
 1 0 1
 1 1 0
 0 1 1
6) (1,0) Analise o circuito abaixo e desenhe as formas de 8) (1,0) Considere o circuito lógico abaixo:
onda das saídas A, B e C.

Desenhe as formas de onda das saídas Q1 e Q0 no


diagrama de tempo abaixo:
DADO
CLK
CLK
Q0
A
Q1
B

9) (1,0) Projete um contador assíncrono que conta de


C
2 a 13, utilizando flip-flops T acionados pela borda
de descida do clock. Indique claramente as saídas Q3
(MSB), Q2, Q1 e Q0 (LSB).
7) (1,0) Considere o circuito lógico abaixo.

10) (1,0) Projete um contador assíncrono que conta


Preencha a tabela abaixo, considerando os
de 7 a 3, utilizando flip-flops D acionados pela
valores iniciais indicados:
borda de subida do clock. Indique claramente as
saídas Q2 (MSB), Q1 e Q0 (LSB).
CLK Q3 Q2 Q1 Q0

- 1 1 0 1
 0 1 1 0
 1 0 1 1
 0 1 0 1
 0 0 1 0
 1 0 0 1

Você também pode gostar