Você está na página 1de 3

Circuitos Biestáveis (Flip-Flop’s)

São circuitos sequenciais, onde o estado futuro da saída Q, é


dependente do estado atual da tal saída, e também, das condições das suas
entradas. Vale lembrar que o circuito biestável possui duas saídas
complementares (Q e Q’).

Circuito biestável RS

Vejamos o circuito abaixo:

=1 =0
S . Q=1 S R QF Conclusão
0 0 Qa Mantém Qa
0 1 0 0 = Reset

R
=1 . Q’= 1
1 0 1 1 = Set
Proibitivo
=0 1 1 ###

Inserção do pulso de clock

O pulso de clock é o sinal que permite a atualização da saída do


biestável, somente no instante desejado.

Vejamos o circuito abaixo:

Para facilitar a análise, utilizaremos a representação por meio de bloco


lógico, conforme a figura abaixo:

S Q

Clk

R Q’
A fim de eliminar a condição de situação proibitiva, o biestável RS
é configurado conforme o bloco mostrado abaixo, dando origem ao biestável
JK.

Vejamos o bloco lógico:

1
J 1
S Q

Clk
1 R Q’
K 0

A tabela da verdade do biestável JK será dada conforme a tabela


que segue:

J K QF Conclusão
0 0 Qa Mantém Qa
0 1 0 0
1 0 1 1
1 1 Qa’ Complementa Qa

Com o mesmo propósito de facilitar a análise do biestável JK, o mesmo


será representado por meio de bloco, conforme mostrado a seguir:

E para que o pulso de clock seja habilitado somente na transição


de nível lógico de “1” para “0”, foi implementado o biestável JK/ME (JK/Mestre
Escravo), o qual é obtido conforme o circuito que segue:
Sua representação em forma de bloco lógico será a mostrada a seguir:

A partir de agora, esse é o bloco lógico biestável que utilizaremos na


construção dos circuitos sequenciais.

Sua tabela da verdade continua conforme mostrada anteriormente.

J K QF Conclusão
0 0 Qa Mantém Qa
0 1 0 0
1 0 1 1
1 1 Qa’ Complementa Qa

Você também pode gostar