Você está na página 1de 19

Eletrônica Digital 2

Aula 4
(Flip-Flop JK Mestre-Escravo)

Prof. Eng. Msc. Marthielo Marques


CREA RS167137
marthielomarques@hotmail.com
marthielo@cermissoes.com.br
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo


“Possui duas etapas de processamento...”
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo


“Possui duas etapas de processamento...”

J K Qf

0 0 Qa

0 1 0

1 0 1

1 1 Qa
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo


“Possui duas etapas de processamento...”

0
J K Qf

0 0 Qa
“Primeiramente, devemos notar que quando o clock for
0 1 0
igual a 1, haverá a passagem das entradas J e K
1 0 1 (mestre), porém não haverá passagem das saídas Q1 e
1 1 Qa Q1 (entradas S e R do circuito escravo).clk escravo=0.”
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo


“Possui duas etapas de processamento...”

1
J K Qf

0 0 Qa
“Porém, quando o clock passar para 0, as saídas Q1 e Q1
0 1 0
ficarão bloqueadas no ultimo estado assumido e estarão em
1 0 1 S e R desbloqueadas, mudando o estado do circuito escravo
1 1 Qa e consequentemente das saídas finais. CLK escravo=1.”
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo

J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa

S R Q(futuro)
0 0 Qa
0 1 0
1 0 1
1 1 X
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo

J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa

S R Q(futuro) “Enquanto o clock permanecer em 0, notamos que J e K


0 0 Qa podem variar a vontade que o flip flop manterá a saída
0 1 0 constante. ”Q1 e Q1(S e R) permanecerão fixo.
1 0 1 (t0 a t1 e t2 a t3)”.
1 1 X
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo

J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa

S R Q(futuro) “No momento em que o CLK passa para 1(instantes t1 e t3),


0 0 Qa os pontos Q1 e Q1 irão mudar de estado conforme as
0 1 0 entradas J e K, porém a saída Q permanecerá constante,
1 0 1 pois a entrada de CLK do circuito escravo estará em 0(t1 a t2
1 1 X e de t3 a t4).
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo

J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa

S R Q(futuro) “O circuito mestre irá assumir o estado que for imposto no


0 0 Qa momento em que o CLK mudar para 0(t2), os pontos Q1 e Q1
0 1 0 irão mudar conforme o estado de J e K. Porém Q permanece
1 0 1 constante pois CLK no escravo estará em 0(t2),
1 1 X permanecendo neste estado até que o clk volte a mudar (t3).
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo

J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa

S R Q(futuro) “A saída assumida pelo circuito mestre irá impor ao


0 0 Qa circuito escravo o seu estado, e só irá mudar na próxima
0 1 0 vez que o CLK mudar de 1 para 0(t4).
1 0 1
1 1 X
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo

J K Qf
“Notamos que esta Tabela Verdade é idêntica à de um flip-flop
0 0 Qa
JK básico, porém a saída Q irá assumir valores, conforme a
0 1 0 situação das entradas JK, somente após a passagem do clock
1 0 1 para 0. Assim sendo, o circuito é denominado JK Mestre-
1 1 Qa Escravo sensível à descida de clock.
OBS.:”Para obter um circuito sensível à subida de clock basta
colocarmos um inversor interno à entrada clock.”
Eletrônica Digital 2

2. Flip-Flops JK Mestre Escravo

J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa
Eletrônica Digital 2
2. Flip-Flops JK Mestre Escravo
Com entrada Preset e Clear
Eletrônica Digital 2

2. Flip-Flops tipo T
Eletrônica Digital 2

2. Flip-Flops tipo T
Eletrônica Digital 2

2. Flip-Flops tipo D
Eletrônica Digital 2

1. Flip-Flops

1) Determine as formas de onda das saídas Q e Q do flip-flop tipo T


visto na figura abaixo, em função dos sinais aplicados nas entradas.
Eletrônica Digital 2

1. Flip-Flops
1) Determine as formas de onda das saídas Q e Q do flip-flop tipo T
visto na figura abaixo, em função dos sinais aplicados nas entradas.
(RESPOSTA)
Eletrônica Digital 2

Boa Noite!
Prof. Eng. Msc. Marthielo Marques
CREA RS167137
marthielomarques@hotmail.com
marthielo@cermissoes.com.br

Você também pode gostar