Escolar Documentos
Profissional Documentos
Cultura Documentos
Engenharia Mecatrnica
Flip-Flop JK
Em eletrnica e circuitos digitais, o flip-flop jk ou multivibrador biestvel um circuito digital pulsado capaz de servir como uma memria de um bit. Um flip-flop tipicamente inclui zero, um ou dois sinais de entrada, um sinal de clock, e um sinal de sada, apesar de muitos flip-flops comerciais proverem adicionalmente o complemento do sinal de sada.
Sumrio
I. II. III. 3.1 3.2 3.3 IV.
pg
Introduo Objetivos ......................................................................................................... 4 Reviso Terica .................................................................................................................. 4 Materiais e Mtodos ....................................................................................................... 6 Lista de materiais: ..................................................................................................... 6 Circuitos eletrnicos tabelas verdades: .................................................................. 7 Procedimentos .............................................................................................................. 8 Resultados ....................................................................................................................... 9 a) Questionrio da aula prtica ........................................................................................... 10
ndice de Figuras
Figura 1 Smbolo do flip-flop JK ............................................................................................... 5 Figura 2 Diagrama do flip-flop JK ............................................................................................ 6 Figura 3 Materiais usados nos testes...................................................................................... 7 Figura 4 Circuito interno do flip-flop JK ................................................................................... 8 Figura 5 Estrutura de um Flip-Flop JK .................................................................................... 8 Figura 6 Diagrama de tempos do flip-flop JK ......................................................................... 8 Figura 7 circuito eletrnico FF Jk ............................................................................................. 9 Figura 8 Circuito Montado com Flip Flop JK 7473 .............................................................. 10
ndice de Tabelas
Tabela 1 Tabela Verdade Flip-Flop JK ................................................................................... 6
I.
Introduo Objetivos
Adquirir conhecimentos em flip-flop;
II.
Reviso Terica
Em eletrnica e circuitos digitais, o flip-flop ou multivibrador biestvel um circuito digital pulsado capaz de servir como uma memria de um bit. Um flip-flop tipicamente inclui zero, um ou dois sinais de entrada, um sinal de clock, e um sinal de sada, apesar de muitos flip-flops comerciais proverem adicionalmente o complemento do sinal de sada. Alguns flip-flops tambm incluem um sinal da entrada clear, que limpa a sada atual. Como os flip-flops so implementados na forma de circuitos integrados, eles tambm necessitam de conexes de alimentao. A pulsao ou mudana no sinal do clock faz com que o flip-flop mude ou retenha seu sinal de sada, baseado nos valores dos sinais de entrada e na equao carecterstica do flip-flop. De forma geral podemos representar o flip-flop como um bloco onde temos 2 sadas: Q e Q' (Q linha), entrada para as variveis e uma entrada de controle (Clock). A sada Q ser a principal do bloco. Este dispositivo possui basicamente dois estados de sada. Para o flip-flop assumir um destes estados necessrio que haja uma combinao das variveis e do pulso de controle (Clock). Aps este pulso, o flip-flop permanecer neste estado at a chegada de um novo pulso de clock e, ento, de acordo com as variveis de entrada, mudar ou no de estado. O flip-flop J-K aprimora o funcionamento do flip-flop R-S interpretando a condio S = R = 1 como um comando de inverso. Especificamente, a combinao J = 1, K = 0 um comando para ativar (set) a sada do flip-flop; a combinao J = 0, K = 1 um comando para desativar (reset) a sada do flipflop; e a combinao J = K = 1 um comando para inverter o flip-flop, trocando o sinal de sada pelo seu complemento. Fazendo J = K o flip-flop J-K se torna um flip-flop T(Toggle).
O smbolo do flip-flop J-K( figura 1 ), onde > a entrada de clock, J e K so as entradas de dados, Q a sada de dados armazenada e Q' o complemento de Q.
Diagrama do flip-flop JK
O flip-flop J-K recebeu este nome em homenagem a Jack Kilby, o homem que inventou o circuito integrado, em 1958, pelo qual ele recebeu o prmio Nobel em Fsica no ano 2000. "Jump-kill", tambm utilizado como analogia a "set-reset".
III.
Materiais e Mtodos
Circuitos integrados TTL7473; Resistores 330 Ohms Protoboard para montagem dos circuitos eletrnicos ; Cabos para ligaes ;
3.3 Procedimentos
Montagem de circuito eletrnico utilizando flip flop JK 7473 resistores de 300ohms conforme a figura abaixo:
Figura 7 circuito eletrnico FF Jk Aps montagem do circuitos foram realizados os testes do FF-JK Preenchendo a tabela seguindo a ordem quando o clock estava em 1 Verificados os estados de entradas e sadas do Flip Flop JK e comparando com a tabela verdade, Testamos as entradas clock em 1 e posteriormente em 0. Observamos o funcionamento das entradas J , K e clear.
IV.
Resultados
Aps montado o circuito conforme figura 08 realizamos os testes de entradas e sadas do flip flop JK 7473 e anotado na tabela verdade tabela 2.
Sadas Q H QO L
QO H
MEMORIA
MEMORIA
3)V ao estado em que Q ser igual a 1. Este estado denominado de SET onde R=1 e S=0
5) V ao estado em que Q permanea em 1. Para Q permanecer em 1 temos que ficar no estado de memria, isto R=0 e S=0
6) Verifique novamente o estado de Q, para a condio da ultima linha da tabela verdade. Para essa condio Q e Q so iguais sendo assim ocasiona o estado de erro.
7) Como o Flip-Flop utilizado para estabelecer e depois armazenar o valor de um estado lgico? Primeiramente habilitamos o controle, aps habilitarmos temos a posibilidade de colocarmos em estado de SET e RESET, e para armazenar devemos colocar R e S no estado 0. 8) colocado a linha clok em zero para desativar o flip flop. O flip flop foi destivado 9)Observe que a utilizao das entradas J e K no tem nenhum efeito sobre as sada Q e Q` A observao foi que o flip flop permaneceu em seu estado desabilitado. 10) ligue o controle Clear em 0 e verifique as sadas Q e Q` As sadas permanecem em estado de memria.isto e memoria do flip flop
V concluso
Com os testes realizados forai possveis verificar e comprovar todo o funcionamento do flip flop JK e sua tabela verdade , bem como seu estado de memria , nveis de sadas alto e baixo (0 e 1)
VI Fontes de pesquisa
http://pt.wikipedia.org/wiki/Flip-flop