Você está na página 1de 20

UNIVERSIDADE EDUARDO MONDLANE

FACULDADE DE ENGENHARIA

DEPARTAMENTO DE ENEGENHARIA ELECTROTÉCNICA

LICENCIATURA EM ENGENHARIA ELÉTRICA-LABORAL

Unidade Curricular:

ELECTRÓNICA DIGITAL

Relatório do Trabalho Laboratorial - Nº 1

Tema: PORTAS LÓGICAS

(Grupo 3) Discentes: Docentes:

Boane, Edilson Alcino Engº. Albino Bernardo Cuinhane

Mussa, Dania Engº. Edson Camilo Fortes

Saete, Maira Acácio

Salomão, Amichel de Jesus

Maputo, abril de 202


Índice
Índice de tabelas...............................................................................................................................i

Índice de figuras..............................................................................................................................ii

1. INTRODUÇÃO........................................................................................................................1

2. OBJECTIVO............................................................................................................................2

3. METODOLOGIA....................................................................................................................2

4. MATERIAL A USAR..............................................................................................................2

5. RESUMO TEÓRICO...............................................................................................................3

Portas lógicas elementares...........................................................................................................3

Portas lógicas AND, OR e NOT..............................................................................................3

Portas lógicas NAND e NOR...................................................................................................4

Portas lógicas XOR e XNOR...................................................................................................4

6. PROBLEMAS..........................................................................................................................6

6.1. Verificação da porta NOT.....................................................................................................6

6.2. Verificação da porta AND....................................................................................................8

6.3. Verificação da porta OR.....................................................................................................10

6.4. Verificação da porta NAND...............................................................................................12

6.5. Verificação da porta NOR...................................................................................................14

6.6. Verificação da combinação das portas NOT, AND e OR...................................................17

Referências Bibliográficas.............................................................................................................18
Índice de tabelas
Tabela 1- Tabela da verdade da porta NOT sem as saídas..............................................................6
Tabela 2- Tabela da verdade da porta NOT preenchida com resultados esperados........................7
Tabela 3- Tabela da verdade da porta AND sem as saídas..............................................................8
Tabela 4- Tabela da verdade da porta AND preenchida com resultados esperados........................9
Tabela 5- Tabela da verdade da porta OR sem as saídas...............................................................10
Tabela 6- Tabela da verdade da porta OR preenchida com resultados esperados.........................11
Tabela 7- Tabela da verdade da porta NAND sem as saídas.........................................................12
Tabela 8- Tabela da verdade da porta NAND preenchida com resultados esperados...................13
Tabela 9- Tabela da verdade da porta NOR sem as saídas............................................................14
Tabela 10- Tabela da verdade da porta NOR preenchida com resultados esperados....................15

i
Índice de figuras
Figura 1- Simbologia das portas lógicas..........................................................................................3
Figura 2- Circuito envolvendo a porta NOT....................................................................................6
Figura 3- Circuito envolvendo a porta AND...................................................................................8
Figura 4- Circuito envolvendo a porta OR....................................................................................10
Figura 5- Circuito envolvendo a porta NAND..............................................................................12
Figura 6- Circuito envolvendo a porta NOR.................................................................................14
Figura 7- Circuito envolvendo a combinação das portas NOT, AND e OR para implementação
de XOR..........................................................................................................................................17

ii
1. INTRODUÇÃO
O presente relatório foi elaborado no âmbito da realização do trabalho laboratorial 1, referente a
portas lógicas elementares, onde ...

1
2. OBJECTIVO
Verificação das portas lógicas elementares e complexas.

3. METODOLOGIA
Usar o kit de experiência para verificar o funcionamento das portas lógicas complexas nele
implantadas e construir as mesmas com recursos às portas elementares.

Preparar as figuras devidamente etiquetadas de acordo com os kits de experiências.

Preparar as tabelas de verdade com uma coluna teórica já preenchida e a prática a preencher ao
longo da experiência.

4. MATERIAL USADO
a. Fonte de alimentação: Thurlby k2 module PL320;

b. Kit de experiências em sistemas digitais, Logic Tutor LT345 MK2;

2
c. Bibliografia fornecida no plano analítico da disciplina.

3
5. RESUMO TEÓRICO
Portas lógicas elementares
As portas lógicas elementares são um dos blocos de construção mais importantes da eletrônica
digital moderna. Elas são utilizadas para implementar funções lógicas simples e complexas em
circuitos digitais. As portas lógicas elementares incluem AND, OR e NOT, que são usadas para
criar circuitos combinatórios e sequenciais. Estudar as portas lógicas elementares é fundamental
para entender como os computadores, smartphones, tablets e outros dispositivos eletrônicos
digitais funcionam.

AND

OR

NOT

NAND

NOR

EXCLUSIVE
OR

Figura 1- Simbologia das portas lógicas.

Portas lógicas AND, OR e NOT


As portas lógicas AND, OR e NOT são as portas lógicas elementares mais básicas. A porta AND
recebe dois ou mais sinais de entrada e produz um sinal de saída somente se todos os sinais de
entrada forem iguais a 1. A porta OR, por sua vez, produz um sinal de saída se pelo menos um
dos sinais de entrada for igual a 1. Já a porta NOT recebe apenas um sinal de entrada e produz
um sinal de saída que é o complemento do sinal de entrada.

4
As portas lógicas AND, OR e NOT podem ser combinadas de diversas formas para formar
circuitos mais complexos, que realizam operações lógicas mais sofisticadas.

Portas lógicas NAND e NOR


As portas lógicas NAND e NOR são variantes das portas AND e OR, respectivamente. Elas
possuem a vantagem de poder ser usadas como portas universais, ou seja, qualquer circuito
digital pode ser construído apenas com portas NAND ou apenas com portas NOR.

A porta NAND produz um sinal de saída igual a 0 se todos os sinais de entrada forem iguais a 1,
enquanto a porta NOR produz um sinal de saída igual a 1 se todos os sinais de entrada forem
iguais a 0.

Portas lógicas XOR e XNOR


Além das portas lógicas AND, OR, NOT, NAND e NOR, existem também as portas lógicas
XOR (ou exclusivo) e XNOR (ou exclusivo-não). A porta XOR produz um sinal de saída igual a
1 se apenas um dos sinais de entrada for igual a 1, enquanto a porta XNOR produz um sinal de
saída igual a 1 se os sinais de entrada forem iguais.

As portas lógicas XOR e XNOR são frequentemente usadas em circuitos que envolvem
aritmética binária, tais como somadores e comparadores.

As portas lógicas elementares são essenciais para a construção de circuitos digitais. Elas
permitem a realização de operações lógicas e aritméticas em sistemas eletrônicos, tornando
possível a criação de computadores e outros dispositivos digitais. O conhecimento das portas
lógicas elementares é fundamental para a compreensão da lógica digital e para o
desenvolvimento de sistemas eletrônicos mais complexos.

5
Além disso, as portas lógicas elementares também possuem importantes aplicações em outras
áreas, tais como na eletrônica de potência e na automação industrial.

Na eletrônica de potência, as portas lógicas elementares são utilizadas para controlar dispositivos
de potência, tais como transistores e tiristores, permitindo a conversão de energia elétrica de uma
forma mais eficiente e segura.

Na automação industrial, as portas lógicas elementares são utilizadas para controlar sistemas de
produção, permitindo a realização de operações automatizadas em linhas de produção e
processos industriais.

É importante destacar que, apesar de serem as portas lógicas elementares mais básicas, as portas
lógicas AND, OR e NOT são amplamente utilizadas na construção de circuitos digitais. Por
exemplo, a partir dessas portas lógicas é possível construir as portas lógicas NAND e NOR, que
por sua vez podem ser utilizadas para construir outros circuitos mais complexos.

Em resumo, as portas lógicas elementares são fundamentais para a construção de circuitos


digitais e possuem importantes aplicações em diversas áreas, tais como na eletrônica de potência
e na automação industrial. O conhecimento dessas portas lógicas é essencial para o
desenvolvimento de sistemas eletrônicos mais complexos e para a compreensão da lógica digital.
Portanto, é fundamental que estudantes e profissionais da área de eletrônica tenham um sólido
conhecimento sobre as portas lógicas elementares e suas principais características.

6
6. PROBLEMAS
Durante a aula laboratorial, para realização, seguiu-se a sequência apresentada no guião:
verificação da porta NOT, verificação da porta AND, verificação da porta OR, verificação da
porta NAND, verificação da porta NOR e verificação combinada das portas NOT, AND e OR.

Procedimento Experimental

Primeiramente, com o material disposto no laboratório (fonte e o kit), fez a calibração da fonte a
uma tensão de 5V, sendo que esta estava ligada à rede, porém com o botão (OFF/ON) no estado
off.

Em seguida, fez-se a conexão do Kit LT345 à fonte (estado off) e as conexões no Kit LT345
segundo cada as exigências de cada de problema.

6.1. Verificação da porta NOT


Esta foi a primeira experiência efetuada. Para a sua execução, escolheu-se no kit de experiência
uma porta NOT G21, ligou-se a entrada ao interruptor S1 e a saída ao LED LP1.

7
5.00 263

Figura 2 - Esquema de implementação da porta NOT.

Em seguida, com a tabela da verdade previamente preparada, colocou-se o interruptor S1 em 0.


Após isso, ligou-se a fonte de alimentação e anotou-se na tabela de verdade, do pré-relatório, o
valor das variáveis de entrada e de saída.

Imediatamente depois, moveu-se S1 para 1 e anotou-se na tabela de verdade o valor das variáveis
de entrada e de saída.

S1 LP1
0 1
1 0

Finalmente, removeu-se o fio na entrada e anotou-se o valor da saída.

S1 LP1
1 0
0 0

8
6.2. Verificação da porta AND
Para a sua execução, escolheu-se no kit de experiência uma porta AND de duas entradas (G5),
ligou-se a entrada 1 ao interruptor S1, a entrada 2 ao interruptor S2 e a saída ao LED LP1.

5.00 263

De seguida, com a tabela da verdade previamente preparada no pré-relatório, colocou-se os


interruptores S1 e S2 em 0. Após isso, ligou-se a fonte de alimentação e anotou-se na tabela de
verdade, o valor das variáveis de entrada e de saída.
Imediatamente depois, moveu-se S1 e S2 para 1 ou 0 de forma a completar a tabela de verdade e
anotou-se os valores das variáveis de entrada e de saída.

S1 S2 LP1
0 0 0
0 1 0
1 0 0
1 1 1

Finalmente, removeu-se o fio na entrada e anotou-se o valor da saída.

S1 S2 LP1

9
1 1 1
X 0 0
X 1 0
X 0 1

Observação:
Removendo a entrada S1, observou-se que a saída LED LP1 não continuava acesa. Com
isso, constata-se que no pino que havia sido conectado o S1, o valor lógico não continua o
mesmo que o valor que se tinha anteriormente.

6.3. Verificação da porta OR


Para a sua execução, escolheu-se no kit de experiência uma porta AND de duas entradas (G7),
ligou-se a entrada 1 ao interruptor S1, a entrada 2 ao interruptor S2 e a saída ao LED LP1.

5.00 263

De seguida, com a tabela da verdade previamente preparada no pré-relatório, colocou-se os


interruptores S1 e S2 em 0. Após isso, ligou-se a fonte de alimentação e anotou-se na tabela de
verdade, o valor das variáveis de entrada e de saída.

10
Imediatamente depois, moveu-se S1 e S2 para 1 ou 0 de forma a completar a tabela de verdade e
anotou-se os valores das variáveis de entrada e de saída.

S1 S2 LP1
0 0 0
0 1 1
1 0 1
1 1 1

Finalmente, removeu-se o fio na entrada e anotou-se o valor da saída.

S1 S2 LP1
1 1 1
X 0 0
X 1 0
X 0 1

Observação:
Removendo a entrada S1, observou-se que a saída LED LP1 continuava acesa. Com isso,
constata-se que no pino que havia sido conectado o S1, independentemente do seu valor
lógico que se tinha anteriormente, a saída é 1 visto que S2 estava em 1. Verificando desta
forma a teoria.

11
6.4. Verificação da porta NAND
Para a sua execução, escolheu-se no kit de experiência uma porta AND de duas entradas (G7),
ligou-se a entrada 1 ao interruptor S1, a entrada 2 ao interruptor S2 e a saída ao LED LP1.

5.00 263

De seguida, com a tabela da verdade previamente preparada no pré-relatório, colocou-se os


interruptores S1 e S2 em 0. Após isso, ligou-se a fonte de alimentação e anotou-se na tabela de
verdade, o valor das variáveis de entrada e de saída.
Imediatamente depois, moveu-se S1 e S2 para 1 ou 0 de forma a completar a tabela de verdade e
anotou-se os valores das variáveis de entrada e de saída.

S1 S2 LP1
0 0 0
0 1 1
1 0 1
1 1 1

12
Finalmente, removeu-se o fio na entrada e anotou-se o valor da saída.

S1 S2 LP1
1 1 1
X 0 0
X 1 0
X 0 1

Observação:
.

6.5. Verificação da porta NOR


Para a sua execução, escolheu-se no kit de experiência uma porta OR de duas entradas (G7) e
uma porta NOT, ligou-se a entrada…

5.00 263

13
S1 S2 LP1
0 0 0
0 1 1
1 0 1
1 1 0

6.6. Verificação da combinação das portas NOT, AND e OR.


Com base nas experiências anteriores, seguiu-se os passos pelos quais montou-se uma função
XOR de modo a implementar as três portas.

Implementação da função XOR

14
5.00 263

S1 S2 LP1
0 0 0
0 1 1
1 0 1
1 1 0

15
Referências Bibliográficas
[1]. Nelson, Victor P; Nagle, H Troy; Carroll, Bill & Irwin, J David Digital Logic Circuit
Analysis & Design, 1995, Prentice Hall Inc, New Jersey.

[2]. Eng. ALBINO B. CUINHANE, Apontamentos de “Elelctrónica Digital”, Fundamentos de


Circuitos Lógicos. Cap.3. UEM-Faculdade de Engenharia. I-semestre 2023;

[3]. Guião de Experiencia Laboratorial 1, TRABALHO LABORATORIAL NO SD1: Portas


Lógicas Elementares. 2023, DEEL.

16

Você também pode gostar