Você está na página 1de 22

UNIVERSIDADE EDUARDO MONDLANE

FACULDADE DE ENGENHARIA

DEPARTAMENTO DE ENEGENHARIA ELECTROTÉCNICA

LICENCIATURA EM ENGENHARIA ELÉTRICA-LABORAL

Unidade Curricular:

ELECTRÓNICA DIGITAL

Pré-relatório do Trabalho Laboratorial Nº SD1

Tema:

PORTAS LÓGICAS ELEMENTARES

(Grupo 3) Discentes: Docentes:

Boane, Edilson Alcino Engº. Albino Bernardo Cuinhane

Mussa, Dania Engº. Edson Camilo Fortes

Saete, Maira Acácio

Salomão, Amichel de Jesus

Maputo, março de 202


Índice
Índice de tabelas...............................................................................................................................i

Índice de figuras..............................................................................................................................ii

1. INTRODUÇÃO........................................................................................................................1

2. OBJECTIVO............................................................................................................................2

3. METODOLOGIA....................................................................................................................2

4. MATERIAL A USAR..............................................................................................................2

5. RESUMO TEÓRICO...............................................................................................................3

Portas lógicas elementares...........................................................................................................3

Portas lógicas AND, OR e NOT..............................................................................................3

Portas lógicas NAND e NOR...................................................................................................4

Portas lógicas XOR e XNOR...................................................................................................4

6. PROBLEMAS..........................................................................................................................6

6.1. Verificação da porta NOT.....................................................................................................6

6.2. Verificação da porta AND....................................................................................................8

6.3. Verificação da porta OR.....................................................................................................10

6.4. Verificação da porta NAND...............................................................................................12

6.5. Verificação da porta NOR...................................................................................................14

6.6. Verificação da combinação das portas NOT, AND e OR...................................................17

Referências Bibliográficas.............................................................................................................18
Índice de tabelas
Tabela 1- Tabela da verdade da porta NOT sem as saídas..............................................................6
Tabela 2- Tabela da verdade da porta NOT preenchida com resultados esperados........................7
Tabela 3- Tabela da verdade da porta AND sem as saídas..............................................................8
Tabela 4- Tabela da verdade da porta AND preenchida com resultados esperados........................9
Tabela 5- Tabela da verdade da porta OR sem as saídas...............................................................10
Tabela 6- Tabela da verdade da porta OR preenchida com resultados esperados.........................11
Tabela 7- Tabela da verdade da porta NAND sem as saídas.........................................................12
Tabela 8- Tabela da verdade da porta NAND preenchida com resultados esperados...................13
Tabela 9- Tabela da verdade da porta NOR sem as saídas............................................................14
Tabela 10- Tabela da verdade da porta NOR preenchida com resultados esperados....................15

i
Índice de figuras
Figura 1- Simbologia das portas lógicas..........................................................................................3
Figura 2- Circuito envolvendo a porta NOT....................................................................................6
Figura 3- Circuito envolvendo a porta AND...................................................................................8
Figura 4- Circuito envolvendo a porta OR....................................................................................10
Figura 5- Circuito envolvendo a porta NAND..............................................................................12
Figura 6- Circuito envolvendo a porta NOR.................................................................................14
Figura 7- Circuito envolvendo a combinação das portas NOT, AND e OR para implementação
de XOR..........................................................................................................................................17

ii
1. INTRODUÇÃO
O presente pré-relatório é elaborado no âmbito da realização do trabalho laboratorial 1, referente
a portas lógicas elementares, onde são resolvidos e interpretados os problemas apresentados no
guião. Consta deste pré-relatório também um breve resumo teórico.
Neste pré-relatório, exploraremos o funcionamento das portas lógicas elementares e como elas
são utilizadas na construção de circuitos lógicos. Vamos explorar as principais portas lógicas
elementares, como AND, OR e NOT. Além disso, vamos discutir suas características, como suas
tabelas verdade, funções booleanas e aplicações em circuitos digitais. Também iremos abordar
como essas portas podem ser combinadas para criar circuitos mais complexos e discutir algumas
aplicações práticas desses circuitos.

Ao compreender as portas lógicas elementares e suas propriedades, é possível projetar e construir


circuitos digitais que realizem tarefas específicas, como operações matemáticas, controle de
dispositivos, processamento de sinais, entre outras. Esse conhecimento é essencial para
engenheiros e tecnólogos que trabalham com eletrônica digital e pode ser aplicado em uma
ampla variedade de indústrias, como eletrônica, computação, automação, telecomunicações,
entre outras.

1
2. OBJECTIVO
Verificação das portas lógicas elementares e complexas.

3. METODOLOGIA
Usar o kit de experiência para verificar o funcionamento das portas lógicas complexas nele
implantadas e construir as mesmas com recursos às portas elementares.

Preparar as figuras devidamente etiquetadas de acordo com os kits de experiências.

Preparar as tabelas de verdade com uma coluna teórica já preenchida e a prática a preencher ao
longo da experiência.

4. MATERIAL A USAR
a. Fonte de alimentação: Thurbly, módulo PL320;

b. Kit de experiências em sistemas digitais, LT345;

c. Bibliografia fornecida no plano analítico da disciplina.

2
5. RESUMO TEÓRICO
Portas lógicas elementares
As portas lógicas elementares são um dos blocos de construção mais importantes da eletrônica
digital moderna. Elas são utilizadas para implementar funções lógicas simples e complexas em
circuitos digitais. As portas lógicas elementares incluem AND, OR e NOT, que são usadas para
criar circuitos combinatórios e sequenciais. Estudar as portas lógicas elementares é fundamental
para entender como os computadores, smartphones, tablets e outros dispositivos eletrônicos
digitais funcionam.

AND

OR

NOT

NAND

NOR

EXCLUSIVE
OR

Figura 1- Simbologia das portas lógicas.

Portas lógicas AND, OR e NOT


As portas lógicas AND, OR e NOT são as portas lógicas elementares mais básicas. A porta AND
recebe dois ou mais sinais de entrada e produz um sinal de saída somente se todos os sinais de
entrada forem iguais a 1. A porta OR, por sua vez, produz um sinal de saída se pelo menos um
dos sinais de entrada for igual a 1. Já a porta NOT recebe apenas um sinal de entrada e produz
um sinal de saída que é o complemento do sinal de entrada.

3
As portas lógicas AND, OR e NOT podem ser combinadas de diversas formas para formar
circuitos mais complexos, que realizam operações lógicas mais sofisticadas.

Portas lógicas NAND e NOR


As portas lógicas NAND e NOR são variantes das portas AND e OR, respectivamente. Elas
possuem a vantagem de poder ser usadas como portas universais, ou seja, qualquer circuito
digital pode ser construído apenas com portas NAND ou apenas com portas NOR.

A porta NAND produz um sinal de saída igual a 0 se todos os sinais de entrada forem iguais a 1,
enquanto a porta NOR produz um sinal de saída igual a 1 se todos os sinais de entrada forem
iguais a 0.

Portas lógicas XOR e XNOR


Além das portas lógicas AND, OR, NOT, NAND e NOR, existem também as portas lógicas
XOR (ou exclusivo) e XNOR (ou exclusivo-não). A porta XOR produz um sinal de saída igual a
1 se apenas um dos sinais de entrada for igual a 1, enquanto a porta XNOR produz um sinal de
saída igual a 1 se os sinais de entrada forem iguais.

As portas lógicas XOR e XNOR são frequentemente usadas em circuitos que envolvem
aritmética binária, tais como somadores e comparadores.

As portas lógicas elementares são essenciais para a construção de circuitos digitais. Elas
permitem a realização de operações lógicas e aritméticas em sistemas eletrônicos, tornando
possível a criação de computadores e outros dispositivos digitais. O conhecimento das portas
lógicas elementares é fundamental para a compreensão da lógica digital e para o
desenvolvimento de sistemas eletrônicos mais complexos.

4
Além disso, as portas lógicas elementares também possuem importantes aplicações em outras
áreas, tais como na eletrônica de potência e na automação industrial.

Na eletrônica de potência, as portas lógicas elementares são utilizadas para controlar dispositivos
de potência, tais como transistores e tiristores, permitindo a conversão de energia elétrica de uma
forma mais eficiente e segura.

Na automação industrial, as portas lógicas elementares são utilizadas para controlar sistemas de
produção, permitindo a realização de operações automatizadas em linhas de produção e
processos industriais.

É importante destacar que, apesar de serem as portas lógicas elementares mais básicas, as portas
lógicas AND, OR e NOT são amplamente utilizadas na construção de circuitos digitais. Por
exemplo, a partir dessas portas lógicas é possível construir as portas lógicas NAND e NOR, que
por sua vez podem ser utilizadas para construir outros circuitos mais complexos.

Em resumo, as portas lógicas elementares são fundamentais para a construção de circuitos


digitais e possuem importantes aplicações em diversas áreas, tais como na eletrônica de potência
e na automação industrial. O conhecimento dessas portas lógicas é essencial para o
desenvolvimento de sistemas eletrônicos mais complexos e para a compreensão da lógica digital.
Portanto, é fundamental que estudantes e profissionais da área de eletrônica tenham um sólido
conhecimento sobre as portas lógicas elementares e suas principais características.

5
6. PROBLEMAS
6.1. Verificação da porta NOT

Figura 2- Circuito envolvendo a porta NOT.

a. Preparar a tabela de verdade da porta NOT;

i. Determinação das variáveis

Variável de entrada: A

Variável de saída: S

ii. Tabela da verdade da porta NOT

A S= A
0
1
Tabela 1- Tabela da verdade da porta NOT sem as saídas.

b. Escolher no kit de experiência uma porta NOT. Ligar a entrada ao interruptor Sw1 e a saída ao
LED LP1;

c. Colocar Sw1 em 0;

6
d. Ligar a fonte de alimentação e anotar na tabela de verdade o valor das variáveis de entrada e
de saída;

A S= A
0 1

e. Mover Sw1 para 1 e anotar tabela de verdade o valor das variáveis de entrada e de saída;

A S= A
0 1
1 0
Tabela 2- Tabela da verdade da porta NOT preenchida com resultados esperados.

f. Remova o fio na entrada e anote o valor da saída.

 Removido o fio na entrada, espera-se uma saída 1.


A S= A
0 1
1 1

7
6.2. Verificação da porta AND

Figura 3- Circuito envolvendo a porta AND.

a. Preparar a tabela de verdade da porta AND de 2 entradas;

i. Determinação das variáveis


Variáveis de entrada: A e B
Variável de saída: S

ii. Tabela da verdade teórica

A B S=A*B
0 0
0 1
1 0
1 1
Tabela 3- Tabela da verdade da porta AND sem as saídas.

b. Escolher no kit de experiência uma porta AND de 2 entradas. Ligar a entrada 1 ao interruptor
Sw1, a entrada 2 ao interruptor Sw2 e a saída ao LED LP1;

 Convecionalmente, a entrada 1 será considerada como A e a entrada 2 como B.

8
c. Colocar Sw1 e Sw2 em 0;

d. Ligar a fonte de alimentação e anotar na tabela de verdade o valor das variáveis de entrada e
de saída;

A B S=A*B
0 0 0

e. Mover Sw1 e Sw2 para 1 ou 0 de forma a completar a tabela de verdade e anotar os valores
das variáveis de entrada e de saída;

A B S=A*B
0 0 0
0 1 0
1 0 0
1 1 1
Tabela 4- Tabela da verdade da porta AND preenchida com resultados esperados.

9
f. Remova um dos fios na entrada e anote o valor da saída. 

 Removido um dos fios na entrada, espera-se uma saída 0. Removendo o fio da entrada A,
tem-se:
A B S=A*B
0 0 0
0 1 0
1 0 0
1 1 0

6.3. Verificação da porta OR

Figura 4- Circuito envolvendo a porta OR.

a. Preparar a tabela de verdade da porta OR de 2 entradas;

A B S=A+B
0 0
0 1
1 0
1 1
Tabela 5- Tabela da verdade da porta OR sem as saídas.

b. Escolher no kit de experiência uma porta OR de 2 entradas. Ligar a entrada 1 ao interruptor


Sw1, a entrada 2 ao interruptor Sw2 e a saída ao LED LP1;

10
c. Colocar Sw1 e Sw2 em 0;

d. Ligar a fonte de alimentação e anotar na tabela de verdade o valor das variáveis de entrada e
de saída;

 Colocados Sw1 e Sw2 em 0, espera-se uma saída 0.


A B S=A+B
0 0 0

e. Mover Sw1 e Sw2 para 1 ou 0 por forma a completar a tabela de verdade e anotar os valores
das variáveis de entrada e de saída;

A B S=A+B
0 0 0
0 1 1
1 0 1
1 1 1
Tabela 6- Tabela da verdade da porta OR preenchida com resultados esperados.

f. Remova um dos fios na entrada e anote o valor da saída. 

11
 Removido um dos fios na entrada, espera-se uma saída 0 se e só se a entrada que se
manteve for 0. Removendo o fio da entrada A, tem-se:
A B S=A+B
0 0 0
0 1 0
1 0 1
1 1 1

6.4. Verificação da porta NAND

Figura 5- Circuito envolvendo a porta NAND.

a. Preparar a tabela de verdade da porta NAND de 2 entradas;

A B S= A∗B
0 0
0 1
1 0
1 1
Tabela 7- Tabela da verdade da porta NAND sem as saídas.

12
b. Escolher no kit de experiência uma porta NAND de 2 entradas. Ligar a entrada 1 ao
interruptor Sw1, a entrada 2 ao interruptor Sw2 e a saída ao LED LP1;

c. Colocar Sw1 e Sw2 em 0;

d. Ligar a fonte de alimentação e anotar na tabela de verdade o valor das variáveis de entrada e
de saída;

 Colocados Sw1 e Sw2 em 0, espera-se uma saída 1.


A B S= A∗B
0 0 1

e. Mover Sw1 e Sw2 para 1 ou 0 por forma a completar a tabela de verdade e anotar os valores
das variáveis de entrada e de saída;

A B S= A∗B
0 0 1
0 1 1
1 0 1
1 1 0
Tabela 8- Tabela da verdade da porta NAND preenchida com resultados esperados.

13
f. Remova um dos fios na entrada e anote o valor da saída. 

 Removido um dos fios na entrada, espera-se uma saída 1 para qualquer uma das entradas,
0 ou 1. Removendo o fio da entrada A tem-se:
A B S= A∗B
0 0 1
0 1 1
1 0 1
1 1 1

6.5. Verificação da porta NOR

Figura 6- Circuito envolvendo a porta NOR.

a. Preparar a tabela de verdade da porta NOR de 2 entradas;

A B S= A +B
0 0
0 1
1 0
1 1
Tabela 9- Tabela da verdade da porta NOR sem as saídas.

14
b. Escolher no kit de experiência uma porta NOR de 2 entradas. Ligar a entrada 1 ao interruptor
Sw1, a entrada 2 ao interruptor Sw2 e a saída ao LED LP1;

c. Colocar Sw1 e Sw2 em 0;

d. Ligar a fonte de alimentação e anotar na tabela de verdade o valor das variáveis de entrada e
de saída;

 Colocados Sw1 e Sw2 em 0, espera-se uma saída 1.


A B S= A +B
0 0 1

e. Mover Sw1 e Sw2 para 1 ou 0 por forma a completar a tabela de verdade e anotar os valores
das variáveis de entrada e de saída;

A B S= A +B
0 0 1
0 1 0
1 0 0
1 1 0
Tabela 1- Tabela da verdade da porta NOR preenchida com resultados esperados.

15
f. Remova um dos fios na entrada e anote o valor da saída. 

 Removido um dos fios na entrada, espera-se uma saída 1 se e só se a entrada que se


removeu for 0. Removendo o fio da entrada A, tem-se:
A B S= A +B
0 0 1
0 1 1
1 0 0
1 1 0

16
6.6. Verificação da combinação das portas NOT, AND e OR.
Desafio: Com base nas experiências anteriores, segue os passos pelos quais poderás montar uma
função que implementa as três portas.

Implementação da função XOR

Figura 7- Circuito envolvendo a combinação das portas NOT, AND e OR para implementação
de XOR.

A B S= A B+ A B
0 0 0
0 1 1
1 0 1
1 1 0

17
Referências Bibliográficas
[1]. Nelson, Victor P; Nagle, H Troy; Carroll, Bill & Irwin, J David Digital Logic Circuit
Analysis & Design, 1995, Prentice Hall Inc, New Jersey.

[2]. Eng. ALBINO B. CUINHANE, Apontamentos de “Elelctrónica Digital”, Fundamentos de


Circuitos Lógicos. Cap.3. UEM-Faculdade de Engenharia. I-semestre 2023;

[3]. Guião de Experiencia Laboratorial 1, TRABALHO LABORATORIAL NO SD1: Portas


Lógicas Elementares. 2023, DEEL.

18

Você também pode gostar