Você está na página 1de 43

Traduzido do Inglês para o Português - www.onlinedoctranslator.

com

Somente para uso interno

América do Norte/Latina http://aic.lgservice.com


Europa/África http://eic.lgservice.com
Ásia/Oceania http://biz.lgservice.com

TV LED
SERVIÇO MANUAL
CHASSIS: LA30B

MODELO: 32LB530B32LB530B-UA
CUIDADO
ANTES DE FAZER MANUTENÇÃO NO CHASSIS,
LEIA AS PRECAUÇÕES DE SEGURANÇA NESTE MANUAL.

P/Nº: MFL68279901 (1403-REV01) Impresso na Coreia


CONTEÚDO

CONTEÚDO .................................................. ............................................. 2

SEGURANÇA DO PRODUTO ................................................ .................................. 3

ESPECIFICAÇÃO .................................................. .................................... 4

INSTRUÇÃO DE AJUSTE ................................................... ................9

SOLUÇÃO DE PROBLEMAS................................................ ............................ 16

DIAGRAMA DE BLOCO................................................ ................................... 22

VISTA EXPANDIDA ................................................ ................................... 24

DIAGRAMA ESQUEMÁTICO DO CIRCUITO ......................................... ...............

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -2- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
PRECAUÇÕES DE SEGURANÇA

AVISO IMPORTANTE DE SEGURANÇA

Muitas peças elétricas e mecânicas deste chassi possuem características especiais relacionadas à segurança. Estas peças são identificadas por no
Diagrama Esquemático e Vista Explodida.
É essencial que essas peças especiais de segurança sejam substituídas pelos mesmos componentes recomendados neste manual para evitar choque,
incêndio ou outros perigos.
Não modifique o projeto original sem permissão do fabricante.

Orientação Geral Verificação quente de corrente de vazamento(Veja a figura abaixo)


Conecte o cabo CA diretamente na tomada CA.
Umisolamento O transformador deve sempre ser usadodurante a
manutenção de um receptor cujo chassi não esteja isolado da linha de Não use um transformador de isolamento de linha durante esta verificação.
alimentação CA. Use um transformador com potência adequada, pois isso Conecte um resistor de 1,5 K / 10 watts em paralelo com um capacitor de 0,15 uF
protege o técnico de acidentes que resultem em ferimentos pessoais entre um aterramento em bom estado (tubo de água, conduíte, etc.) e as peças
causados por choques elétricos. metálicas expostas.
Meça a tensão CA no resistor usando um voltímetro CA com
Ele também protegerá o receptor e seus componentes contra danos sensibilidade de 1000 ohms/volt ou mais.
causados por curtos-circuitos acidentais no circuito que possam ser Conecte o cabo CA na tomada CA e repita as medições de tensão
introduzidos inadvertidamente durante a operação de serviço. CA para cada parte metálica exposta. Qualquer tensão medida
não deve exceder 0,75 volts RMS, o que corresponde a 0,5 mA.
Se algum fusível (ou resistor fusível) neste receptor de TV estiver queimado,
substitua-o pelo especificado. Caso alguma medição esteja fora dos limites especificados, existe
possibilidade de risco de choque e o conjunto deverá ser verificado e
Ao substituir um resistor de alta potência (resistor de filme metálico de óxido, acima de 1 W), reparado antes de ser devolvido ao cliente.
mantenha o resistor a 10 mm de distância da placa de circuito impresso.
Circuito Hot Check de corrente de fuga
Mantenha os fios longe de peças de alta tensão ou alta temperatura.

Antes de devolver o receptor ao cliente,

realize sempre umVerificação de corrente de fuga CAnas partes


metálicas expostas do gabinete, como antenas, terminais, etc., para
garantir que o aparelho seja seguro para operar sem danos por choque
elétrico.

Verificação a frio de corrente de vazamento (verificação a frio da antena)


Com o plugue CA do instrumento removido da fonte CA, conecte um
jumper elétrico entre os dois pinos do plugue CA. Coloque a chave CA
na posição ligada, conecte um fio do ohmímetro aos pinos do plugue
CA amarrados e toque o outro fio do ohmímetro em cada parte
metálica exposta, como terminais de antena, tomadas de telefone,
etc.
Se a parte metálica exposta tiver caminho de retorno ao chassi, a
resistência medida deverá estar entre 1 MΩ e 5,2 MΩ.
Quando o metal exposto não tem caminho de retorno ao chassi a
leitura deve ser infinita.
Existe outra anormalidade que deve ser corrigida antes que o
receptor seja devolvido ao cliente.

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -3- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
PRECAUÇÕES DE SERVIÇO
CUIDADO: Antes de fazer manutenção nos receptores cobertos por este manual 2. Depois de remover um conjunto elétrico equipado com dispositivos ES,
de serviço e seus suplementos e adendos, leia e siga as PRECAUÇÕES DE coloque o conjunto sobre uma superfície condutora, como uma folha de
SEGURANÇAna página 3 desta publicação. OBSERVAÇÃO: Se circunstâncias alumínio, para evitar o acúmulo de carga eletrostática ou a exposição do
imprevistas criarem conflito entre as seguintes precauções de serviço e qualquer conjunto.
uma das precauções de segurança na página 3 desta publicação, siga sempre as 3. Use apenas um ferro de solda com ponta aterrada para soldar ou dessoldar
precauções de segurança. Lembre-se: segurança em primeiro lugar. dispositivos ES.
4. Use apenas um dispositivo de remoção de solda do tipo antiestático. Alguns
dispositivos de remoção de solda não classificados como “antiestáticos” podem gerar
Precauções gerais de manutenção cargas elétricas suficientes para danificar os dispositivos ES.
1. Sempre desconecte o cabo de alimentação CA do receptor da fonte de 5. Não use produtos químicos movidos a freon. Estes podem gerar
alimentação CA antes; cargas elétricas suficientes para danificar dispositivos ES.
a. Remover ou reinstalar qualquer componente, módulo de placa de circuito 6. Não remova um dispositivo ES de substituição de sua embalagem protetora
ou qualquer outro conjunto receptor. até imediatamente antes de estar pronto para instalá-lo. (A maioria dos
b. Desconectar ou reconectar qualquer plugue elétrico do receptor dispositivos ES de reposição são embalados com cabos eletricamente curto-
ou outra conexão elétrica. circuitados por espuma condutiva, folha de alumínio ou material condutivo
c. Conectando um substituto de teste em paralelo com um capacitor comparável).
eletrolítico no receptor. 7. Imediatamente antes de remover o material protetor dos cabos de
CUIDADO: Uma substituição de peça errada ou instalação de polaridade um dispositivo ES de substituição, toque o material protetor no
incorreta de capacitores eletrolíticos pode resultar em risco de explosão. chassi ou conjunto de circuito no qual o dispositivo será instalado.

2. Teste a alta tensão apenas medindo-a com um medidor de alta CUIDADO: Certifique-se de que nenhuma energia esteja aplicada ao chassi ou circuito e
tensão apropriado ou outro dispositivo de medição de tensão (DVM, observe todas as outras precauções de segurança.
FETVOM, etc.) equipado com uma sonda de alta tensão adequada. 8. Minimize os movimentos corporais ao manusear dispositivos ES de
Não teste alta tensão "desenhando um arco". reposição não embalados. (Caso contrário, movimentos inofensivos,
3. Não pulverize produtos químicos sobre ou perto deste receptor ou de qualquer um de como roçar o tecido da roupa ou levantar o pé de um piso
seus conjuntos. acarpetado, podem gerar eletricidade estática suficiente para
4. A menos que especificado de outra forma neste manual de serviço, limpe os danificar um dispositivo ES.)
contatos elétricos somente aplicando a seguinte mistura nos contatos com
um limpador de cachimbo, bastão com ponta de algodão ou aplicador não Diretrizes Gerais de Soldagem
abrasivo comparável; 10% (em volume) de acetona e 90% (em volume) de 1. Use um ferro de solda com ponta aterrada e de baixa potência e tamanho e
álcool isopropílico (90% - 99% de concentração) CUIDADO: Esta é uma formato de ponta apropriados que manterão a temperatura da ponta dentro
mistura inflamável. da faixa de 500 °F a 600 °F.
A menos que especificado de outra forma neste manual de serviço, a lubrificação 2. Use um medidor apropriado de solda com núcleo de resina RMA composto de 60 partes de
dos contatos não é necessária. estanho/40 partes de chumbo.
5. Não anule nenhum intertravamento de tensão de plugue/tomada B+ com o qual os 3. Mantenha a ponta do ferro de solda limpa e bem estanhada.
receptores cobertos por este manual de serviço possam estar equipados. 4. Limpe completamente as superfícies a serem soldadas. Use uma escova de
6. Não aplique alimentação CA a este instrumento e/ou a qualquer um de seus conjuntos elétricos, a cerdas de arame (0,5 polegada ou 1,25 cm) com cabo de metal.
menos que todos os dissipadores de calor do dispositivo de estado sólido estejam instalados Não use produtos de limpeza em spray com propulsão de freon.
corretamente. 5. Use a seguinte técnica de dessoldagem
7. Sempre conecte o fio terra do receptor de teste ao aterramento do a. Deixe a ponta do ferro de solda atingir a temperatura
chassi do receptor antes de conectar o fio positivo do receptor de normal. (500°F a 600°F)
teste. b. Aqueça o cabo do componente até que a solda derreta.
Sempre remova o fio terra do receptor de teste por último. c. Retire rapidamente a solda derretida com um dispositivo antiestático de
8. Use com este receptor apenas os acessórios de teste especificados neste remoção de solda do tipo sucção ou com uma trança de solda.
manual de serviço. CUIDADO: Trabalhe rapidamente para evitar o superaquecimento da folha
CUIDADO: Não conecte a tira de aterramento do dispositivo de teste a nenhum impressa da placa de circuito.
dissipador de calor neste receptor. 6. Use a seguinte técnica de soldagem.
a. Deixe a ponta do ferro de solda atingir uma temperatura normal
Dispositivos eletrostaticamente sensíveis (ES) (500 °F a 600 °F)
Alguns dispositivos semicondutores (estado sólido) podem ser facilmente b. Primeiro, segure a ponta do ferro de solda e solde o fio contra o fio do
danificados pela eletricidade estática. Esses componentes são comumente componente até que a solda derreta.
chamados de dispositivos eletrostaticamente sensíveis (ES). Exemplos de c. Mova rapidamente a ponta do ferro de solda até a junção do fio do
dispositivos ES típicos são circuitos integrados e alguns transistores de efeito componente e da folha do circuito impresso e segure-a ali apenas
de campo e componentes de “chips” semicondutores. As técnicas a seguir até que a solda flua para dentro e ao redor do fio do componente e
devem ser usadas para ajudar a reduzir a incidência de danos aos da folha.
componentes causados pela eletricidade estática. CUIDADO: Trabalhe rapidamente para evitar o superaquecimento da folha
1. Imediatamente antes de manusear qualquer componente semicondutor impressa da placa de circuito.
ou conjunto equipado com semicondutor, drene qualquer carga d. Inspecione atentamente a área de solda e remova qualquer excesso ou
eletrostática de seu corpo tocando em um aterramento conhecido. respingo de solda com uma pequena escova de cerdas de arame.
Como alternativa, obtenha e use uma pulseira de descarga disponível no
mercado, que deve ser removida para evitar possíveis motivos de
choque antes de aplicar energia à unidade em teste.

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -4- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
Remoção/substituição do IC 3. Solde as conexões.
Algumas placas de circuito do chassi possuem orifícios ranhurados CUIDADO: Mantenha o espaçamento original entre o componente
(oblongos) através dos quais os condutores do IC são inseridos e depois substituído e os componentes adjacentes e a placa de circuito para
dobrados contra a folha do circuito. Quando os furos são do tipo evitar temperaturas excessivas dos componentes.
ranhurado, a técnica a seguir deve ser usada para remover e substituir o
CI. Ao trabalhar com placas usando o conhecido furo redondo, use a Reparo de folha de placa de circuito
técnica padrão descrita nos parágrafos 5 e 6 acima. O calor excessivo aplicado à folha de cobre de qualquer placa de circuito
impresso enfraquecerá o adesivo que une a folha à placa de circuito,
Remoção fazendo com que a folha se separe ou "descole" da placa. As seguintes
1. Dessolde e endireite cada terminal do IC em uma única operação, diretrizes e procedimentos devem ser seguidos sempre que esta condição
levantando suavemente o terminal com a ponta do ferro de solda for encontrada.
enquanto a solda derrete.
2. Retire a solda derretida com um dispositivo antiestático de remoção Nas conexões IC
de solda do tipo sucção (ou com trança de solda) antes de remover o Para reparar um padrão de cobre defeituoso nas conexões IC, use o
IC. procedimento a seguir para instalar um fio jumper no lado do padrão de
Substituição cobre da placa de circuito. (Use esta técnica apenas em conexões IC).
1. Insira cuidadosamente o IC substituto na placa de circuito.
2. Dobre cuidadosamente cada terminal do IC contra a placa de alumínio do circuito e
solde-o. 1. Remova cuidadosamente o padrão de cobre danificado com uma faca afiada.
3. Limpe as áreas soldadas com uma pequena escova de cerdas metálicas. (Remova apenas a quantidade de cobre absolutamente necessária).
(Não é necessário reaplicar o revestimento acrílico nas áreas). 2. Raspe cuidadosamente a resistência de solda e o revestimento acrílico (se
usado) da extremidade do padrão de cobre restante.
Remoção/substituição de transistor 3. Dobre um pequeno “U” em uma extremidade de um fio jumper de bitola pequena e
discreto de "sinal pequeno" prenda-o cuidadosamente ao redor do pino do IC. Solde a conexão IC.
1. Remova o transistor defeituoso prendendo seus terminais o mais próximo 4. Passe o fio de ligação ao longo do caminho do padrão de cobre
possível do corpo do componente. externo e deixe-o sobrepor a extremidade previamente raspada do
2. Dobre em forma de “U” a extremidade de cada um dos três fios restantes padrão de cobre bom. Solde a área sobreposta e corte qualquer
na placa de circuito. excesso de fio de ligação.
3. Dobre em forma de “U” os terminais do transistor substituto.
4. Conecte os fios do transistor de reposição aos fios correspondentes que Em outras conexões
se estendem da placa de circuito e prenda o "U" com um alicate de Use a técnica a seguir para reparar o padrão de cobre defeituoso em
ponta longa para garantir o contato metal com metal e depois solde conexões diferentes dos pinos IC. Esta técnica envolve a instalação de
cada conexão. um fio jumper no lado dos componentes da placa de circuito.

Saída de energia, remoção/substituição


de dispositivo transistor 1. Remova o padrão de cobre defeituoso com uma faca afiada. Remova
1. Aqueça e remova toda a solda ao redor dos terminais do transistor. pelo menos 1/4 de polegada de cobre, para garantir que não existirá
2. Remova o parafuso de montagem do dissipador de calor (se equipado). uma condição perigosa se o fio jumper se abrir.
3. Remova cuidadosamente o transistor do dissipador de calor da placa de 2. Trace ao longo do padrão de cobre de ambos os lados da quebra de
circuito. padrão e localize o componente mais próximo que esteja diretamente
4. Insira o novo transistor na placa de circuito. conectado ao padrão de cobre afetado.
5. Solde cada terminal do transistor e corte o excesso do terminal. 3. Conecte o fio jumper isolado de calibre 20 do terminal do componente
6. Substitua o dissipador de calor. mais próximo em um lado da quebra de padrão ao terminal do
componente mais próximo no outro lado.
Remoção/Substituição de Diodo Crimpe e solde cuidadosamente as conexões.
1. Remova o diodo defeituoso prendendo seus terminais o mais próximo CUIDADO: Certifique-se de que o fio jumper isolado esteja preparado de forma que
possível do corpo do diodo. não toque nos componentes ou nas bordas afiadas.
2. Dobre os dois fios restantes perpendicularmente à placa de
circuito.
3. Observando a polaridade do diodo, enrole cada fio do novo diodo
em torno do fio correspondente na placa de circuito.
4. Crimpe cada conexão com segurança e solde-a.
5. Inspecione (no lado do cobre da placa de circuito) as juntas de solda dos
dois fios “originais”. Se não estiverem brilhantes, reaqueça-os e, se
necessário, aplique solda adicional.

Remoção/substituição de fusíveis e
resistores convencionais
1. Prenda cada fusível ou resistor na parte superior da estaca oca da placa de
circuito.
2. Prenda com segurança os cabos do componente de substituição em torno do entalhe na
parte superior da estaca.

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -5- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
ESPECIFICAÇÃO
NOTA: Especificações e outras estão sujeitas a alterações sem aviso prévio para melhorias.

1. Faixa de aplicação 3. Método de teste


Esta folha de especificações é aplicada a TV LED com chassi LA30B 1) Desempenho: método de teste da LGE TV seguido
2) Exigiu outras especificações
Segurança: especificação UL, CSA, IEC
- EMC: especificação FCC, ICES, IEC
2. Condição de teste
Cada parte é testada conforme abaixo sem aviso especial.

1) Temperatura: 25 ºC ± 5 ºC (77 ± 9 ºF), CST: 40 ºC ± 5 ºC


2) Umidade relativa: 65% ± 10%
3) Tensão de energia

Mercado Tensão de entrada Frequência Observação

EUA 110~240V 50/60Hz A tensão padrão de cada


produto é marcada por
modelos

4) A especificação e o desempenho de cada peça são seguidos de


cada desenho e especificação por número de peça de acordo
com a lista técnica
5) O receptor deve ser operado por cerca de 20 minutos antes
do ajuste

4. Especificação Geral
Não Item Especificação Resultado Observação

1. Sistema de recepção 1) ATSC/NTSC-M/64 QAM/256 QAM


2. Canal disponível 1)VHF: 02~13
2)UHF: 14~69
3) TV digital: 02-69
4) CATV: 01~135
5) TVCAD: 01~135
3. Tensão de entrada CA 100 ~ 240 V 50/60 Hz Marca: 110V, 60Hz (América do Norte)

4. Mercado AMÉRICA DO NORTE

5. Tamanho da tela 32/39/42/47/50/55 polegadas de 55LN5400-UA


largura (1920 × 1080) 50LN5400-UA
47LN5400-UA
42LN5400-UA
42LN5300-UB
39LN5300-UB
32LN5300-UB
55LN5200-UA
47LN5200-UA
42LN5200-UA
32/37 polegadas de largura (1366 × 768) 37LN530B-UA
32LN530B-UA
32LN520B-UA
32LB530B-UA
6. Proporção da tela 16:9
7. Sistema de ajuste FS

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -6- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
Não Item Especificação Resultado Observação

8. Módulo POLA LC550DUK-SEE1 LGD 55LN5400-UA


Direto LC500DUE-SFR1 LGD 50LN5400-UA
Direto LC470DUE-SFR1 LGD 47LN5400-UA
Direto LC420DUE-SFR1 LGD 42LN5400-UA
Direto LC420DUE-SFR1 LGD 42LN5300-UB
POLA A definir AUO 42LN5300-UB
POLA HC420DUN-SLFP1 LGD 42LN5300-UB
POLA HC390DUN-VCFP1 CMI 39LN5300-UB
POLA A definir AUO 39LN5300-UB
POLA HC320DXN-VSFP1 CSOT 32LN5300-UB
Direto LC320DUE-SFR1 LGD 32LN5300-UB
Direto LC370DXE-SFR1 LGD 37LN530B-UA
Direto LC320DXE-SFR1 LGD 32LN530B-UA
POLA HC320DXN-SLFP1 LGD 32LN530B-UA
Direto eu ia LGD 55LN5200-UA
Direto eu ia LGD 47LN5200-UA
Direto eu ia LGD 42LN5200-UA
Direto eu ia LGD 32LN520B-UA
POLA LC320DXE-SGR1 LGD 32LB530B-UA
9. Ambiente operacional 1) Temperatura: 0 ~ 40 graus
2) Umidade: ~ 80%
10. Ambiente de armazenamento 1) Temperatura: -20 ~ 60 graus
2) Umidade: ~ 85%

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -7- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
5. Resoluções de vídeo suportadas
5.1. Entrada de componente (Y, CB/PB, CR/PR)
Não Resolução Freqüência H (kHz) Freq.V(kHz) Relógio de pixels Proposto
1. 720*480 15,73 60,00 13.5135 SDTV,DVD 480I
2. 720*480 15,73 59,94 13h50 SDTV,DVD 480I
3. 720*480 31h50 60,00 27.027 SDTV 480P
4. 720*480 31.47 59,94 27h00 SDTV 480P
5. 1280*720 45,00 60,00 74,25 HDTV 720P
6. 1280*720 44,96 59,94 74.176 HDTV 720P
7. 1920*1080 33,75 60,00 74,25 HDTV 1080I
8. 1920*1080 33,72 59,94 74.176 HDTV 1080I
9. 1920*1080 67,50 60,00 148,50 HDTV 1080P
10. 1920*1080 67.432 59,94 148.352 HDTV 1080P
11. 1920*1080 27h00 24h00 74,25 HDTV 1080P
12. 1920*1080 26,97 23,94 74.176 HDTV 1080P
13. 1920*1080 33,75 30h00 74,25 HDTV 1080P
14. 1920*1080 33,71 29,97 74.176 HDTV 1080P

5.2. Entrada HDMI (DTV/PC)

Não Resolução Freqüência H (kHz) Freq.V(kHz) Relógio de pixels Proposto Observação

TV digital

1. 720*480 31.47 60,00 27.027 SDTV 480P


2. 720*480 31.47 59,94 27h00 SDTV 480P
3. 1280*720 45,00 60,00 74,25 HDTV 720P
4. 1280*720 44,96 59,94 74.176 HDTV 720P
5. 1920*1080 33,75 60,00 74,25 HDTV 1080I
6. 1920*1080 33,72 59,94 74.176 HDTV 1080I
7. 1920*1080 67,50 60,00 148,50 HDTV 1080P
8. 1920*1080 67.432 59,94 148.352 HDTV 1080P
9. 1920*1080 27h00 24h00 74,25 HDTV 1080P
10. 1920*1080 26,97 23.976 74.176 HDTV 1080P
11. 1920*1080 33,75 30h00 74,25 HDTV 1080P
12. 1920*1080 33,71 29,97 74.176 HDTV 1080P
computador CDD
1 640*350 31.468 70.09 25.17 EGA X
2 720*400 31.469 70.08 28h32 DOS Ó
3 640*480 31.469 59,94 25.17 VESA(VGA) Ó
4 800*600 37.879 60,31 40,00 VESA(SVGA) Ó
5 1024*768 48.363 60,00 65,00 VESA(XGA) Ó
6 1152*864 54.348 60.053 VESA Ó
7 1280*1024 63.981 60.020 108,0 VESA (SXGA) Ó Apenas modelo Full HD

8 1360*768 47.712 60.015 85,50 VESA (WXGA) Ó


9 1920*1080 67,50 60,00 148,5 HDTV 1080P Ó Apenas modelo Full HD

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -8- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
INSTRUÇÃO DE AJUSTE
1. Aplicação 4. PRINCIPAIS ajustes de PCBA
Esta especificação. A folha se aplica à TV LED aplicada ao chassi LA30B, todos
os modelos fabricados na fábrica de TV * Download
(1) Execute o programa ISP “Mstar ISP Utility” e clique na guia
“Config”.

2. Especificação
(2) Defina conforme abaixo e clique em “Detecção automática” e marque a
mensagem “OK”
(1) Por não se tratar de um chassi quente, não é necessário utilizar
Se exibir “Erro”, verifique conectar o computador, o gabarito e configurar.
transformador de isolamento. Contudo, o uso de transformador de
(3) Clique na guia “Conectar”. Se for exibido “Can't”, verifique conectar o
isolamento ajudará a proteger o instrumento de teste.
computador, o gabarito e o conjunto.
(2) O ajuste deve ser feito na ordem correta.
(3) O ajuste deverá ser realizado na circunstância de 25 ±5 ºC
de temperatura e 65±10% de umidade relativa caso não (1) (3)
haja designação específica
(4) A tensão de entrada do receptor deve manter 100 ~ 240 V,
50/60 Hz
(5) Primeiramente o trabalhador deve ligar o SET utilizando a tecla Power
Only.
(6) O receptor deve ser operado por cerca de 5 minutos antes do (2) OK
ajuste quando o módulo estiver em condições acima de 15 ºC

Caso o módulo de manutenção esteja na circunstância de 0°C,


ele deve ser colocado na circunstância acima de 15°C por 2
horas
Verifique a velocidade:
No caso de manter o módulo nas circunstâncias abaixo Para usar velocidades entre 200KHz e 400KHz
- 20°C, deve ser colocado em condições acima de 15°C por
3 horas. (4) Clique na guia “Ler” e carregue o arquivo de download (XXXX.bin)
clicando em “Ler”
※Cuidado
Quando a imagem estática é exibida por um período de 20 minutos ou
mais (especialmente onde a escala W/B é forte). (4)
Padrão digital 13 canais e/ou padrão hachurado cruzado 09 canais), pode haver
alguma imagem residual na área do nível de preto
arquivoxxx.bin

3. Itens de ajuste
3.1. Principais ajustes do PCBA
(1) Ajuste ADC: O ajuste ADC é OTP (Auto ADC)
(2) download EDID: HDMI

■ Os itens de ajuste acima também podem ser realizados na


montagem final, se necessário. (5) Clique na guia “Auto” e defina conforme abaixo.
Os itens de ajuste no nível da placa e na montagem final podem ser (6) Clique em “Executar”.
verificados usando o menu inicial (1.Verificação de ajuste). (7) Após o download, verifique a mensagem “OK”.

3.2. Ajuste de montagem final


(1) Ajuste de equilíbrio de branco (5)

(2) Verificação da funcionalidade RS-232C


(3) Configuração de opção de fábrica por destino
(4) Configuração do modo de envio (In-Stop)
(5) teste GND e HI-POT (7) ……….OK

3.3. Apêndice
(1) Condições de envio (6)
(2) Menu de opções de ferramentas

(3) Download USB (somente atualização de software, opção e serviço)


(4) Informações de CH predefinidas

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. -9- Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
4.1. Ajuste ADC 4.2.5. DADOS DE EDID
4.1.1. Visão geral 4.2.5.1. América do Norte (PCM)
▪ O ajuste ADC é necessário para encontrar o nível de preto ideal e o 4.2.5.1.1. Modelo FHD
ganho no dispositivo analógico para digital e para compensar o desvio
RGB. ■ HDMI 1-FHD-8BIT (C/S: E808) Bloco
▪ O ajuste ADC é OTP (Auto ADC) EDID 0, Bytes 0-127 [00H-7FH]

0 1 2 3 4 5 6 7 8 9 ABCDEF
4.2. Baixar EDID ------------------------------------------------
4.2.1. Visão geral - - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF
▪ É um regulamento VESA. Um PC ou MNT exibirá uma resolução ideal por 00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE
meio do compartilhamento de informações sem qualquer necessidade de 91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71
intervenção do usuário. É uma realização de “Plug and Play”. 40 81 80 30 | 01 01 01 01 01 01 02 3A 80 18 71 38 2D 40 58 2C
40 | 45 00 40 84 63 00 00 1E 66 21 50 B0 51 00 1B 30 50 | 40
4.2.2. Equipamento 70 36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10
(1) Como os dados EDID estão incorporados, o JIG de download do EDID, o cabo 00 0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A
HDMI não é necessário. 20 20 20 20 20 20 20 01 E8
(2) Ajuste usando o controle remoto
Bloco EDID 1, Bytes 128-255 [80H-FFH]
4.2.3. Método de download (usando DFT)
※PC (para comunicação através de RS-232C), taxa de transmissão UART: 0 1 2 3 4 5 6 7 8 9 ABCDEF
115200bps ------------------------------------------------
Comando: aa 00 00 (Iniciar modo de fábrica) - - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 19 F1 48 90 22 20
Comando: ae 00 10 (Baixar todos os EDID) 05 04 03 02 01 23 09 57 10 | 07 67 03 0C 00 10 00 80 1E 02 3A
Comando: aa 00 90 (Fim do modo de fábrica) 80 18 71 38 2D 20 | 40 58 2C 04 05 40 84 63 00 00 1E 01 1D 80
18 71 30 | 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 01 1D 00 40
| 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 00 1E 8C 50 | 0A D0
4.2.4. Método de download (usando Service Remocon)
8A 20 E0 2D 10 10 3E 96 00 40 84 63 00 00 60 | 18 00 00 00 00
(1) Pressione Adj. chave no Adj. R/C.
00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00
(2) Selecione o menu EDID D/L.
00 00 00 00 00 00 00 08
(3) Ao pressionar a tecla Enter, o download do EDID começará
(4) Se o download for bem-sucedido, OK será exibido, mas se o
■ HDMI 2-FHD-8BIT (C/S: E8F8) Bloco
download falhar, NG será exibido.
EDID 0, Bytes 0-127 [00H-7FH]
(5) Se o download falhar, tente novamente os downloads.
※Cuidado: Ao fazer o download do EDID, deve-se remover o HDMI
0 1 2 3 4 5 6 7 8 9 ABCDEF
Cabo.
------------------------------------------------
(6) Confirmação de gravação EDID
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF
EDID D/L (PCM) 00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE
HDMI1: OK 91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71
40 81 80 30 | 01 01 01 01 01 01 02 3A 80 18 71 38 2D 40 58 2C
HDMI2: OK 40 | 45 00 40 84 63 00 00 1E 66 21 50 B0 51 00 1B 30 50 | 40
70 36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10
00 0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A
20 20 20 20 20 20 20 01 E8

Bloco EDID 1, Bytes 128-255 [80H-FFH]

0 1 2 3 4 5 6 7 8 9 ABCDEF
------------------------------------------------
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 19 F1 48 90 22 20
05 04 03 02 01 23 09 57 10 | 07 67 03 0C 00 20 00 80 1E 02 3A
80 18 71 38 2D 20 | 40 58 2C 04 05 40 84 63 00 00 1E 01 1D 80
18 71 30 | 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 01 1D 00 40
| 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 00 1E 8C 50 | 0A D0
8A 20 E0 2D 10 10 3E 96 00 40 84 63 00 00 60 | 18 00 00 00 00
00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00
00 00 00 00 00 00 00 F8

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 10 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
4.2.5.1.2. Modelo HD 4.2.5.2. Dados EDID AC3
4.2.5.2.1. Modelo FHD
■ HDMI 1-HD (C/S: 7008)
Bloco EDID 0, Bytes 0-127 [00H-7FH] ■ HDMI 1-FHD-8BIT (C/S: E896) Bloco
EDID 0, Bytes 0-127 [00H-7FH]
0 1 2 3 4 5 6 7 8 9 ABCDEF
------------------------------------------------ 0 1 2 3 4 5 6 7 8 9 ABCDEF
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF ------------------------------------------------
00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE - - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF
91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71 00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE
40 01 01 30 | 01 01 01 01 01 01 66 21 50 B0 51 00 1B 30 40 70 91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71
40 | 36 00 40 84 63 00 00 1E 64 19 00 40 41 00 26 30 50 | 18 88 40 81 80 30 | 01 01 01 01 01 01 02 3A 80 18 71 38 2D 40 58 2C
36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10 00 40 | 45 00 40 84 63 00 00 1E 66 21 50 B0 51 00 1B 30 50 | 40
0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A 20 70 36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10
20 20 20 20 20 20 01 70 00 0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A
20 20 20 20 20 20 20 01 E8
Bloco EDID 1, Bytes 128-255 [80H-FFH]
Bloco EDID 1, Bytes 128-255 [80H-FFH]
0 1 2 3 4 5 6 7 8 9 ABCDEF
------------------------------------------------ 0 1 2 3 4 5 6 7 8 9 ABCDEF
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 19 F1 48 10 22 20 ------------------------------------------------
05 84 03 02 01 23 09 57 10 | 07 67 03 0C 00 10 00 80 1E 02 3A - - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 1C F1 48 90 22 20
80 18 71 38 2D 20 | 40 58 2C 04 05 40 84 63 00 00 1E 01 1D 80 05 04 03 02 01 26 15 07 10 | 50 09 57 07 67 03 0C 00 10 00 80
18 71 30 | 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 01 1D 00 40 1E 02 3A 80 18 20 | 71 38 2D 40 58 2C 04 05 40 84 63 00 00 1E
| 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 00 1E 8C 50 | 0A D0 01 1D 30 | 80 18 71 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 40
8A 20 E0 2D 10 10 3E 96 00 40 84 63 00 00 60 | 18 00 00 00 00 | 01 1D 00 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 50 | 00 1E
00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00 8C 0A D0 8A 20 E0 2D 10 10 3E 96 00 40 84 60 | 63 00 00 18 00
00 00 00 00 00 00 00 08 00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00
00 00 00 00 00 00 00 96
■ HDMI 2-HD (C/S: 70F8)
Bloco EDID 0, Bytes 0-127 [00H-7FH] ■ HDMI 2-FHD-8BIT (C/S: E886) Bloco
EDID 0, Bytes 0-127 [00H-7FH]
0 1 2 3 4 5 6 7 8 9 ABCDEF
------------------------------------------------ 0 1 2 3 4 5 6 7 8 9 ABCDEF
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF ------------------------------------------------
00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE - - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF
91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71 00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE
40 01 01 30 | 01 01 01 01 01 01 66 21 50 B0 51 00 1B 30 40 70 91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71
40 | 36 00 40 84 63 00 00 1E 64 19 00 40 41 00 26 30 50 | 18 88 40 81 80 30 | 01 01 01 01 01 01 02 3A 80 18 71 38 2D 40 58 2C
36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10 00 40 | 45 00 40 84 63 00 00 1E 66 21 50 B0 51 00 1B 30 50 | 40
0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A 20 70 36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10
20 20 20 20 20 20 01 70 00 0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A
20 20 20 20 20 20 20 01 E8
Bloco EDID 1, Bytes 128-255 [80H-FFH]
Bloco EDID 1, Bytes 128-255 [80H-FFH]
0 1 2 3 4 5 6 7 8 9 ABCDEF
------------------------------------------------ 0 1 2 3 4 5 6 7 8 9 ABCDEF
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 19 F1 48 10 22 20 ------------------------------------------------
05 84 03 02 01 23 09 57 10 | 07 67 03 0C 00 20 00 80 1E 02 3A - - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 1C F1 48 90 22 20
80 18 71 38 2D 20 | 40 58 2C 04 05 40 84 63 00 00 1E 01 1D 80 05 04 03 02 01 26 15 07 10 | 50 09 57 07 67 03 0C 00 20 00 80
18 71 30 | 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 01 1D 00 40 1E 02 3A 80 18 20 | 71 38 2D 40 58 2C 04 05 40 84 63 00 00 1E
| 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 00 1E 8C 50 | 0A D0 01 1D 30 | 80 18 71 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 40
8A 20 E0 2D 10 10 3E 96 00 40 84 63 00 00 60 | 18 00 00 00 00 | 01 1D 00 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 50 | 00 1E
00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00 8C 0A D0 8A 20 E0 2D 10 10 3E 96 00 40 84 60 | 63 00 00 18 00
00 00 00 00 00 00 00 F8 00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00
00 00 00 00 00 00 00 86

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 11 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
4.2.5.2.2. Modelo HD
5. Ajuste da Montagem Final
■ HDMI 1-HD (C/S: 7096) 5.1. Ajuste de equilíbrio de branco
Bloco EDID 0, Bytes 0-127 [00H-7FH] 5.1.1. Visão geral
5.1.1.1. W/B adj. Objetivo e como funciona
0 1 2 3 4 5 6 7 8 9 ABCDEF (1) Objetivo: Reduzir o desvio W/B de cada Painel
------------------------------------------------ (2) Como funciona: Quando o ganho R/G/B no OSD está em 192,
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF significa que o painel está em Full Dynamic Range. Para evitar a
00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE saturação da faixa dinâmica total e dos dados, um dos R/G/B é
91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71 fixado em 192 e os outros dois são reduzidos para encontrar o
40 01 01 30 | 01 01 01 01 01 01 66 21 50 B0 51 00 1B 30 40 70 valor desejado.
40 | 36 00 40 84 63 00 00 1E 64 19 00 40 41 00 26 30 50 | 18 88 (3) Adj. condição: temperatura normal
36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10 00 - Temperatura Ambiente: 25±5 ºC
0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A 20 Tempo de aquecimento: cerca de 5 minutos
20 20 20 20 20 20 01 70 - Umidade circundante: 20% ~ 80%
- Antes do ajuste do equilíbrio de branco, mantenha o status
Bloco EDID 1, Bytes 128-255 [80H-FFH] ligado, não desligue

0 1 2 3 4 5 6 7 8 9 ABCDEF 5.1.1.2. Adj. condição e itens de cautela


------------------------------------------------ (1) As condições de iluminação na área circundante devem ser
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 1C F1 48 10 22 20 inferiores a 10 lux. Tente isolar adj. área em um ambiente
05 84 03 02 01 26 15 07 10 | 50 09 57 07 67 03 0C 00 10 00 80 escuro.
1E 02 3A 80 18 20 | 71 38 2D 40 58 2C 04 05 40 84 63 00 00 1E (2) Localização da sonda: a sonda do Analisador de Cores (CA-210) deve
01 1D 30 | 80 18 71 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 40 estar dentro de 10 cm e perpendicular à superfície do módulo (80°~
| 01 1D 00 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 50 | 00 1E 100°)
8C 0A D0 8A 20 E0 2D 10 10 3E 96 00 40 84 60 | 63 00 00 18 00 (3) Tempo de envelhecimento

00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00 - Após o início do envelhecimento, mantenha o status LIGADO durante 5


00 00 00 00 00 00 00 96 minutos.
- No caso do LCD, a luz de fundo ligada deve ser verificada usando nenhum sinal ou
■ HDMI 2-HD (C/S: 7086) padrão totalmente branco.
Bloco EDID 0, Bytes 0-127 [00H-7FH]

0 1 2 3 4 5 6 7 8 9 ABCDEF 5.1.2. Equipamento


(1) Analisador de cores: CA-210 (NCG: CH 9 / WCG: CH12 / LED:
------------------------------------------------
CH14)
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 00 FF FF FF FF FF FF FF
(2) Adj. Computador (durante o ajuste automático, é necessário o protocolo
00 1E 6D 01 00 01 01 01 01 10 | 01 17 01 03 80 A0 5A 78 0A EE
RS-232C)
91 A3 54 4C 99 26 20 | 0F 50 54 A1 08 00 31 40 45 40 61 40 71
(3) Ajustar Remocon
40 01 01 30 | 01 01 01 01 01 01 66 21 50 B0 51 00 1B 30 40 70
40 | 36 00 40 84 63 00 00 1E 64 19 00 40 41 00 26 30 50 | 18 88 (4) Gerador de sinal de vídeo MSPG-925F 720p/204-Gray
36 00 40 84 63 00 00 1E 00 00 00 FD 00 3A 60 | 3E 1E 53 10 00 (Modelo: 217, Padrão: 49)
→ Somente quando o padrão interno não estiver disponível
0A 20 20 20 20 20 20 00 00 00 FC 70 | 00 4C 47 20 54 56 0A 20
※A Matriz do Analisador de Cores deve ser calibrada usando
20 20 20 20 20 20 01 70
CS-1000
Bloco EDID 1, Bytes 128-255 [80H-FFH]

0 1 2 3 4 5 6 7 8 9 ABCDEF
------------------------------------------------
- - - - - - - - - - - - - - - - - - - - - - - - - - - 0 | 02 03 1C F1 48 10 22 20
05 84 03 02 01 26 15 07 10 | 50 09 57 07 67 03 0C 00 20 00 80
1E 02 3A 80 18 20 | 71 38 2D 40 58 2C 04 05 40 84 63 00 00 1E
01 1D 30 | 80 18 71 1C 16 20 58 2C 25 00 40 84 63 00 00 9E 40
| 01 1D 00 72 51 D0 1E 20 6E 28 55 00 40 84 63 00 50 | 00 1E
8C 0A D0 8A 20 E0 2D 10 10 3E 96 00 40 84 60 | 63 00 00 18 00
00 00 00 00 00 00 00 00 00 00 00 70 | 00 00 00 00 00 00 00 00
00 00 00 00 00 00 00 86

4.3. Entrada de opção de ferramenta


- Opção de ferramenta de modelo de entrada de acordo com BOM

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 12 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
5.1.3. Conexão de equipamento 5.1.5. Método de ajuste
5.1.5.1. Calibração automática de WB
(1) Defina a TV no modo ADJ usando a tecla P-ONLY (ou a tecla POWER
ON)
(2) Coloque a sonda óptica no centro do display
- É necessário verificar a condição da sonda de calibração zero antes
do ajuste.
(3) Conecte o cabo RS-232C
(4) Selecione o modo no Programa ADJ e inicie um ajuste.
(5) Quando o ajuste WB for concluído com a mensagem OK,
verifique o status do ajuste do modo predefinido (Frio, Médio,
Quente)
(6) Remova a sonda e o cabo RS-232C.
※W/B Adj. deve começar como comando de início “wb 00 00” e
terminar como comando final “wb 00 ff” e Adj. compensar se necessário.

5.1.5.2. Manual adj. método


(1) Defina a TV em Adj. modo usando POWER ON
(2) Calibre zero a sonda do Analisador de Cores e coloque-a no
5.1.4. Comando de ajuste (protocolo) centro do módulo LCD a 10 cm da superfície.
(1) Comando RS-232C usado durante o ajuste automático (3) Pressione a tecla ADJ -> Ajuste EZ usando adj. R/C -> 6. Balanço de
branco e pressione o cursor para a direita (TECLA►).
COMANDO RS-232C
Explicação (Quando a TECLA (►) é pressionada, o padrão interno 204 Cinza
DMC DADOS EU IA
(80IRE) será exibido)
Wb 00 00 Comece o ajuste do equilíbrio de branco. (4) Um dos Ganho R/Ganho G/Ganho B deve ser fixado em 192, e o
restante será reduzido para atingir o valor desejado.
Wb 00 aff Fim do ajuste do equilíbrio de branco.
(5) Adj. é realizada nos modos COOL, MEDIUM, WARM 3 de
(o padrão interno desaparece)
temperatura de cor.
(2) Mapa de Ajuste
※CASO
Comando Intervalo de dados Padrão Primeiro ajuste a coordenada longe do valor alvo (x, y). (1) x, y
Adj. item (ASCII minúsculo) (Hex.) (Decimal) > alvo
DMC1 DMC2 MÍNIMO MÁX. i) Diminua o R, G.
(2) x, y <alvo
Legal Ganho R j g 00 C0 172
i) Primeiro diminua o ganho B,
Ganho G j h 00 C0 172 ii) Diminuir um dos outros.
Ganho B j eu 00 C0 192 (3) x >alvo, y <alvo
i) Primeiro diminua B, então faça um pouco mais que o alvo.
Corte R 128
ii) Ajuste o valor de x diminuindo o R
Corte G 128 (4) x <alvo, y> alvo
Corte B 128 i) Primeiro diminua B, então faça xa um pouco mais que o alvo.
ii) Ajuste o valor de x diminuindo o G
Médio Ganho R j a 00 C0 192
Ganho G j b 00 C0 192 ► Como ajustar
(1) Fixe o ganho G em pelo menos 172
Ganho B j c 00 C0 192
Ajuste o ganho R, B (no caso de saturação de ganho
Corte R 128 predominantemente azul) (2) Quando o ganho R ou B > 255, libere o
Corte G 128 ganho G fixo e reajuste

Corte B 128
※CASO Médio / Quente
Esquentar Ganho R j d 00 C0 192 Primeiro ajuste a coordenada longe do valor alvo (x, y). (1) x, y
Ganho G j e 00 C0 192 > alvo
i) Diminua o R, G.
Ganho B j f 00 C0 172
(2) x, y <alvo
Corte R 128 i) Primeiro diminua o ganho B,
Corte G 128 ii) Diminuir um dos outros.
(3) x > alvo, y < alvo
Corte B 128
i) Primeiro diminua B, então faça um pouco mais que o alvo.
ii) Ajuste o valor de x diminuindo o R
(4) x <alvo, y> alvo
i) Primeiro diminua B, então faça xa um pouco mais que o alvo.
ii) Ajuste o valor de x diminuindo o G

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 13 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
5.1.6. Referência 5.2. Seleção de opções por país
(Coordenada de ajuste de equilíbrio de branco e cor 5.2.1. Visão geral
temperatura) (1) A seleção da opção de ferramenta é feita apenas para modelos na América do Norte fora
▪ Luminância: 204 Cinza, 80IRE dos EUA devido à classificação
▪ Linha normal (2) Modelo aplicado: Chassis LA32B aplicado ao CANADÁ e
modelo: (linha normal)LN5xxx, LA6xxx, LA7xxx, LA8xxx MÉXICO
Legal Médio Esquentar

Tempo H/R (min) x sim x x sim x 5.2.2. Seleção de grupo de países


(1) Pressione a tecla ADJ no Adj. R/C e, em seguida, selecione Menu
269 273 285 293 313 329 Grupo de Países
1 0-2 281 290 297 310 322 342 (2) Dependendo do destino, selecione EUA e, na opção inferior
País, selecione EUA, CA, MX.
2 3-5 280 288 296 308 321 340
A seleção é feita usando +, - KEY
3 6-9 279 287 295 307 320 339 (3) Usando DFT (Automático)

4 10-19 277 284 293 304 318 336 ※PC (para comunicação via RS-232C) -> UART Baud
taxa: 115200bps
5 20-35 275 280 291 300 316 332
Comando: ah 00 00 DADOS (Número de área (hexadecimal))
6 36-49 273 277 289 297 314 329
ITEM DADOS (Número de Área) ÁREA
7 50-79 271 275 287 295 312 327
OPÇÃO DE ÁREA 1 0 EUA
8 80-119 270 274 286 294 311 326
1 CANADÁ
9 Mais de 120 269 273 285 293 310 325
2 MÉXICO
▪ Linha de câmara de envelhecimento

(Câmara de envelhecimento) Modelo: LN5xxx, LA6xxx, LA7xxx, LA8xxx 5.2.3. Inspeção de opções de ferramentas
▪ Cor padrão ou coordenada e temperatura CA-210(CH-14) – usando ▪ Pressione Adj. chave no Adj. R/C e selecione a opção Ferramenta
por tempo de envelhecimento
Ferramenta Ferramenta Ferramenta Ferramenta
Modelo Módulo
Legal Médio Esquentar Opção 1 opção 2 opção3 opção 4

Tempo H/R (min) x sim x x sim x 32LN5300-UB LGD 545 41478 37004 12031

269 273 285 293 313 329 47LN5400-UA LGD 1569 33286 37004 46847

1 0-5 280 288 296 308 321 340 55LN5400-UA LGD(POLA) 2065 33286 37004 40703

2 6-10 276 283 292 303 317 335 50LN5400-UA LGD 1825 33286 37004 48895

3 11-20 273 278 289 298 314 330 42LN5400-UA LGD 1313 33286 37004 36607

4 21-30 270 275 286 295 311 327 42LN5300-UB LGD 1313 41478 37004 03839

5 31-40 267 272 283 292 308 324 42LN5300-UB AUO 9505 41478 37004 03839

6 41-50 266 270 282 290 307 322 42LN5300-UB LGD(POLA) 1297 41478 37004 03839

7 51-80 265 269 281 289 306 321 39LN5300-UB CMI(POLA) 5137 41478 37004 03839

8 81-119 264 267 280 287 305 319 39LN5300-UB AUO(POLA) 9233 41478 37004 03839

9 Mais de 120 263 266 279 286 304 318 32LN5300-UB CSOT(POLA) 4625 41478 37004 03839

32LN530B-UB LGD 545 45574 37004 03839

32LN530B-UB LGD(POLA) 545 45574 37004 03839

32LB530B-UA LGD(POA) 529 49730 24716 4352

※A opção de ferramenta pode ser reconstruída por software

5.3. Verificação do modo de envio (In-stop)


- Após a inspeção final, pressione a tecla In-Stop do Adj. R/C e
verifique se a unidade entra em modo Stand-by

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 14 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
6. Teste GND e HI-POT * Download de S/W USB (opção, somente serviço)
(1) Coloque o stick USB na entrada USB.
6.1. Preparação de verificação automática GND e HI-POT
(2) Detectando automaticamente o arquivo de atualização no stick USB.
(1) Verifique as condições de inserção do CABO DE ALIMENTAÇÃO e CABO DE
- Se a versão do programa baixado no pendrive for baixa, não
SINAL
funcionou. Mas sua versão baixada é alta, os dados USB são
detectados automaticamente
6.2. Verificação automática GND e HI-POT (3) Mostrar a mensagem "Copiando arquivos da memória"
(1) O palete se move na estação. (O CABO DE ALIMENTAÇÃO / CABO AV está
firmemente inserido)
(2) Conecte o testador AV JACK.
(3) Controlador (GWS103-4) ligado.
(4) Teste GND (Automático)
- Se o teste falhar, a campainha funciona.
- Se o teste for aprovado, execute o próximo processo (teste Hi-pot).
(Remova o cabo A/V da caixa de entrada A/V)
(5) Teste HI-POT (Automático)
- Se o teste falhar, a campainha funciona.
- Se o teste for aprovado, a lâmpada GOOD acende e passa para o próximo
processo automaticamente (4) A atualização está começando.

6.3. Ponto de verificação


(1) Tensão de teste
- GND: 1,5KV/min a 100mA
- SINAL: 3KV/min a 100mA
(2) Tempo de TESTE: 1 segundo
(3) PONTO DE TESTE
- Teste GND = CABO DE ALIMENTAÇÃO GND e CABO DE SINAL
GND.
- Teste de alta potência = POWER CORD GND e LIVE & NEUTRAL.
(4) CORRENTE DE FUGA: Em 0,5mArms

7. Verificação de saída de ÁUDIO


7.1. Condição de entrada de áudio
(1) Entrada RF: Mono, sinal de onda senoidal de 1KHz, modulação 100%
(2) CVBS, Componente: sinal de onda senoidal de 1KHz (0,4Vrms)

7.2. Especificação
Não Item Mínimo Tipo Máx. Unidade Observação

1 Áudio prático 9,0 10.9 12,0 C (1) Medição


Saída máxima, L/R 8,5 9.3 9,8 VRMS doença
(Distorção=10% - EQ/AVL/Limpar
saída máxima) Voz: Desligado (5) Após a conclusão da atualização, a TV será reiniciada automaticamente.
(2) Alto-falante
(6) Se a TV ligar, verifique sua versão atualizada e opção de ferramenta. (consulte a
(Impedância de 8Ω)
próxima página sobre a opção de ferramenta)
* Se a versão de download for superior à da sua TV, a TV poderá
perder todos os dados do canal. Neste caso, você terá que
recuperar o canal. Se todos os dados do canal forem apagados,
você não teve um teste DTV/ATV na linha de produção.

※Após o download, a configuração TOOL OPTION será necessária novamente. (1)


Pressione a tecla "IN-START" no controle remoto de serviço.
(2) Selecione "Opção de ferramenta 1" e pressione o botão “OK”.
(3) Digite o número. (Cada modelo tem seu número.)

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 15 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
SOLUÇÃO DE PROBLEMAS

1. Verificação de inicialização de inicialização

Verifique a tensão de espera. Não OK Linha principal B/D 3,5V OK


Verifique o conector de alimentação de 18 pinos Substitua a placa de alimentação.
P401 3, 5 pinos: +3,5V_ST Verificação curta

OK
Verifique a tensão de espera Não Substitua L404, L408
L404, L408: +3,5V

OK
Verifique o relógio X201 Não Substitua X201
24MHz
OK
Não
Verifique P401 PWR_ON. Não Baixe novamente o software. Substitua Mstar (IC101) ou placa principal
1 pino: 3,3 V

OK
Verifique a multitensão
Não
P401 9, 10 pinos: 24V Substitua a placa de alimentação

/ 13, 14, 15 pinos: 12V


OK
Verifique a tensão de saída do IC402/3/7
IC402: 2,5V
IC403: 1,15V Não
Substitua IC402, IC403, IC407, Q403
IC407: 1,5 V
Q403: 3,3V
OK

Verifique a tensão de alimentação do LVDS Não


Q409: 12V Substitua Q409

OK
Não
Verifique a saída Mstar LVDS Substitua Mstar (IC101) ou placa principal

OK

Verifique o controle DRV ON Não Verifique a placa de energia


P403 2 pinos: Alto

OK
Módulo de mudança

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 16 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
2. Vídeo de TV digital/analógico

Verifique o cabo e sinal RF

OK
Verifique a potência do sintonizador 3,3V
Não
Substitua L3703
L3703
OK
Verifique a potência de 1,8 V do sintonizador Não
Substitua IC3703
IC3703 2 pinos: 1,8V

OK
Verifique o sinal IF_P/N Não
Sintonizador ruim. Substitua o sintonizador.
Pino TU3700 10/11

OK
Não
Verifique a saída Mstar LVDS Substitua Mstar (IC101) ou placa principal.

3. Vídeo AV
Verifique o formato do sinal de entrada.

É suportado?

OK
Verifique o cabo AV quanto a
danos ou condutor aberto

OK
Verifique JK1702, linha de sinal CVBS Não
Substitua o macaco
R1722

OK
Não
Verifique o sinal CVBS_DET Substitua R1713

OK
Não
Verifique a saída Mstar LVDS

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 17 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
4. Vídeo Componente

Verifique o formato do sinal de entrada.

É suportado?

OK
Verifique o cabo componente
quanto a danos ou condutor aberto.

OK
Verifique JK1702 Não
Substitua o macaco
Linha de sinal Y/PB/PR

OK
Não
Verifique o sinal COMP_DET Substitua R1712 ou R1713

OK
Não
Verifique a saída Mstar LVDS Substitua Mstar (IC101) ou placa principal.

5. Vídeo HDMI
Verifique o formato do sinal de entrada.

É suportado?

OK
Verifique os condutores do cabo HDMI
quanto a danos ou condutor aberto.

OK
Verifique o EDID Não
Substitua o IC defeituoso ou baixe novamente os dados EDID
R832, R833, R834, R835 Sinal I2C

OK
Não
Verifique JK801, JK803 Substitua o macaco

OK

Não
Verifique HDMI_DET (HPD) Substitua R803, R801, R826, R807, R817, Q801, R819, R818, R830

OK

Não Verifique outro conjunto Não


Verifique o sinal HDMI Substitua a placa principal
Se não houver problema, verifique a linha de sinal

OK

Não
Verifique a saída Mstar LVDS Substitua Mstar (IC101) ou placa principal.

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 18 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
6. Vídeo MHL
Verifique o formato do sinal de entrada.

É suportado?

OK
Verifique os condutores do cabo MHL
quanto a danos ou condutor aberto.

OK
Não
Verifique o sinal MHL (R214, R215) Substitua o IC defeituoso ou baixe novamente os dados EDID

OK
Não
Verifique JK803 Substitua o macaco

OK

Não
Verifique CD_Sense, Cbus, Vbus Substitua R810, R802, R831, R830, IC802, D800

OK

Não Verifique outro conjunto Não


Verifique o sinal MHL Substitua a placa principal
Se não houver problema, verifique a linha de sinal

OK

Não
Verifique a saída Mstar LVDS Substitua Mstar (IC101) ou placa principal .

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 19 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
7. Todas as fontes de áudio

Verifique o menu do alto-falante da TV Desligado


Alternar o menu
(Menu -> Áudio -> Alto-falante da TV)

Sobre

Verifique a potência do AMP IC (IC3401) Não


Substitua o amplificador IC (IC501)
24 V, 3,3 V

OK
Verifique Mstar AUDIO_MASTER_CLK Não
Substitua Mstar (IC101) ou placa principal.
R148

OK
Verifique a linha AMP I2C Não
Verifique a linha de sinal. Ou substitua Mstar (IC101)
R3406, R3407

OK
Verifique a saída Mstar I2S Não
Verifique a linha de sinal. Ou substitua Mstar (IC101)
IC3401 37,38,39 Pinos

OK

Verifique o sinal de saída P3401 Não


Substitua o IC AMP de áudio (IC3401)
1, 2, 3, 4 pinos.

OK

Não Substitua o conector


Verifique o conector e P3401
se estiver danificado.

OK

Verifique a resistência do alto-falante Não


Substitua o alto-falante.
e danos no conector.

8. Áudio de TV digital/analógico

Verifique o cabo e sinal RF

OK
Verifique a potência do sintonizador 3,3V
Não
Substitua L3703
L3703
OK
Verifique a potência de 1,8 V do sintonizador Não
Substitua IC3703
IC3703 2 pinos: 1,8V

OK
Verifique o sinal IF_P/N Não
Sintonizador ruim. Substitua o sintonizador.
Pino TU3700 10/11

OK
Siga o procedimento
'7. Guia de solução de problemas de

áudio de todas as fontes.

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 20 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
9. Áudio AV
Verifique o cabo AV quanto a
danos ou condutor aberto

OK
Verifique a linha de sinal JK1702 Não
Substitua o macaco
R1714, R1715

OK
Siga o procedimento
'7. Guia de solução de problemas

de áudio de todas as fontes.

10. Componente de áudio


Verifique o cabo componente
quanto a danos ou condutor aberto.

OK
Verifique a linha de sinal JK1702 Não
Substitua o macaco
R1714, R1715

OK
Siga o procedimento
'7. Guia de solução de problemas

de áudio de todas as fontes.

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 21 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
Direitos autorais ©
X-tal
24 MHz

D_IF
FPC(51P/FHD)
Metade NIM
A_IF
(S I2158_ATSC_1INPU T) I2C LVDS
(FHD/HD 60z)

Apenas para fins de treinamento e serviço


FPC(30P/HD)
ReaR
DTM

Eletrônica LG. Inc. Todos os direitos reservados.


HDMI FLASH SERIAL
IPS MXIC 8 MB (64 MB)
MX25L6406EMI

Adicionar DDR3.
Y/Pb/Pr, L/R Dados DDR3 DDR3 128 MB (1 GB)
Componente

- 22 -
CVBS, E/D CLK 667 MHz Hínico
AV H5TQ1G63DFR
M1 (CLK 800 MHz)

SPDIF I2C AT24C512C-SSHD-T


DIAGRAMA DE BLOCO

SPDIF
512 mil bits

interno
Micom CHAVE1

AO CONTROLE
(PM) IR e LED
LED_R
RS232C RI
MAX3232 RS-232C
I2S
DP/D
SPK L/R AMP M USB2.0
STA380BWE E/D
DTM HDMI
MHL
Lado

Apenas para uso interno da LGE


Direitos autorais ©
3,3V

Apenas para fins de treinamento e serviço


2,2 mil

I2C_SCL
I2C_SDA
Capítulo 2 EEPROM
22 22 0xA0

Eletrônica LG. Inc. Todos os direitos reservados.


3,3V

1k
TU _SCL
TU_SDA

- 23 -
Amplificador
M1 Capítulo 5
0x20
3,3V 0

1,8k

TU _SCL
TU_SDA
Capítulo 6 Sintonizador

33 0xC0
18h

Apenas para uso interno da LGE


VISTA EXPANDIDA
AVISO IMPORTANTE DE SEGURANÇA

Muitas peças elétricas e mecânicas deste chassi possuem características especiais relacionadas à segurança. Estas
peças são identificadas no Diagrama Esquemático e na VISTA EXPLODIDA.
É essencial que essas peças especiais de segurança sejam substituídas pelos mesmos componentes
recomendados neste manual para evitar RADIAÇÃO X, choque, incêndio ou outros perigos.
Não modifique o projeto original sem permissão do fabricante.

400

510
121
521

540

120
123
LV1

530

122
200

910

900
500

Conjunto + Suporte
A10

Base de suporte

Corpo do suporte
A9

+
300

A2

Direitos autorais © Eletrônica LG. Inc. Todos os direitos reservados. - 24 - Apenas para uso interno da LGE
Apenas para fins de treinamento e serviço
TP para modelos NÃO-UE (exceto UE e China)

TP para slot CI TP para SCART TP para fone de ouvido


/PCM_REG PCM_D[0] PCM_A[8] CI_TS_CLK SCART1_MUTE HP_LOUT

/PCM_OE PCM_D[1] PCM_A[9] CI_TS_VAL SC1_ID HP_ROUT

/PCM_WE PCM_D[2] PCM_A[10] CI_TS_SYNC SC1_FB SIDE_HP_MUTE

/PCM_IORD PCM_D[3] PCM_A[11] CI_TS_DATA[0] SC1_SOG_IN HP_DET

/PCM_IOWR PCM_D[4] PCM_A[12] CI_TS_DATA[1] TVD/MNT_VOUT

/PCM_CE PCM_D[5] PCM_A[13] CI_TS_DATA[2] SCART1_Lout

/PCM_IRQA PCM_D[6] PCM_A[14] CI_TS_DATA[3] SCART1_Rout

/PCM_CD PCM_D[7] CI_TS_DATA[4] SC1_CVBS_IN

/PCM_WAIT CI_TS_DATA[5] SC1_R+/COMP1_Pr+

PCM_RST CI_TS_DATA[6] SC1_G+/COMP1_Y+

PCM_5V_CTL CI_TS_DATA[7] SC1_B+/COMP1_Pb+

CI_DET SC1/COMP1_DET

SC1/COMP1_L_IN

SC1/COMP1_R_IN

TP para S2 TP para FE_TS_DATA

S2_RESET FE_TS_DATA[1]

FE_TS_DATA[2]

FE_TS_DATA[3]

FE_TS_DATA[4]

FE_TS_DATA[5]

FE_TS_DATA[6]

FE_TS_DATA[7]

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 2012.07.02
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
TP_NON_EN 3

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
BLOCO DE ENERGIA L13 (DETECÇÃO DE ENERGIA 2)

PAINEL_POWER
+ 3,5V_ST --> 3,375V --> 3,46V

DOS LÁBIOS E PODER B/D Potência_DET


+ 24V -> 3,78V -> 3,92V (3,79V)
+ 12V -> 3,58V -> 3,82V (3,68V)
+12V R402-*1
100
+3,5V_SOC_RESET
+12V +3,5V_ST
L412 +3,5V_ST
120 Q409
R488
CIS21J121 AO3407A 100 mil

D
S
PD_+12V DP_+3,5V R463 RESET_IC_SOC_RESET
R450 10K
Capítulo 443
PAINEL_VCC R448
+3,5V_ST R439 10uF 2,7K 0 PWR_DET_ON_SEMI
MMBT3906(NXP) Capítulo 438
33K 16V G 1% 5% IC408
0,1uF NCP803SN293 RESET_IC_SOC_RESET
Q402
+ 3,3V_Normal 25V R402 POWER_DET
+3,5V_ST VCC 3 REINICIAR 300
OPTAR 2
1 3 +3,5V_ST R440 PD_+12V 1
R419 5,6K
R416 2 1K R447 GND Capítulo 474
10K OPTAR Capítulo 411
1,2K 0,1uF
R411 R415 0,1uF
33K 100 R426 C 16V 1%
R461 R406 R430 POWER_DET_RESET IC408-*1
4,7K 10K 10K R405 R407
10K OPTAR
PAINEL_CTL B Q407 5,6K 5,6K APX803D29
MMBT3904(NXP)
C PD_+24V
R421 001:AL22 +24V R404
10K INV_CTL E REINICIAR 2 3 VCC
R401 C B 100 mil
R489
RL_ON 10K 10K 1
B Q401 PD_+24V
MMBT3904(NXP) E Q405 R482 PD_+24V_PWR_DET_ON_SEMI GND
MMBT3904(NXP) 8,2K IC409
R462 NCP803SN293 PD_+24V PWR_DET_ON_DIODES
10K E 1% R480
VCC 3 REINICIAR 100
2 IC409-*1
PD_+24V APX803D29
R403 1
PD_+24V 1,5K GND
Capítulo 412
1% REINICIAR 2 3 VCC

+1,5V_DDR
P401 0,1uF
SMAW200-H18S1 R412 3,9K 16V
D401 5V OPTAR 1
PWM_DIM_PULL_DOWN GND
CIC21J501NE * Para ruído de ligação do 55LN54 PD_+24V_PWR_DET_DIODES
PWR SOBRE
1 2 DRV SOBRE

L408 L404
+3,5V_ST 3,5 V 3 4 PDIM#1
PWM_DIM
0,1uF 3,5 V 5 6 PDIM#2 R408 100
Capítulo 406 CIC21J501NE PWM1
16V GND 7 8 GND +3,5V_ST
PWM2_2CH_POWER
L407
24V 24V IC407
+24V 9 10 +1,5V_DDR
Capítulo 418 0,1uF MLB-201209-0120P-N2
GND 11 12 GND AP7173-SPG-13 HF (DIODOS)
50V 12V 13 14 12V L420 [PE]
L402
+12V 12V 15 16 NC BLM18PG121SN1D
0,1uF GND 17 18 GND
MLB-201209-0120P-N2
Capítulo 404
EM FORA
16V 1 8
19 R1R457
+ 3,3V_Normal

THERMAL
PG Facebook 4,3K
2 7

9
.

1/16W
CCV SS 1%

1,5A
3 6 +3,5V_ST
Capítulo 472
Capítulo 476
D403 + 3,3V_Normal
FET_2,5V_AOS
+ 3,3V_Normal R2 22uF 0,1uF 5V AO3435
R433 10V 16V L403
10K PT GND Capítulo 467 R456 OPTAR
Q403
4 5 4,7K BLM18PG121SN1D
560pF
1/16W

D
S
50V 1%
Capítulo 461

10uF D405
10V

G
Capítulo 425 Capítulo 437

R434
Capítulo 423 0,1uF 22uF 5V
R438 2,2uF 16V
10K 22K 10V
10V

R445

Vout=0,8*(1+R1/R2)=1,5319 2,2 mil

FET_2,5V_DIODO
DMP2130L
C
R443 Q403-*1
LIGAR/DESLIGAR_1 10K B Q400

D
S
MMBT3904(NXP)

+ 2,5V_Normal
E

G
IC402 + 2,5V_Normal
+ 3,3V_Normal
TJ1118S-2.5

EM 3 2 FORA

+5V_Normal +5V_Normal
1
GND Núcleo S7LR 1,15 V volts
& Vout=0,8*(1+R1/R2) C440 D402
CAP_10uF_X5R
Capítulo 403
10uF 0,1uF 5V
L406 R1 10V
85°C
16V OPTAR + 3,3V_Normal Capítulo 447

+5V_USB
3,6uH 0,33uF
R428
MUDAR PARA 10K 16V
R452 10UF/10V/X5R
Capítulo 413
C420 Capítulo 421 33K
0,047uF 22uF 22uF 1%
25V 16V 16V
Capítulo 422

+3,5V_ST + 1,10V_VDDC
Capítulo 424

R453 330pF 0,1uF Capítulo 441


OPTAR 50V 16V C403-*1 0,1uF
27 mil
16V
R2
OPTAR
1%
R491 10uF 10V
R454

EP[GND]
0
CAP_10uF_X7R
+12V

PWRGD

BOOT
VIN_3
L413
11 mil 1%
CIC21J501NE

EN
SW_IN

MUDAR PARA +5V_USB L415


BST

16V/X5R 3,6uH

16

15

14

13
CAP_10uF_X5R
FB
LX

Capítulo 417

10uF MUDAR PARA VIN_1 1 12 PH_3


10V 10UF/10V/X5R
L401 85°C TÉRMICO
9

VIN_2 PH_2
12

11

10

C430 2 17 11 D404
CIC21J501NE Capítulo 444

10uF GND_1 PH_1


Capítulo 453 Capítulo 456
0,1uF 5V
13

10V 3 IC403 10 22uF 22uF


8

Capítulo 405
+ 5V_Normal+3,3V_Normal 16V OPTAR
PGND SW_OUT TPS54319TRE 10V 10V
10uF GND_2 SS/TR
16V 4 9
IC401
14

Capítulo 488

VIN AGND R417


TPS65281RGV R414

8
4,7K 3300pF Capítulo 439
10K
Capítulo 419
4,7uF 10V 50V
R410

COMP
AGND
R1
OPTAR
USB1_OCD
15

R432 R442 100pF


6

VSENSE

RT/CLK
THERMAL

100 mil
V7V FALTA 1/16W 330K 5% 30 mil
1/16W
17

1%
R436 Capítulo 448
USB1_CTL
16

3300pF
5

15 mil
PT PT_SW
50V
1

[PE]
COMP

ROSC
SS

RLIM

C417-*1 R2 R441
3A
75 mil
10uF 10V 1/16W
1%
R413 CAP_10uF_X7R
R409 16K
Capítulo 426 2K
Vout=0,827*(1+R1/R2)
100pF
50V C410
OPTAR
3300pF
50V

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 19/09/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
Potência_PD2 4

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
IR/LED e controle

+3,5V_ST

CONTROL_NO_FILTER
R602 R603 R611
10K 10K 0
1% 1%
CONTROL_FILTER
L601
R600 BLM18PG121SN1D
100
CHAVE1

CONTROL_FILTER
CONTROL_FILTER Capítulo 608
P600
L602 0,1uF
R601 BLM18PG121SN1D 16V 12507WR-08L
100
CHAVE2
CONTROL_FILTER
CONTROL_NO_FILTER
Capítulo 609
1
R612 0,1uF
0 16V
2

+3,5V_ST 3
L600
BLM18PG121SN1D
4

R610
1,8K
C602 C603 LED_R/BUZZ 5
+3 . 5V_ST 0,1uF 1000pF
16V 50V
OPTAR
Capítulo 607
0,1uF 6
R607 16V
3,3K

RI 7

Capítulo 604

100pF
50V 8

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 18/07/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
IR/CONTROLE 6

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
USB (LATERAL)

+5V_USB

C700
22uF
10V

JK700
1
FLUXO DOWN USB
3AU04S-305-ZC-(LG)

SIDE_USB1_DM
2

SIDE_USB1_DP
3
4

D700
5

RCLAMP0502BA

OPTAR

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 12/06/20
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
USB 7

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
HDMI (TRASEIRA 1 / LATERAL 1 MHL)

HDMI_1 LATERAL_HDMI (MHL)


5V_HDMI_4 5V_DET_HDMI_4

5V_HDMI_2 5V_DET_HDMI_2 GND


BODY_SHIELD
R807

10K 20
HP_DET R830 100
19 HPD4
ESCUDO
R826 5V R819
18 R834 100
C VA806 DDC_SDA_4
20 R817 1,8K
1K 10K GND ESD_HDMI R835 100

R818
Q801 B 17

3.3K
HPD2 VA805 DDC_SCL_4
MMBT3904(NXP)
DDC_DATA ESD_HDMI
19 16
R803 E R832 100
DDC_SDA_2
18 1,8K VA802 15 DDC_CLK VA807 VA808
ESD_HDMI R833 100
R801

VA801 DDC_SCL_2 ESD_HDMI ESD_HDMI


3.3K

17 14 NC
VA804 CE_REMOTE
16 ESD_HDMI1_VARIST OU 13
ESD_HDMI HDMI_CEC
VA803 CK-
15 ESD_HDMI 12

EAG62611204
R805 0 D828
HDMI_ARC CK_GND RCLAMP0524PA
14 HDMI1_ARC 11 1 10
HDMI_CEC
CK+ 2 9 CK-_HDMI4
13 10
CK+_HDMI4
3 8
EAG59023302

D826 D0-
12 9
RCLA MP0524PA 4 7
1 10 D0_GND D0-_HDMI4
11 CK-_HDMI2 8 5 6
CK+ 2 9 D0+_HDMI4
10 CK+_HDMI2 D0+
3 8 7 ESD_HDMI_SEMTECH
D0-
9 4 7 D1-
D0-_HDMI2 6 D829
D0_GND 5 6
8 D0+_HDMI2 D1_GND RCLA MP0524PA
5 1 10
D0+ D1-_HDMI4
7 ESD_HDMI_SEMTECH 2 9
D1+ D1+_HDMI4
D1- 4 3 8
6 D827 D2-
3 4 7
D1_GND RCLAMP0524PA D2-_HDMI4
5 1 10 D2_GND 5 6
D1-_HDMI2 2 D2+_HDMI4
D1+ 2 9
4 D1+_HDMI2 D2+ ESD_HDMI_SEMTECH
D2- 3 8 1
3 4 7 D2-_HDMI2
D2_GND 5 6 +3,5V_ST
2 D2+_HDMI2 OPTAR
D2+ D811
1 ESD_HDMI_SEMTECH JK803
VA801-*1
D801 1uF
ESD_HDMI1_VARISTOR 10V R810

R811
JK801 ESD_HDMI1_CAP

OPT
0

10K
R812 E
D801-*1 10K Q803
1uF C801 OPTAR
10V 0,047uF B

D812
OPTAR
C

5.6V
ESD_HDMI1_CAP

OPT
25V
C
B
Q802 MHL_CD_SENSE
OPTAR

E R831
300 mil

D826-*1 D827-*1 R802


PI4283CZ10-TB A PI4283CZ10-TB A 0

CEC
TMDS_CH1- NC_4 TMDS_CH1- NC_4
1 10 1 10

TMDS_CH1+ NC_3 TMDS_CH1+ NC_3


2 9 2 9

GND_1 GND_2 GND_1 GND_2


3 8 3 8

R820
100
TMDS_CH2-

TMDS_CH2+
4

5
7

6
NC_2

NC_1
TMDS_CH2-

TMDS_CH2+
4

5
7

6
NC_2

NC_1
MHL OCP
HDMI_CEC CEC_REMOTE_S7 ESD_HDMI_NXP ESD_HDMI_NXP

AVDD5V_MHL 5V_HDMI_4 IC802


D828-*1 D829-*1
PI4283CZ10-TB A PI4283CZ10-TB A BD82020FVJ
+5V_Normal
TMDS_CH1-
1 10
NC_4 TMDS_CH1-
1 10
NC_4 + 3,3V_Normal
D800
TMDS_CH1+
2 9
NC_3 TMDS_CH1+
2 9
NC_3 MBR230LSFT1G SAÍDA_3 GND
8 1
GND_1 GND_2 GND_1 GND_2
3 8 3 8 R809 30V
5V_HDMI_2 +5V_Normal 5V_HDMI_4 +5V_Normal +3,5V_ST TMDS_CH2- NC_2 TMDS_CH2- NC_2 10 Capítulo 809
100 mil SAÍDA_2 EM 1
4 7 4 7
10uF OPTAR 7 2
TMDS_CH2+ NC_1 TMDS_CH2+ NC_1 10V R808
5 6 5 6
C802 R821
ESD_HDMI_NXP ESD_HDMI_NXP R814
SAÍDA_1 EM 2 0,1uF 10K 2,7K
A1

A2

A1

A2

6 3
A1

A2

MMBD6100 MMBD6100 MMBD6100


D822 D824 D825 OC PT
5 4

E
C

+ 3,3V_Normal
C

Q804
C
R815

B
R827 B 10K
R806 20 mil /VBUS_EN
R822 R823 10K
R824 R825 /MHL_OCP_DET R804
0 R813 Q806 (Ativo Baixo)
E
2,7K 2,7K 2,7K 2,7K 10K

DDC_SDA_2 DDC_SDA_4
C
R816
B 10K
DDC_SCL_2 DDC_SCL_4 MHL_OCP_EN
Q805 (Ativo Alto)
E

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X.
RISCOS DE FILRE E CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS NC4_S7LRM 07/11/2012
PEÇAS ESPECIFICADAS PELO FABRICANTE SEJAM UTILIZADAS PARA OS
HDMI_R1_S1 8
COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
SPDIF

ÓPTICA SPDIF JACK + 3,3V_Normal


5.15 Aplicação do Circuito Mstar

SPDIF-JACK-FOXCONN
SPDIF-JACK-SOLTEAM
JK1001 JK1001-*1
2F01TC1-CLM97-4F JST1223-001

GND 1 GND

Fibra ótica
CCV 2 CCV

Fiber Optic

2
VIN 3 VINPUT
SPDIF_OUT

3
4

4
C1001 C1002
0,1uF 100pF

SHIELD

FIX_POLE
16V 50V

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 12/06/12

SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.


SPDIF 10

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
LVDS (NÃO DA UE)

[51 pinos Conector LVDS] PARA FHD REVERTER (10 bits) [30 pinos Conector LVDS]
(Para HD 60Hz)
(Para HD 60Hz_Normal)
Mudar em S7LR
HD alta definição

P1100 ESPELHO Pol-mudança P1101


FI-RE51S-HF-J-R1500 FF10001-30
RXA4+ RXA0+ RXA0-
LVDS_SEL
RXA4- RXA0- RXA0+
1 + 3,3V_Normal 1
RXA3+ RXA1+ RXA1-
2 2
OPTAR
RXA3- RXA1- RXA1+
3 R1100 3
3,3K RXACK+ RXA2+ RXA2-
4 4
RXACK- RXA2- RXA2+
5 OPTAR 5
R1101 RXA2+ RXACK+ RXACK-
6 10K 6 RXA0-
RXA2- RXACK- RXACK+
7 7 RXA0+
RXA1+ RXA3+ RXA3-
8 8
RXA1- RXA3- RXA3+
9 9 RXA1-
RXA0+ RXA4+ RXA4-
10 10 RXA1+
RXA0- RXA4- RXA4+
11 11

12 RXA4+ 12 RXA2-
13 RXB4+ RXB0+ RXB0- 13
RXA4- RXA2+
14 RXB4- RXB0- RXB0+ 14
RXA3+
15 RXB3+ RXB1+ RXB1- 15
RXA3- RXACK-
16 RXB3- RXB1- RXB1+ 16
RXACK+ RXACK+
17 RXBCK+ RXB2+ RXB2- 17
RXACK-
LVDS_SEL
18 RXBCK- RXB2- RXB2+ 18 RXA3-
19 RXB2+ RXBCK+ RXBCK- 19 + 3,3V_Normal
RXA2+ RXA3+
20 RXB2- RXBCK- RXBCK+ 20
RXA2-
OPTAR
21 RXB1+ RXB3+ RXB3- 21 R1103
3,3K
22 RXB1- RXB3- RXB3+ 22
RXA1+
PAINEL_VCC
23 RXB0+ RXB4+ RXB4- 23 OPTAR
RXA1- R1104
RXB0- RXB4- RXB4+ 10K
24 RXA0+ 24
alta definição
25 RXA0- 25 L1101
R1111 0 120
26 26
CIS21J121
NON_AUO/CMI_39 polegadas
27 27

28 RXB4+ 28
alta definição

29 RXB4- 29 Capítulo 1101

0,1uF
30 RXB3+ PARA FHD REVERTER (8 bits) 30 16V

31 RXB3-
Mudar em S7LR
31
32 RXBCK+
33 RXBCK-
ESPELHO Pol-mudança Mudança
34
RXA4+ RXA4+ RXA4- RXA0-
35 RXB2+
RXA4- RXA4- RXA4+ RXA0+
36 RXB2-
RXA3+ RXA0+ RXA0- RXA1-
37
RXA3- RXA0- RXA0+ RXA1+
38 RXB1+
RXACK+ RXA1+ RXA1- RXA2-
39 RXB1-
RXACK- RXA1- RXA1+ RXA2+
40 RXB0+
RXA2+ RXA2+ RXA2- RXACK-
41 RXB0- NON_AUO39 polegadas
RXA2- RXA2- RXA2+ RXACK+
42 R1112 0
RXA1+ RXACK+ RXACK- RXA3-
43 R1113 0
PAINEL_VCC
RXA1- RXACK- RXACK+ RXA3+
44 NON_AUO39 polegadas

RXA0+ RXA3+ RXA3- RXA4-


45
HD
RXA0- RXA3- RXA3+ RXA4+
46 L1100
120
47 CIS21J121

48 RXB4+ RXB4+ RXB4- RXB0-


HD
49 RXB4- RXB4- RXB4+ RXB0+
C1100
50
0,1uF
16V
RXB3+ RXB0+ RXB0- RXB1- A atribuição de pinos da UE é diferente de NÃO UE. Por causa da posição do wafer
51 RXB3- RXB0- RXB0+ RXB1+ HD.
RXBCK+ RXB1+ RXB1- RXB2-
52
RXBCK- RXB1- RXB1+ RXB2+

RXB2+ RXB2+ RXB2- RXBCK-

RXB2- RXB2- RXB2+ RXBCK+

RXB1+ RXBCK+ RXBCK- RXB3-

RXB1- RXBCK- RXBCK+ RXB3+

RXB0+ RXB3+ RXB3- RXB4-

RXB0- RXB3- RXB3+ RXB4+

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 19/09/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
LVDS_NON_EU 11

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
Bloco de sintonizador GLOBAL exceto UE e China LNA_CTRL_1

LNA_CTRL_2
BR_RESET_DEMOD

FE_TS_SYNC
FE_AGC_SPEED_CTL
IF_AGC_SEL

FE_BOOSTER_CTL
FE_TS_VAL_ERR LNA2_CTL

RF_SWITCH_CTL FE_TS_CLK DEMOD_SCL


O pull-up não pode ser aplicado
devido a MODEL_OPT_2
TU3700 FE_TS_DATA[0] DEMOD_SDA

TDSS-G201D
TU3702
TDSH-G501D(B) TUNER_OPT
TUNER_ISOLATOR_DVB_1INPUT_H
+ 3,3V_TU
R3740-*1
1K
TU_IIC_NON_ATSC_1K
+ 3,3V_TU R3741-*1
R3733
100 mil 1K
TU_IIC_NON_ATSC_1K
fechar para SINTONIZADOR R3732
NC_1 100
TUNER_RESET
NC
R3705 0 1
1 C3710
Capítulo 3701
OPTAR
0,1uF REINICIAR 0,1uF

REINICIAR
16V 2 16V R3740
1,8K
R3741
1,8K
TU_IIC_ATSC_1.8K TU_IIC_ATSC_1.8K
2 SCL
SCL 3 R3735 33
TU_SCL
3 IASD R3736 33
IASD 4 TU_SDA

4
OPTAR OPTAR

+B1[3,3V] Capítulo 3711 Capítulo 3713 Capítulo 3742 Capítulo 3743

+B1[3,3V] 5 18pF
50V
18pF
50V
20pF
50V
20pF
50V
5 NC_2
6 perto do TUNER R3758
SIF 82
Capítulo 3702

TU_SIF
6 +B2[1.08.VF 1u]
16V
OPTAR

7
OPTAR

+B2[1,8V]
7 NC_3 R3784
0

CVBS 8 OPTAR
TU_CVBS

8 SE_AGC
HALF_NIM/IF_FILTER
R3760-*1
HALF_NIM/IF_FILTER
R3761-*1

SE_AGC 9 10 10

9 DIF[P]
DIF[P] 10 R3761 0

10 DIF[N]
HALF_NIM/IF_NON_FILTER

DIF[N] 11 R3760 0

11 HALF_NIM/IF_NON_FILTER

B1 A1
B1 A1 B1 A1 Perto do sintonizador

B1 A1
IF_P_MSTAR
12
B2 A2 IF_N_MSTAR

TU_GND _A
ESCUDO
1. deve ser protegido por terra
B2

A2

2. Não há via para ambos


3. Largura do sinal >= 12mils Sinal para largura do
sinal = 12mils Largura do solo >= 24mils

+ 3,3V_TU
TU_GND _A

+ 1,8V_TU Capítulo 3707 Capítulo 3708

Separação GND para sintonizador ASIS 100pF 0,1uF


50V 16V
TU_GND_A

Capítulo 3737 Capítulo 3738

100pF 0,1uF
50V 16V perto do pino do sintonizador, adicione,09029
NON_ASIA

NON_ASIA

R3704 100
0 R3714

0 R3715

IF_AGC_MAIN
deve ser guardado por terra
Capítulo 3716
0,1uF
16V

+ 3,3V_TU
IC3703
AP1117E18G-13
+ 1,8V_TU

MULTI-OPÇÃO
FILTRO_SETTING TW_FE_LNA
SINTONIZADOR 3 INADJ/GND 1

FORA
Capítulo 3717
0,1uF 2
TU3700-*1 CTRL_1 CTRL_2 16V
Frequência Tipo_filtro
TDSS-H501F(B)
TUNER_ATSC
54 MHz ~ 350 MHz 1 0 LPF R3766
1

350 Hz ~ 450 MHz 0 0 Através


NC_1
1
+ 3,3V_Normal
2
REINICIAR
450 Hz ~ 870 MHz 0 1 HPF + 3,3V_TU C3740
0,1uF CAP_10uF_X5R
SCL 16V Capítulo 3741

3 10uF MUDAR PARA


IASD 10V 10UF 10VX5R
4 Tamanho mudança,0929
85°C
+B1[3,3V] L3703
5
CIS21J121
NC_2
6
+ B2[1,8]
7
Capítulo 3725 Capítulo 3715
NC_3 Capítulo 3723 Capítulo 3727

8 22uF 0,1uF 22uF 0,1uF


SE_AGC 6,3V 16V 6,3V 16V
9 C3741-*1
DIF[P]
10
DIF[N] 10uF 10V
11
CAP_X7R_MP
MUDAR PARA MUDAR PARA
X A1
B1 A1 6,3 V 2012 X5R 6,3 V 2012 X5R

12

ESCUDO

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 21/06/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
TUNER_NON_EU 14

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
COMPONENTE1 e AV(COMUM), AV2
COMP_AV1/2
JK1701
PPJ248-01

7C [RD3]E-LUG R1716
10K
AV2_R_IN
AV2
D1700
5,6 V R1700 R1718

[RD3]C-PRIMAVERA
AV2_LR_ZENER 470K 12K
Capítulo 1701
1000pF

6C
AV2 50V AV2
OPTAR

4C [RD3]CONTATO R1717
10K
AV2_L_IN
AV2

D1701 R1701 R1719

AV2 [WH2]C-SPRING
5,6 V 470K 12K
Capítulo 1702
1000pF

5B
AV2_LR_ZENER AV2 50V AV2
OPTAR

+ 3,3V_Normal

R1708

[YL]CONTATO
10K

4A
AV2

R1711 1K
AV2_CVBS_DET
AV2
D1702
5,6 V
OPTAR

6A [YL]C-SPRING
AV2_CVBS_IN

COMP_AV1
D1713-*1
D1713 Capítulo 1703 AV2_CVBS_ZENER_KEC
AV2_CVBS_ZENER_ROHM R1702 47pF
[YL]E-LUG
75
JK1702 50V D1714-*1

7A
D1714 AV2
AV2 AV2_CVBS_ZENER_KEC
AV2_CVBS_ZENER_ROHM

PPJ245-01

7E [RD2]E-LUG 7H [RD2]E-LUG R1714


10K
COMP2_R_IN

D1704
5,6 V R1720
R1703
[RD2]C-PRIMAVERA [RD2]C-PRIMAVERA
COMP_LR_ZENER
Capítulo 1704
1000pF 12K
6E 6H
470K 50V
OPTAR

R1715
10K
COMP2_L_IN

4E [RD2]CONTATO 4H [RD2]CONTATO D1705


5,6 V R1721
COMP_LR_ZENER R1704 Capítulo 1705
1000pF
470K 50V 12K
OPTAR

+ 3,3V_Normal

5D [WH]C-PRIMAVERA 5G [WH1]C-SPRING R1709


10K

COMP2_DET

4C [RD1]CONTATO 4F [RD1]CONTATO D1706


R1712
1K
5,6 V
OPTAR

COMPONENTE 6C [RD1]C-PRIMAVERA 6F [RD1]C-PRIMAVERA


&
COMP2_Pr+
D1703 D1703-*1

AV1
COMP_Pr_ZENER_ROHM COMP_Pr_ZENER_KEC
R1705

8C [RD1]E-LUG-S 8F [RD1]E-LUG-S D1707


COMP_Pr_ZENER_ROHM
75 D1707-*1
COMP_Pr_ZENER_KEC

5B [BL]C-PRIMAVERA 5E [BL]C-PRIMAVERA
COMP2_Pb+
D1708 D1708-*1
COMP_Pb_ZENER_ROHM COMP_Pb_ZENER_KEC

4A [GN]CONTATO 4D [GN]CONTATO D1710


COMP_Pb_ZENER_ROHM
R1706
75 D1710-*1
COMP_Pb_ZENER_KEC
+ 3,3V_Normal

R1710

6A [GN]C-PRIMAVERA 6D [GN]C-PRIMAVERA 10K

AV_CVBS_DET
R1713
1K
D1709

[GN]E-LUG [GN]E-LUG
5,6 V

7A 7D
OPTAR

R1722
0
COMP2_Y+/AV_CVBS_IN
D1711 D1711-*1
COMP_Y_ZENER_ROHM COMP_Y_ZENER_KEC
R1707
D1712 75 D1712-*1
COMP_Y_ZENER_ROHM COMP_Y_ZENER_KEC

+ 3,3V_Normal

CVBS_TEST
IC1700 CVBS_TEST
MM1756DURE Capítulo 1706

0,1uF

C1707
0.1uF
CVBS_TEST
CCV EM
6 1 TVD/MNT_VOUT

PS GND
5 2
CVBS_TEST
R1723
75 FORA VIÉS
4 3

4.7uF
CVBS_TEST

C1708
O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA
RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 14/08/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
REAR_NON_EU_L 17

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
Ethernet
* Opção H/W: ETHERNET

+ 2,5V_Normal

Ethernet
L2101
JK2100-*1 JK2100 BLM18PG121SN1D
RJ45VT-01SN002 XRJV-01V-0-D12-080

1
1 1
EPHY_TP
ETHERNET_XMULTIPLE

R2101
ETHERNET_XML_EMI

Ethernet 49,9
2 C2101
2 2
R2102 0,1uF
Ethernet 49,9
3 Ethernet
3 3
EPHY_TN

4
4 4
EPHY_RP
R2103
Ethernet 49,9
5 C2102
5 5
R2104 0,1uF
Ethernet 49,9
6 Ethernet
6 6
EPHY_RN

7
7 7

8
8 8

9 9

9 9

Ethernet
Capítulo 2104

0,01uF
50V

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X.
RISCOS DE FILRE E CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS NC4_S7LRM 21/06/2012
PEÇAS ESPECIFICADAS PELO FABRICANTE SEJAM UTILIZADAS PARA OS
LAN 21
COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
AMP DE ÁUDIO (STA380BWEF)

L3402
10uH

NC_1 2
NC_11
NC_10
NC_9
NC_8
NC_7
NC_6
NC_5
NC_4
NC_3
NC_2
NC_1
+ 3,3V_Normal SPK_L+
C3420 Capítulo 3424

0,22uF 1000pF
R3408 R3409 50V 50V
43 43 Capítulo 3418

24
23
22
21
20
19
18
17
16
15
14
13
0,22uF
12 GND_REG Capítulo 3409
50V
ALTO-FALANTE_L
25 0,1uF
NC_13 11 VDD_REG 16V Capítulo 3413
L3403 Capítulo 3421 Capítulo 3425

Capítulo 3403 26 330pF 10uH 0,22uF 1000pF


NC_14 10 SAÍDA1A
0,1uF 50V 50V 50V
NC_15 27 SPK_L-
16V 9 GND1
28
VDDESCAVA1 8 VCC1
29
GNDESCAVA1 7 SAÍDA1B
FFX3A 30 IC3401 6 OUT2A
31
FFX3B STA380BWF 5 VCC2 L3404
EAPD/FFX4A 32 10uH
Capítulo 3404 4 GND2
2,2uF TWARNEXT/FFX4B 33 SPK_R+
3 OUT2B
10V 34 49
Capítulo 3414 Capítulo 3422 Capítulo 3426

VREGFILTRO THERMAL
2 VSS_REG 330pF 0,22uF 1000pF
Capítulo 3408

AGNDPLL 35 50V 50V 50V


1 VCC_REG 0,1uF Capítulo 3419

36 16V 0,22uF
MCLK R3410 R3411 ALTO-FALANTE_R
50V
37
38
39
40
PWDN 41
42
43
44
45
46
47
48
43 43
L3405 Capítulo 3423 Capítulo 3427

10uH 0,22uF 1000pF

SDA

SA

GNDDIG2
SCL

TESTMODE
LRCSKDII

VDDDIG2
50V 50V

RESET

[EP]
INTLINE
BICKI
SPK_R-
+3,5V_ST AUD_MASTER_CLK
L3401 +24V
AUD_SCK + 3,3V_Normal
CIS21J121

AUD_LRCK
R3402
10K
AUD_LRCH
Capítulo 3407
Capítulo 3411 Capítulo 3412 Capítulo 3415 Capítulo 3416 Capítulo 3417
R3403 0,1uF 0,1uF 1uF 1uF 0,1uF 10uF
10K 16V 50V 50V 50V 50V 35V
3216
R3404
100 AMP_RESET
C R3406 0
R3401
10K B Q3401 Capítulo 3401
AMP_SDA
AMP_MUTE MMBT3904(NXP) 1000pF R3407 0
50V AMP_SCL
E
P3401
ÂNGULO WAFER

OPTAR

R3405
0 SPK_L+
4
POWER_DET

SPK_L-
3

SPK_R+
2

SPK_R-
1

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X.
RISCOS DE FILRE E CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS NC4_S7LRM 29/08/2012
PEÇAS ESPECIFICADAS PELO FABRICANTE SEJAM UTILIZADAS PARA OS
AMP_STA380BWEF 34
COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
MSTART DEBUG_4PIN

MSTAR_DEBUG_4P

P3900
12505WS-04A00

JP_GND1

JP_GND2

JP_GND3

JP_GND4
1

3 RGB_DDC_SCL

4 RGB_DDC_SDA

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 20/06/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
MSTAR DEBUG_4PIN 39

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
RS-232C

RS232C_DEBUG_4P
+3,5V_ST
P4000
12507WS-04L

R4001
100 CCV
1
PM_TXD
R4000
100 PM_RXD
2
PM_RXD

GND
3

RM_TXD
4

GND

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 20/06/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
RS232C_4P_OS 40

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
IC102
H27U1G8F2CTR-BC
NAND CLARÃO MEMÓRIA + 3,3V_Normal
<CHIP Configuração(LED_R/BUZZ)>
+ 3,3V_Normal
Inicialização a partir de SPI CS1N(EXT_FLASH) 1'b0 S7LR-M_NON_MS10
NC_1
1 48
NC_29 Inicialização a partir de SPI_CS0N(INT_FLASH) 1'b1
NAND_FLASH_1G_HYNIX IC101
NC_2 NC_28
2 EAN35669103 47 MSD804KKX
NC_3 NC_27 SO PCM_A[0-7] <Configuração do CHIP>
3 46
22
SIM.D
(I2S_OUT_BCK,I2S_OUT_MCK,PAD_PWM1PAD_PWM0) PCM_D[0-7]
NC_4 NC_26
SO SO
4 45 AR101 B51_no_EJ : 4'b0000 Inicialização de 8051 com flash SPI Secure PCM_D[0] W21
R107 NC_5 E/S7 PCM_A[7] SB51_WOS : 4'b0001 B51 sem embaralhamento Secure B51 com PCM_D[1] PCMDATA[0]/GPIO129
R109 AA18
1K 3,9K 5 44 SB51_WS : 4'b0010 embaralhamento Inicialização de MIPS com PCM_D[2] PCMDATA[1]/GPIO130
SO NC_6 E/S6 PCM_A[6] MIPS_SPE_NO_EJ : 4'b0100 flash SPI Inicialização de MIPS com flash AB22
AR103 6 43 PCM_D[3] PCMDATA[2]/GPIO131
22 MIPS_SPI_EJ_1 : 4'b0101 SPI Inicialização de MIPS com flash SPI AE20
R/B E/S5 PCM_A[5] MIPS_SPI_EJ_2 : 4'b0110 MIPS seguro sem embaralhamento Scerur PCM_D[4] PCMDATA[3]/GPIO123
7 42 AA15
MIPS_WOS : 4'b1001 MIPS com SCRAMBLE PCMDATA[4]/GPIO122
RÉ E/S4 PCM_A[4] MIPS_WS : 4'b1010 PCM_D[5] AE21
/F_RB 8 41 PCM_D[6] PCMDATA[5]/GPIO121
+ 3,3V_Normal AB21 AE18
/PF_OE CE NC_25 PCM_D[7] PCMDATA[6]/GPIO120 NF_CE1Z/GPIO141
9 40 A15 AC17
/PF_CE0 PCM_A[0-14] PCMDATA[7]/GPIO119 NF_WPZ/GPIO196 /PF_WP
NC_7 NC_24 AD18
10 39 CA P_10 uF_X5R_OS C102-*1 PCM_A[0] NF_CEZ/GPIO140 /PF_CE0
W20 AC18
OPTAR SO NC_8 NC_23 C102 10uF 10V 85°C PCM_A[1] PCMADR[0]/GPIO128 NF_CLE/GPIO139 /PF_CE1
R108 V20 AC19

1K

1K

1K

1K

1K
+ 3,3V_Normal 11 38
1K Capítulo 101
10uF 10V PCM_A[2] PCMADR[1]/GPIO127 NF_REZ/GPIO142 /PF_OE
0,1uF VCC_1 VCC_2 MUDAR PARA W22 AD17
12 37 CAP_10uF_X7R_OS PCM_A[3] PCMADR[2]/GPIO125 NF_WEZ/GPIO143 /PF_WE

OPT

OPT

OPT

OPT
10UF 10VX5R AB18 AE17

OS
OPTAR

R105 VSS_1 VSS_2 PCM_A[4] PCMADR[3]/GPIO124 NF_ALE/GPIO144 PF_ALE


AA20 AD19
Capítulo 103

1K 13 36 0,1uF

R115

R117

R165

R123

R152
PCM_A[5] PCMADR[4]/GPIO102 NF_RBZ/GPIO145 /F_RB
NC_9 NC_22 SO AA21
14 35 PCM_A[6] PCMADR[5]/GPIO104
LED_R/BUZZ Y19
NC_10 NC_21 PCM_A[7] PCMADR[6]/GPIO105
15 34 AB17
AUD_SCK PCM_A[8] PCMADR[7]/GPIO106
CLE NC_20 SO AUD_MASTER_CLK R148 A16
PCMADR[8]/GPIO111
16 33 PCM_A[9]
AR102 AUD_MASTER_CLK_0 AB19
PCMADR[9]/GPIO113 GPIO_PM[0]/GPIO6
H5
POWER_DET
/PF_CE1 ALE E/S3 PCM_A[3] 56 PCM_A[10] AB20 K6
17 32 OPTAR
PWM1 PCM_A[11] PCMADR[10]/GPIO117 PM_UART_TX/GPIO_PM[1]/GPIO7 PM_TXD
PF_ALE NÓS E/O2 PCM_A[2] Capítulo 112 AA16 K5
18 31 100pF PCM_A[12] PCMADR[11]/GPIO115 GPIO_PM[2]/GPIO8 INV_CTL
/PF_WE PWM0 AA19 J6
WP E/S1 PCM_A[1] 50V PCM_A[13] PCMADR[12]/GPIO107 GPIO_PM[3]/GPIO9 RL_ON
/PF_WP AC21 K4

1K

1K

1K

1K

1K
19 30
PCM_A[14] PCMADR[13]/GPIO110 GPIO_PM[4]/GPIO10 LIGAR/DESLIGAR_1
AR104 AA17 L6

NON_OS
SO NC_11 E/S0 PCM_A[0]
22 SO R106 20 29 PCMADR[14]/GPIO109 PM_UART_RX/GPIO_PM[5]/GPIO11 PM_RXD
C2 R146 33
SO R102 1K
NC_12
21 28
NC_19 22 PM_SPI_SCZ1/GPIO_PM[6]/GPIO12
L5
/SPI_CS
3,3K Ano 20

R116

R118

R121

R124

R153
/PCM_REG PCMREG_N/GPIO126 GPIO_PM[7]/GPIO13 /FLASH_WP
NC_13 NC_18 M6
22 27 GPIO_PM[8]/GPIO14 SIDE_HP_MUTE +3,5V_ST
AB15 M5
NC_14 NC_17 /PCM_OE PCMOE_N/GPIO116 GPIO_PM[9]/GPIO15 PAINEL_CTL
23 26 AA22 C1
/PCM_WE PCMWE_N/GPIO195 PM_SPI_SCZ2/GPIO_PM[10]/GPIO16 PM_MODEL_OPT_0
NC_15 NC_16 AD22 M4
24 25 /PCM_IORD PCMIORD_N/GPIO114 GPIO_PM[11]/GPIO17 AMP_MUTE
AD20 R180
/PCM_IOWR PCMIOWR_N/GPIO112 4,7K
A2 R147 33
PM_SPI_SCK/GPIO1 SPI_SCK
AD21 D3
/PCM_CE PCMCE_N/GPIO118 PM_SPI_CZ0/GPIO_PM[12]/GPIO0
AC20 B2
/PCM_IRQA PCMIRQA_N/GPIO108 PM_SPI_SDI/GPIO2 SPI_SDI
A18 B1 R151 33
/PCM_CD PCMCD_N/GPIO133 PM_SPI_SDO/GPIO3 SPI_SDO
/PCM_WAIT
Y21
PCMWAIT_N/GPIO103
para SERIAL CLARÃO
Y22
PCM_RST PCM_RESET/GPIO132
NAND_FLASH_2G_HYNIX CI_TS_CLK
NAND_FLASH_1G_TOSHIBA NAND_FLASH_2G_TOSHIBA NAND_FLASH_1G_SS A14
EAN60708702 TS0CLK/GPIO90 CI_TS_VAL
EAN61508001 EAN60991001 EAN61857001 Sub21 AA10
IC102-*1 CI_TS_SYNC
IC102-*2 IC102-*3 IC102-*4 USB1_OCD PCM2_CE_N/GPIO134 TS0VALID/GPIO88
H27U2G8F2CTR V21 A12
TC58NVG0S3ETA0BBBH TC58NVG1S3ETA00 K9F1G08U0D-SCB0 USB1_CTL PCM2_IRQA_N/GPIO135 TS0SYNC/GPIO89 CI_TS_DATA[0-7]
R20
PCM2_CD_N/GPIO138 CI_TS_DATA[0]
PCM_5V_CTL
T20
PCM2_WAIT_N/GPIO136 TS0DATA_[0]/GPIO80
A13 de CI SLOT
NC_1 NC_29 Sub22 A11 CI_TS_DATA[1]
1 48 NC_1 NC_29 NC_1 NC_29 NC_1 NC_29
1 48 1 48 1 48 PCM2_RESET/GPIO137 TS0DATA_[1]/GPIO81 CI_TS_DATA[2]
NC_2 NC_28 AA12
2 47 NC_2 NC_28 NC_2 NC_28 NC_2 NC_28 TS0DATA_[2]/GPIO82 CI_TS_DATA[3]
2 47 2 47 2 47 D4 AB12
NC_3 NC_27 /MHL_OCP_DET UART1_TX/GPIO46 TS0DATA_[3]/GPIO83 CI_TS_DATA[4]
3 46 NC_3 NC_27 NC_3 NC_27 NC_3 NC_27 E4 AA14
3 46 3 46 3 46 MHL_OCP_EN UART1_RX/GPIO47 TS0DATA_[4]/GPIO84 CI_TS_DATA[5]
NC_4 NC_26 N25 AB14
4 45 NC_4 NC_26 NC_4 NC_26 NC_4 NC_26 PM_TXD UART2_TX/GPIO68 TS0DATA_[5]/GPIO85 CI_TS_DATA[6]
4 45 4 45 4 45 N24 AA13
NC_5 E/S7 PM_RXD UART2_RX/GPIO67 TS0DATA_[6]/GPIO86 CI_TS_DATA[7]
5 44 NC_5 E/S8 NC_5 E/S8 NC_5 E/S7 B8 AB11
5 44 5 44 5 44 MODEL_OPT_6 UART3_TX/GPIO50 TS0DATA_[7]/GPIO87
NC_6 E/S6 para SISTEMA EEPROM MODEL_OPT_7
A8
UART3_RX/GPIO51
FE_TS_CLK
6 43 NC_6 E/S7 NC_6 E/S7 NC_6 E/S6 FE_TS_VAL_ERR
6 43 6 43 6 43 (IC104) TS1CLK/GPIO101
AC15
FE_TS_SYNC
R/B E/S5 P23 AD15
7 42 RY/POR E/S6 RY/POR E/S6 R/B E/S5 R136 22 FE_TS_DATA[0-7]
7 42 7 42 7 42 I2C_SCL I2C_SCKM2/DDCR_CK/GPIO75 TS1VALID/GPI99
RÉ E/S4 R137 22 P24 AC16
8 41 RÉ E/S5 RÉ E/S5 RÉ E/S4 I2C_SDA I2C_SDAM2/DDCR_DA/GPIO74 TS1SYNC/GPIO100
8 41 8 41 8 41
CE NC_25 D2 AD16 FE_TS_DATA[0] Demonstração interna fora
9 40 CE
9 40
NC_25 CE
9 40
NC_25 CE
9 40
NC_25 S7LR-M Pacote múltiplo RGB_DDC_SDA DDCA_DA/UART0_TX TS1DATA_[0]/GPIO91 FE_TS_DATA[1]
NC_7 NC_24 D1 AE15
10 39 NC_7 NC_24 NC_7 NC_24 NC_7 NC_24 RGB_DDC_SCL DDCA_CK/UART0_RX TS1DATA_[1]/GPIO92 FE_TS_DATA[2]
10 39 10 39 10 39 S7LR-M_MS10 AE14
NC_8 NC_23 TS1DATA_[2]/GPIO93 FE_TS_DATA[3] FE_TS_DATA[0]
11 38 NC_8 NC_23 NC_8 NC_23 NC_8 NC_23 AC13
11 38 11 38 11 38 IC101-*1 P21
TS1DATA_[3]/GPIO94
AC14 FE_TS_DATA[4] FE_TS_DATA[0]
VCC_1 VCC_2
12 37 VCC_1 VCC_2 VCC_1 VCC_2 VCC_1 VCC_2 LGE2121-MS (M1_L13_MS10) PWM0
N23
PWM0/GPIO69 TS1DATA_[4]/GPIO95
AD12 FE_TS_DATA[5]
12 37 12 37 12 37
VSS_1 VSS_2 PWM1 PWM1/GPIO70 TS1DATA_[5]/GPIO96 FE_TS_DATA[6]
13 36 VSS_1 VSS_2 VSS_1 VSS_2 VSS_1 VSS_2 P22 AD13
13 36 13 36 13 36 PWM2 PWM2/GPIO71 TS1DATA_[6]/GPIO97 FE_TS_DATA[7]
NC_9 NC_22 R21 AD14
14 35 NC_9 NC_22 NC_9 NC_22 NC_9 NC_22 PWM3/GPIO72 TS1DATA_[7]/GPIO98
14 35 14 35 14 35 C7 AB25 P20
NC_10 NC_21 GPIO39 LVA0P PWM4/GPIO73
15 34 NC_10 NC_21 NC_10 NC_21 NC_10 NC_21 E6 AB23 F6
15 34 15 34 15 34 GPIO40 LVA0N LED_R/BUZZ PWM_PM/GPIO197
CLE NC_20 F5 AC25
16 33 CLE NC_20 CLE NC_20 CLE NC_20 GPIO41 LV1P
16 33 16 33 16 33 B6 AB24
ALE E/S3 GPIO42 LV1N
17 32 ALE E/S4 ALE E/S4 ALE E/S3 E5 AD25 H6
17 32 17 32 17 32 GPIO43 LVA2P CHAVE1 SAR0/GPIO34
NÓS E/O2 D5 AC24 G5
18 31 NÓS E/S3 NÓS E/S3 NÓS E/O2 GPIO44 LV2N CHAVE2 SAR1/GPIO35
18 31 18 31 18 31 B7 AE23 G4
WP E/S1 GPIO45 LVA3P SAR2/GPIO36
19 30 WP E/O2 WP E/O2 WP E/S1 E7 AC23 J5
19 30 19 30 19 30 GPIO48 LV3N SAR3/GPIO37
NC_11 E/S0 F7 AC22 J4
20 29 NC_11 E/S1 NC_11 E/S1 NC_11 E/S0 GPIO49 LVA4P SAR4/GPIO38
20 29 20 29 20 29 AB5 AD23 SCART1_MUTE
NC_12 NC_19 GPIO52 LV4N
21 28 NC_12 NC_19 NC_12 NC_19 NC_12 NC_19 AB3
21 28 21 28 21 28 GPIO53
NC_13 NC_18 A9 V23 R23
22 27 NC_13 NC_18 NC_13 NC_18 NC_13 NC_18 GPIO54 LVB0P VSYNC_LIKE/GPIO146
22 27 22 27 22 27 F4 Sub24
NC_14 NC_17 GPIO55 LVB0N
23 26 NC_14 NC_17 NC_14 NC_17 NC_14 NC_17 AB1 V25 R24
23 26 23 26 23 26 I2C_SCKM0/GPIO56 LVB1P SPI1_CK/GPIO199
NC_15 NC_16 N6 V24 R25
24 25 NC_15 NC_16 NC_15 NC_16 NC_15 NC_16 I2C_SDAM0/GPIO57 LVB1N SPI1_DI/GPIO200
24 25 24 25 24 25 AB2 W25 T21
GPIO76 LVB2P SPI2_CK/GPIO201
AC2 W23 T22
GPIO77 LVB2N SPI2_DI/GPIO202
AA23
LVB3P
A24
LVB3N
AA25
LVB4P
AA24
LVB4N

AE24
ESCURECIMENTO I2C + 3,3V_Normal
LVACLKP
AD24
LVACLKN
Y23
LVBCLKP
LVBCLKN
W24 S7LR-M_NON_MS10
OPTAR IC101
R156 10K
PWM0 GPIO194
T25 MSD804KKX
Sub23
R140 R141 R144 R145 GPIO191
T24
SIM.A
R157 100 1K 1K 2,2 mil 2,2 mil
GPIO192
PWM_DIM PWM2 T23
GPIO193 C7 AB25
OPTAR AMP_RESET GPIO39 LVA0P RXA0+
E6 AB23
Capítulo 111 AMP_SDA FRC_RESET FRC_RESET GPIO40 LVA0N RXA0-
2,2uF F5 AC25
AMP_SCL 5V_DET_HDMI_2 GPIO41 LV1P RXA1+
B6 AB24
5V_DET_HDMI_4 GPIO42 LV1N RXA1-
I2C_SDA E5 AD25
AV_CVBS_DET GPIO43 LVA2P RXA2+
I2C_SCL D5 AC24
AV2_CVBS_DET GPIO44 LV2N RXA2-
B7 AE23
SC1/COMP1_DET GPIO45 LVA3P RXA3+
E7 AC23
HP_DET GPIO48 LV3N RXA3-
F7 AC22
S2_RESET GPIO49 LVA4P RXA4+
AB5 AD23
TUNER_RESET GPIO52 LV4N RXA4-
AB3
PM OPÇÃO DE MODELO +3,5V_ST
MODEL_OPT_0
A9
GPIO53
V23
NAND_EN NAND_EN GPIO54 LVB0P RXB0+
EEPROM MODEL_OPT_1
F4
GPIO55 LVB0N
Sub24
RXB0-
+ 3,3V_Normal AB1 V25
LNA_CTRL_1 I2C_SCKM0/GPIO56 LVB1P RXB1+
N6 V24
LNA_CTRL_2 I2C_SDAM0/GPIO57 LVB1N RXB1-
AB2 W25
R174 R177 MODELO_OPT_2 GPIO76 LVB2P RXB2+
10K 10K AC2 W23
NVRAM_ST NVRAM_RENESAS S/W_TW HD_LVDS_NON_EU BR_RESET_DEMOD GPIO77 LVB2N RXB2-
IC104
Capítulo 105 NÃO_OS_512k_ST NON_OS_512k_ATMEL PM_MODEL_OPT_0 AA23
RXB3+
0,1uF IC104-*1 LVB3P
M24256-BRMN6TP IC104-*2 IC104-*3 PM_MODEL_OPT_0
ALTO : HD_NON_EU A24
LVB3N RXB3-
R1EX24256BSAS0A M24512-RMN6TP AT24C512C-SSHD-T AA25
PM_MODEL_OPT_1 BAIXO : HD_EU LVB4P RXB4+
AA24
E0
1 8
CCV
A0 CCV E0 CCV A0 CCV HD_LVDS_padrão é diferente. LVB4N RXB4-
1 8 1 8 1 8
Entre UE e NÃO_UE AE24
E1 LVACLKP RXACK+
PM_MODEL_OPT_1
Banheiro

2 7 A1 WP E1 Banheiro A1 WP R175 AD24


2 7 2 7 2 7
A0'h 10K R176
10K ALTO : S/W_NON_UE
LVACLKN
Y23
RXACK-
E2 SCL S/W_EU/AJ HD_LVDS_EU LVBCLKP RXBCK+
3 6 R111 22
BAIXO :
I2C_SCL A2 SCL E2 SCL A2 SCL
3 6 3 6 3 6 S/W_EU/AJ LVBCLKN
W24
RXBCK-
VSS
4 5
IASD
R112 22 VSS IASD VSS IASD GND IASD
S/W é diferente.
I2C_SDA T25
4 5 4 5 4 5 Entre TW GPIO194 MODELO_OPT_3
Capítulo 104 Capítulo 106 Sub23
8pF 8pF GPIO191 MODELO_OPT_4
T24
OPTAR OPTAR GPIO192 MODELO_OPT_5
EAN62389501 EAN43349003 EAN43349004 T23
MODEL_OPT_8
GPIO193

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 19/09/2012
SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
MAIN1_NON_EU 51

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
OPÇÃO DE MODELO OPÇÃO de memória
MODELO_OPT_4 MODEL_OPT_6
NOME DO PIN PIN NÃO. ALTO
DCV 1,05V
+2,5V_Normal +3,3V_Normal + 2,5V_Normal + 3,3V_Normal BAIXO + 1,10V_VDDC
Memória Observação + 1,10V_VDDC
MODELO OPÇÃO PIN NO.U23 ALFINETE NÃO. B8
MODEL_OPT_0 AB3 HD alta definição
DCV : 2026ma
128 milhões 0 0
MODEL_OPT_1 F4 PHM_OFF PHM_ON
1K

1K

1K

1K

1K

1K

1K
1K
1K

DUALSTREAM

MIU1-128M

MIU0-256M

PHM_ON

0.1uF
DVB_T2

10V

10V
DVB_S

M120

MODELO_OPT_2 AB2

1uF

1uF
S/W_AJ

DVB_T2 128M+128M
HD
NÃO_DVB_T2 0 1
MODELO_OPT_3 T25 NÃO_M120 M120

C275
C228
R291

R222

R221

R206

R208

R211

R226
R290
R298

10uF

10uF
1 0

C277

C280

C283
256 milhões

IF_AGC_SEL
R201 OPTAR 100
MODEL_OPT_0
MODELO_OPT_4 Sub23 MIU0-128M MIU0-256M
LNA2_CTL
R202 BOOSTER_OPT100
MODEL_OPT_1 256 milhões + 128 milhões 1 1 Ginga
R203 RF_SW_OPT 0 MODELO_OPT_5 T24 NÃO_DVB_S DVB_S
RF_SWITCH_CTL MODELO_OPT_2
R204 OPTAR 100
MODELO_OPT_3 MODEL_OPT_6 B8 MIU1-NO_DDR MIU1-128M
R225 OPTAR 100 MODELO_OPT_4
R228 OPTAR 100 MODELO_OPT_5 MODEL_OPT_7 A8 NÃO_DUALSTREAM DUALSTREAM
R230 OPTAR 100 IC101
SIM.E
MODEL_OPT_6
R229 OPTAR 100 MODEL_OPT_7 * Dual Stream é apenas uma especificação 3D da Coreia
MSD804KKX
+ 1,10V_VDDC
R213 OPTAR 100
MODEL_OPT_8
Perto de MSTAR S7LR-M_NON_MS10
TVD_IF
1K

Normal Potência 3,3 V


NON_DUALSTREAM

1K
1K

1K
1K

1K

1K

1K

R288 100 0,1uF


MIU1-NO_DDR

K12 G10
PHM_OFF
NON_DVB_T2

Capítulo 257
NON_M120
NON_DVB_S

IF_P_MSTAR
MIU0-128M

AVDDLV_USB GND_32
MODEL_OPT_6
1K

HALF_NIM/EU_NON_T2 HALF_NIM/EU_NON_T2 + 3,3V_Normal VDD33 G11


FHD

HALF_NIM/IF_FILTER GND_33
Capítulo 287
G9 G12
OPT

MODELO_OPT_4 Capítulo 288


33pF VDDC_1 GND_34
R212

OPTAR
H9 G13
R294

R289 100 0,1uF


R293
R297

R207
R224

R223

L204 VDDC_2 GND_35


R209

R227

Capítulo 258
IF_N_MSTAR BLM1 8PG121SN1D C284-*1 K10 G14
HALF_NIM/EU_NON_T2 HALF_NIM/EU_NON_T2 VDDC_3 GND_36
HALF_NIM/IF_FILTER K11 G17
S7LR-M_NON_MS10 VDDC_4 GND_37

85C
Capítulo 289
33pF 10uF 10V L10 G18

0.1uF

0.1uF

0.1uF
0.1uF
IC101 VDDC_5 GND_38

0.1uF

CAP_10uF_X5R

CAP_10uF_X5R
10uF 10V85C
CAP_10uF_X7R M12 G19

10V
MSD804KKX M13
VDDC_6 GND_39
G24
C204-*1 VDDC_7 GND_40
C250 0,1uF R216 47 N12 H11

C284

C204
TU_SIF

10uF

C209

C235

C245
VDDC_8 GND_41

C255

C259
SIM.C
Capítulo 251 0,1uF R218 47 MUDAR PARA 10uF 10V P14 H12
VDDC_9 GND_42
J2 AC4 Capítulo 264
1000pF 10UF 10VX5R CAP_10uF_X7R P15 H13
RXACKP NC_8 VDDC_10 GND_43
J3 AD3 ANALÓGICO SIF 5O0PVT MUDAR PARA R10 H14
RXACKN NC_9 10UF 10V X5R VDDC_11 GND_44
K3 Fechar para MSTAR FB_CORE R14 H15
RXA0P VDDC_12 GND_45
J1 AC3 AVDD_AU33 R15 H16
RXA0N PI + 3,3V_Normal VDDC_13 GND_46
K2 AE3 T10 H17
RXA1P VDDC_14 GND_47
L208
EU SOU
K1 L227 H18
RXA1N BLM18PG121SN1D BLM18PG121SN1D GND_48
L2 AD4 HALF_NIM/EU_NON_T2 H19
RXA2P SIFP GND_49
L3 AC5 P10 J9
RXA2N SIFM C240 Capítulo 241
NC_2 GND_50
T5 HALF_NIM/EU_NON_T2 0,1uF 0,1uF P19 J10
LIGAR/DESLIGAR_2 DDCDA_DA/GPIO27 FB_CORE FB_CORE GND_51
T4 Capítulo 282 HALF_NIM/EU_NON_T2 R16 J11
0,1uF R220
DDCDA_CK/GPIO26 10K AVDDL_MOD GND_52
V5 L11 J12
LIGAR/DESLIGAR_2 HOTPLUGA/GPIO22 HALF_NIM/EU_NON_T2 NC_1 GND_53
R219 M14 J13
0 MIUVDDC DVDD_DDR GND_54
AD2 J14
SE_AGC IF_AGC_MAIN GND_55
AE2 J15
RF_AGC Capítulo 285 GND_56
W9 J16
0,047uF AVDD2P5 AVDD2P5_ADC_1 GND_57
25V W10 J18
SINTONIZADOR_I2C AVDD2P5_ADC_2 GND_58
AE6 HALF_NIM/EU_NON_T2 W11 J19
I2C_SCKM1/GPIO78 TU_SCL AVDD2P5_ADC_3 GND_59
AD6 W12 J25
I2C_SDAM1/GPIO79 TU_SDA AVDD2P5_ADC_4 GND_60
Fechar para MSTAR GND_61
K9
XTAL_LOAD_27pF XTAL_LOAD_30pF A17 K13
27pF C261-*1 30pF AVDD25_LAN GND_62
AD1 K14
Capítulo 261

XIN GND_63
AC1 X201 V18 H10
XOUT XTAL_LOAD_30pF AVDD2P5_MOD AVDD_MOD_1 GND_64
R287

1M

R5 24MHz C262 27pF C262-*1 30pF Sub-19 K18


PM_MODEL_OPT_1 HOTPLUGD/GPIO25 AVDD_MOD_2 GND_65
K19
HDMI

XTAL_LOAD_27pF GND_66
AE9 D7 K22
CK+_HDMI4 RXCCKP SPDIF_IN/GPIO150 CI_DET GND_67
AC9 D6 R296 100 W14 L8
CK-_HDMI4 RXCCKN SPDIF_OUT/GPIO151 SPDIF_OUT AVDD25_PGA NC_3 GND_68
R214 2.2 AC10 SPDIF_OPTIC W15 L9
D0+_HDMI4
D0-_HDMI4
R215 2.2 AD9
RXC0P
RXC0N
Normal 2,5V AVSS_PGA NC_4 GND_69
GND_70
J8
AC11 E3 USB LATERAL U7 L12
D1+_HDMI4 RXC1P USB0_DM AVDD_NODIE AVDD_NODIE GND_71
AD10 E2 L13
D1-_HDMI4 RXC1N USB0_DP + 2,5V_Normal AVDD2P5 GND_72
AE11 L7 L18
D2+_HDMI4 RXC2P AVDD_DVI_USB_1 GND_73
AD11 AC12 L211 AVDD2P5:172mA M7 L19
D2-_HDMI4 RXC2N USB1_DM SIDE_USB1_DM BLM1 8PG121SN1D AVDD_DVI_USB_2 GND_74
AE8 AE12 P7 M8
DDC_SDA_4 DDCDC_DA/GPIO31 USB1_DP SIDE_USB1_DP AVDD3P3_MPLL GND_75
AD8 AVDD_DMPLL R7 K8
DDC_SCL_4 DDCDC_CK/GPIO30 AVDD_DMPLL GND_76
AC8 10uF C260 M10
HPD4 HOTPLUGC/GPIO24 10V Capítulo 273 Capítulo 274
1uF GND_77
C8 CAP_10uF_X5R 0,1uF 0,1uF M19 M11
I2S_IN_BCK/GPIO148 AMP_SCL 85°C DVDD_NODIE GND_78

C269
F2 D8 L14
CK+_HDMI2 RXBCKP I2S_IN_SD/GPIO149 AMP_SDA MUDAR PARA GND_79
F3 D9 V7 M15
CK-_HDMI2 RXBCKN I2S_IN_WS/GPIO147 COMP2_DET 10UF 10VX5R AVDD_AU33 AVDD_AU33 GND_80
G3 W7 M16
D0+_HDMI2 RXB0P AVDD2P5_MOD AVDD_EAR33 GND_81
F1 B10 M18
D0-_HDMI2 RXB0N I2S_OUT_BCK/GPIO154 AUD_SCK AVDD25_PGA:13mA GND_82
G2 C9 R19 M25
D1+_HDMI2 RXB1P I2S_OUT_MCK/GPIO152 AUD_MASTER_CLK_0 L229 VDD33 VDDP_1 GND_83
G1 B9 BLM18PG121SN1D T19 N10
D1-_HDMI2 RXB1N I2S_OUT_SD/GPIO155 AUD_LRCH VDDP_2 GND_84
H2 N11
D2+_HDMI2 RXB2P GND_85
H3 W18 N13
D2-_HDMI2
R6
RXB2N I2S_I/F Capítulo 291 C269-*1
W19
AVDD_LPLL_1 GND_86
N14
DDC_SDA_2 0,1uF
DDCDB_DA/GPIO29 AVDD_LPLL_2 GND_87
U6 C10 16V 10uF 10V N15
DDC_SCL_2 DDCDB_CK/GPIO28 I2S_OUT_WS/GPIO153 AUD_LRCK GND_88
P5 CAP_10uF_X7R V19 N16
HPD2 HOTPLUGB/GPIO23 VDD33 VDDP_NAND GND_89
R4 N17
CEC_REMOTE_S7 CEC/GPIO5 GND_90
AB9 N19
AUL0 GND_91
AA11 J17 K7
AUR0 AVDD_MIU AVDD_DDR0_D_1 GND_92
P2 A9 K15 P8
HSYNC0 AUL1 AVDD_DDR0_D_2 GND_93
R3 AA9 K16 P9
VSYNC0 AUR1 AVDD_DDR0_D_3 GND_94
N2 AA7 Capítulo 238 2,2uF AV2 L15 M9
RIN0P AUL2 AV2_L_IN AVDD_DDR0_C GND_95
P3 AB8 2,2uF AV2 P11
AV2_R_IN
Capítulo 239
RIN0M AUR2 GND_96
N3 A8 2,2uF K17 P13
GIN0P AUL3
Capítulo 242
COMP2_L_IN AVDD_DDR1_D_1 GND_97
N1 A10 2,2uF L17 P16
GIN0M AUR3
Capítulo 243
COMP2_R_IN AVDD_DDR1_D_2 GND_98
M3 AC7 M17 P17
SC1_ID BIN0P AUL4 AVDD_DDR1_D_3 GND_99
M2 AD7 L16 P18
SC1_FB BIN0M AUR4 AVDD_DDR1_C GND_100
M1 P12
SC1_R+/COMP1_Pr+ SOGIN0 GND_101
SC1_G+/COMP1_Y+
MUDAR PARA X5R ÁUDIO EM GND_102
R8
E9 R9
SC1_B+/COMP1_Pb+ GND_EFUSE GND_103
V2 R11
SC1_SOG_IN HSYNC1 GND_104
V3 W6 SAÍDA DE ÁUDIO R12
SC1_CVBS_IN VSYNC1 GPIO_PM[13]/GPIO19 MHL_CD_SENSE GND_105
U3 V6 A23 R13
SC1/COMP1_L_IN RIN1P AUOUTL2 SCART1_Lout GND_1 GND_106
U2 V4 B17 R17
SC1/COMP1_R_IN RIN1M AVDD5V_MHL AVDD5V_MHL GND_2 GND_107
DEMOD_SCL
T1
T2
GIN1P GPIO_PM[14]/GPIO20
A7
W5
/VBUS_EN DDR3 1,5V Capítulo 23

A5
GND_3 GND_108
T8
T9
DEMOD_SDA GIN1M AUOUTR2 SCART1_Rout GND_4 GND_109
R2 U5 C11 N7
BIN1P GPIO_PM[15]/GPIO21 TP209 GND_5 GND_110
R1 Capítulo 19 T11
BIN1M GND_6 GND_111
T3 C22 T12
SOGIN1 GND_7 GND_112
AVDD_DDR0:55mA D14 T13
+1,5V_DDR GND_8 GND_113
AVDD_MIU D18 T14
GND_9 GND_114
COMP2 AA2
HSYNC2
D19
GND_10 GND_115
T15
R237 33 Capítulo 218 0,047uF Y2 L209 E17 T16
COMP2_Pr+ RIN2P L202 BLM18PG121SN1D GND_11 GND_116
R238 68 0,047uF AA3 E18 T17
BLM18SG121TN1D
Capítulo 219

RIN2M GND_12 GND_117


R239 33 C220 0,047uF W2 AD5 E19 U8
COMP2_Y+/AV_CVBS_IN GIN2P AUVRM GND_13 GND_118
R240 68 Capítulo 221 0,047uF A3 Capítulo 249 Capítulo 253 Capítulo 256 Capítulo 263 E22 U9
GIN2M 4,7uF 1uF 0,1uF GND_14 GND_119

C248

C207

C254
10uF

0.1uF

0.1uF
10uF 10V

1uF
R241 33 0,047uF V1 AE5 F8 Sub10
0.1uF

Capítulo 222
C266

COMP2_Pb+ BIN2P AUVAG GND_15 GND_120


R242 68 0,047uF W3 AC6 F17

C278
Capítulo 223 Sub11
BIN2M AUVRP GND_16 GND_121
Capítulo 224 1000pF W1 F18 Sub12
SOGIN2
AA6 L203 5,6uH FONE DE OUVIDO
SAÍDA H/P F19
GND_17 GND_122
Sub13
EARPHONE_OUTL HP_LOUT GND_18 GND_123
Entrada/Saída CVBS AB6 L205 5,6uH FONE DE OUVIDO AVDD_DDR1:55mA G8 Sub14
EARPHONE_OUTR HP_ROUT GND_19 GND_124
R244 33 Capítulo 225 0,047uF AA8 H8 Sub15
TU_CVBS CVBS0 GND_20 GND_125
A4 Capítulo 268 Capítulo 272 N22 Sub16
CVBS1 4,7uF 4,7uF GND_21 GND_126
R246 33 Capítulo 227 0,047uF W4 C6 N21 Sub-17
COMP2_Y+/AV_CVBS_IN CVBS2 RP/GPIO63 EPHY_RP 10V 10V GND_22 GND_127
R249 33 C230 0,047uF AA5 C5 FONE DE OUVIDO FONE DE OUVIDO N20 R18
AV2_CVBS_IN CVBS3 TP/GPIO60 EPHY_TP GND_23 GND_128
AV2 AV2 A5 M22 V9
NC_5 GND_24 GND_129
AA4 A6 M21 V10
NC_7 RN/GPIO66 EPHY_RN GND_25 GND_130
A6 C4 M20 V11
AA1
NC_6 LED1/GPIO59 SOC_RESET F10
GND_26 GND_131
V12
TVD/MNT_VOUT
CVBSOUT1 GND_27 GND_132
B5 V15 V14
Capítulo 203 TN/GPIO62 EPHY_TN GND_28 GND_133
1000pF R252 68 Capítulo 233 0,047uF AB4 C3 POWER_DET_RESET +3,5V_ST W16 V17
50V VCOM GPIO61 INTERRUPTOR GND_29 GND_134
OPTAR A3 SW200 V8 T7
GPIO64 URSA_SDA JTP-1127WEM GND_30 GND_135
Fechar paraMSTAR B3 T18 E8
STby 3,5 V
2

GPIO65 URSA_SCL GND_31 GND_136


B4 RESET_IC_SOC_RESET
LED0/GPIO58 R266 +3,5V_ST + 1,10V_VDDC
URSA_SDA 470 INTERRUPTOR AVDD_NODIE MIUVDDC
R205
100 L206
URSA_SCL BLM1 8PG121SN1D L228
1

Capítulo 202 C200 BLM18PG121SN1D


N4 4,7uF 4,7uF R217 AVDD_DMPLL
IRIN/GPIO4 RI
Capítulo 286
10V 10V
Capítulo 252

T6 R210 0 Capítulo 231 1uF 0 0,1uF 0,1uF


ARCO0 HDMI_ARC RESET_IC_SOC_RESET
N5 HDMI1_ARC HDMI1_ARC +3,5V_SOC_RESET L207 Capítulo 296
Capítulo 279
0,1uF
HWRESET SOC_RESET SOC_RESET BLM1 8PG121SN1D 10uF
10V
R$ 200 Capítulo 201

62K 0,1uF Capítulo 205

0,1uF

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA RECURSOS ESPECIAIS


IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E CHOQUE ELÉTRICO, AO
SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE SEJAM UTILIZADAS PARA NC4_S7LRM 19/09/2012
OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.
MAIN2_NON_EU 52

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
RS-232C

FONE DE OUVIDO
FONE DE OUVIDO RS232_TELEFONE JK5301-*1
R5309 KJA-PH-0-0177
RS232_TELEFONE 0
GND 5
R5302 M6 6
100
+3,5V_ST eu 4
M1 1
RS232_TELEFONE
DETECTAR 3
R5301 M3_DETECTAR 3
100
R 1
M4 4

M5_GND 5

OPTAR OPTAR KJA-PH-1-0177


D5301 D5302 JK5301
ADUC 20S 02 010L 20V ADUC 20S 02 010L 20V
RS232_TELEFONE
RS232_TELEFONE C5306
0,1uF
IC5301
MAX3232CDR

C1+ CCV
RS232_TELEFONE 1 16
C5302
0,1uF V+ GND
RS232_TELEFONE 2 15
C5303
0,1uF C1- DOUT1
3 14

C2+ RIN1
RS232_TELEFONE 4 13
C5304
0,1uF C2- ROTA1 FONE DE OUVIDO
5 12
PM_RXD HP_LOUT
C5307 OPTAR
FONE DE OUVIDO
V- DIN1 10uF C5309 R5307
RS232_TELEFONE 6 11 16V 1000pF
PM_TXD 1K
50V
C5305
0,1uF DOUT2 DIN2
7 10

RIN2 ROTA2
8 9

EAN41348201
FONE DE OUVIDO
HP_ROUT
C5308 OPTAR
FONE DE OUVIDO
10uF C5310 R5308
16V 1000pF 1K
50V

+ 3,3V_Normal

R5306
10K FONE DE OUVIDO

R5305
1K
HP_DET
FONE DE OUVIDO

O A MARCA SÍMBOLICA DESTE DIAGRAMA ESQUEMÉTICO INCORPORA


RECURSOS ESPECIAIS IMPORTANTES PARA A PROTEÇÃO CONTRA RADIAÇÃO X. RISCOS DE FILRE E
CHOQUE ELÉTRICO, AO SERVIÇO É ESSENCIAL QUE APENAS PEÇAS ESPECIFICADAS PELO FABRICANTE NC4_S7LRM 21/06/2012

SEJAM UTILIZADAS PARA OS COMPONENTES CRÍTICOS NA MARCA SÍMBOLICA DO ESQUEMA.


RS232C_TELEFONE 53

Direitos autorais ⓒ 2013 LG Electronics. Inc. Todos os direitos reservados. Apenas para fins de treinamento e
serviço Apenas para uso interno da LGE
AVDD_DDR0 AVDD_DDR0
+1,5V_DDR AVDD_DDR0
L1202
CIC21J501NE
R1201

R1204
1K 1%

1K 1%
A-MVREFDQ A-MVREFCA

10uF10V

C1217

C1218

C1219

C1238

C1241
C1206

C1239

1uF

1uF

1uF

1uF

1uF
0.1uF

0.1uF
C1251
1%

1%
1000pF

1000pF
0.1uF

0.1uF
R1202

R1205
C1202

C1204
C1201

C1203
1K

1K
Perto de DDR3 Perto do Saturn7M IC

DDR_1600_2G_HYNIX
IC1201 IC101
H5TQ2G63DFR-PBC MSD804KKX

EAN61829203
M8 N3 A11
S7LR-M_NON_MS10 B23
A-MVREFCA VREFCA A0
A1
P7
A-MA0
A-MA1
A-MA0
A-MA1
C14
A_DDR3_A[0]
A_DDR3_A[1]
SÍMBOLO.B B_DDR3_A[0]
B_DDR3_A[1]
D25
P3 B11 F22
A2 A-MA2 A-MA2 A_DDR3_A[2] B_DDR3_A[2]
H1 N2 F12 G22
A-MVREFDQ VREFDQ A3 A-MA3 A-MA3 A_DDR3_A[3] B_DDR3_A[3]
P8 C15 E24
A4 A-MA4 A-MA4 A_DDR3_A[4] B_DDR3_A[4]
P2 E12 F21
R1203 A5 A-MA5 A-MA5 A_DDR3_A[5] B_DDR3_A[5]
L8 R8 A14 E23
ZQ A6 A-MA6 A-MA6 A_DDR3_A[6] B_DDR3_A[6]
240 R2 D11 D22
A7 A-MA7 A-MA7 A_DDR3_A[7] B_DDR3_A[7]
AVDD_DDR0 1% T8 B14 D24
A8 A-MA8 A-MA8 A_DDR3_A[8] B_DDR3_A[8]
B2 R3 D12 D21
VDD_1 A9 A-MA9 A-MA9 A_DDR3_A[9] B_DDR3_A[9]
10V 10uF D9 L7 C16 Capítulo 24
Capítulo 1205
VDD_2 A10/AP A-MA10 A-MA10 A_DDR3_A[10] B_DDR3_A[10]
10V 10uF G7 R7 C13 C25
Capítulo 1227
VDD_3 A11 A-MA11 A-MA11 A_DDR3_A[11] B_DDR3_A[11]
0,1uF K2 N7 A15 F23
Capítulo 1207
VDD_4 A12/BC A-MA12 A-MA12 A_DDR3_A[12] B_DDR3_A[12]
0,1uF K8 T3 E11 E21
Capítulo 1208
VDD_5 A13 A-MA13 A-MA13 A_DDR3_A[13] B_DDR3_A[13]
C1210 0,1uF N1 B13 D23
VDD_6 A-MA14 A_DDR3_A[14] B_DDR3_A[14]
0,1uF N9 M7
VDD_7 NC_5
Capítulo 1211

0,1uF R1
VDD_8
Capítulo 1212

0,1uF R9 M2 F13 G20


Capítulo 1213
VDD_9 BA0 A-MBA0 A-MCK A-MBA0 A_DDR3_BA[0] B_DDR3_BA[0]
0,1uF N8 B15 F24

R1235
Capítulo 1214
BA1 A-MBA1 A-MBA1 A_DDR3_BA[1] B_DDR3_BA[1]

1%
0,1uF M3 E13 F20
BA2 A-MBA2 A-MBA2

56
A_DDR3_BA[2] B_DDR3_BA[2]
Capítulo 1215

A1 Capítulo 1209

VDDQ_1
A8 J7 Capítulo 17 G25

R1236
VDDQ_2 CK 0,01uF A-MCK A_DDR3_MCLK B_DDR3_MCLK

1%
C1 K7 50V A17 G23
VDDQ_3 CK A-MCKB

56
A_DDR3_MCLKZ B_DDR3_MCLKZ
C9 K9 B16 F25
VDDQ_4 CKE A-MCKE A-MCKE A_DDR3_MCLKE B_DDR3_MCLKE
D2
VDDQ_5 A-MCKB
E9 L2
VDDQ_6 CS
F1 K1 E14 D20
VDDQ_7 ODT A-MODT A-MODT A_DDR3_ODT B_DDR3_ODT
H2 J3 B12 B25
VDDQ_8 RAS A-MRASB AVDD_DDR0 A-MRASB A_DDR3_RASZ B_DDR3_RASZ
H9 K3 A12 B24
VDDQ_9 CAS A-MCASB R1231 A-MCASB A_DDR3_CASZ B_DDR3_CASZ
L3 C12 A24
NÓS A-MWEB 10K A-MWEB A_DDR3_WEZ B_DDR3_WEZ
J1
NC_1
J9 T2 F11 E20
NC_2 REINICIAR A-MRESETB A-MRESETB A_DDR3_RESET B_DDR3_RESET
L1
NC_3
L9
NC_4
T7 F3 B19 K24
A-MA14 NC_6 DQSL A-MDQSL A-MDQSL A_DDR3_DQSL B_DDR3_DQSL
G3 Capítulo 18 K25
DQSL A-MDQSLB A-MDQSLB A_DDR3_DQSLB B_DDR3_DQSLB

A9 C7 B18 J21
VSS_1 DQSU A-MDQSU A-MDQSU A_DDR3_DQSU B_DDR3_DQSU
B3 B7 A18 J20
VSS_2 DQSU A-MDQSUB A-MDQSUB A_DDR3_DQSUB B_DDR3_DQSUB
E1
VSS_3
G8 E7 E15 H24
VSS_4 DML A-MDML A-MDML A_DDR3_DQML B_DDR3_DQML
J2 D3 A21 L20
VSS_5 DMU A-MDMU A-MDMU A_DDR3_DQMU B_DDR3_DQMU
J8
VSS_6
M1 E3 D17 L23
VSS_7 DQL0 A-MDQL0 A-MDQL0 A_DDR3_DQL[0] B_DDR3_DQL[0]
M9 F7 G15 J24
VSS_8 DQL1 A-MDQL1 A-MDQL1 A_DDR3_DQL[1] B_DDR3_DQL[1]
P1 F2 B21 L24
VSS_9 DQL2 A-MDQL2 A-MDQL2 A_DDR3_DQL[2] B_DDR3_DQL[2]
P9 F8 F15 J23
VSS_10 DQL3 A-MDQL3 A-MDQL3 A_DDR3_DQL[3] B_DDR3_DQL[3]
T1 H3 B22 M24
VSS_11 DQL4 A-MDQL4 A-MDQL4 A_DDR3_DQL[4] B_DDR3_DQL[4]
T9 H8 F14 H23
VSS_12 DQL5 A-MDQL5 A-MDQL5 A_DDR3_DQL[5] B_DDR3_DQL[5]
G2 A22 M23
DQL6 A-MDQL6 A-MDQL6 A_DDR3_DQL[6] B_DDR3_DQL[6]
H7 D15 K23
DQL7 A-MDQL7 A-MDQL7 A_DDR3_DQL[7] B_DDR3_DQL[7]
B1
VSSQ_1
B9 D7 G16 G21
VSSQ_2 DQU0 A-MDQU0 A-MDQU0 A_DDR3_DQU[0] B_DDR3_DQU[0]
D1 C3 B20 L22
VSSQ_3 DQU1 A-MDQU1 A-MDQU1 A_DDR3_DQU[1] B_DDR3_DQU[1]
D8 C8 F16 H22
VSSQ_4 DQU2 A-MDQU2 A-MDQU2 A_DDR3_DQU[2] B_DDR3_DQU[2]
E2 C2 C21 K20
VSSQ_5 DQU3 A-MDQU3 A-MDQU3 A_DDR3_DQU[3] B_DDR3_DQU[3]
DDR_1600_2G_SS DDR_1600_2G_NANYA DDR_1600_1G_HYNIX DDR_1600_1G_SS DDR_1600_1G_NANYA E8 A7 E16 H20
VSSQ_6 DQU4 A-MDQU4 A-MDQU4 A_DDR3_DQU[4] B_DDR3_DQU[4]
IC1201-*1 IC1201-*2 IC1201-*3 IC1201-*4 IC1201-*5 F9 A2 A20 L21
K4B2G1646E-BCK0 NT5CB128M16FP-DI H5TQ1G63EFR-PBC K4B1G1646G-BCK0 NT5CB64M16DP-DH VSSQ_7 DQU5 A-MDQU5 A-MDQU5 A_DDR3_DQU[5] B_DDR3_DQU[5]
EAN61848802 EAN61859702 EAN61829003 EAN61836301 EAN61859501
G1 B8 D16 H21
VSSQ_8 DQU6 A-MDQU6 A-MDQU6 A_DDR3_DQU[6] B_DDR3_DQU[6]
G9 A3 C20 K21
N3 M8 N3 M8 N3 M8 N3 M8 N3 M8
A0 VREFCA A0 VREFCA A0 VREFCA A0 VREFCA A0 VREFCA
P7 P7 P7 P7 P7
P3
A1
A2
P3
A1
A2
P3
A1
A2
P3
A1
A2
P3
A1
A2 VSSQ_9 DQU7 A-MDQU7 A-MDQU7 A_DDR3_DQU[7] B_DDR3_DQU[7]
N2 H1 N2 H1 N2 H1 N2 H1 N2 H1
A3 VREFDQ A3 VREFDQ A3 VREFDQ A3 VREFDQ A3 VREFDQ
P8 P8 P8 P8 P8
A4 A4 A4 A4 A4
P2 P2 P2 P2 P2
A5 A5 A5 A5 A5
R8 L8 R8 L8 R8 L8 R8 L8 R8 L8
A6 ZQ A6 ZQ A6 ZQ A6 ZQ A6 ZQ
R2 R2 R2 R2 R2
A7 A7 A7 A7 A7
T8 T8 T8 T8 T8
A8 A8 A8 A8 A8
R3 B2 R3 B2 R3 B2 R3 B2 R3 B2
A9 VDD_1 A9 VDD_1 A9 VDD_1 A9 VDD_1 A9 VDD_1
L7 D9 L7 D9 L7 D9 L7 D9 L7 D9
A10/AP VDD_2 A10/AP VDD_2 A10/AP VDD_2 A10/AP VDD_2 A10/AP VDD_2
R7 G7 R7 G7 R7 G7 R7 G7 R7 G7
A11 VDD_3 A11 VDD_3 A11 VDD_3 A11 VDD_3 A11 VDD_3
N7 K2 N7 K2 N7 K2 N7 K2 N7 K2
A12/BC VDD_4 A12/BC VDD_4 A12/BC VDD_4 A12/BC VDD_4 A12 VDD_4
T3 K8 T3 K8 T3 K8 T3 K8 T3 K8
A13 VDD_5 A13 VDD_5 NC_7 VDD_5 A13 VDD_5 NC_6 VDD_5
N1 N1 N1 N1 N1
VDD_6 VDD_6 VDD_6 VDD_6 VDD_6
M7 N9 M7 N9 M7 N9 M7 N9 M7 N9
NC_5 VDD_7 NC_6 VDD_7 NC_5 VDD_7 NC_5 VDD_7 NC_5 VDD_7
R1 R1 R1 R1 R1
VDD_8 VDD_8 VDD_8 VDD_8 VDD_8
M2 R9 M2 R9 M2 R9 M2 R9 M2 R9
BA0 VDD_9 BA0 VDD_9 BA0 VDD_9 BA0 VDD_9 BA0 VDD_9
N8 N8 N8 N8 N8
BA1 BA1 BA1 BA1 BA1
M3 M3 M3 M3 M3
BA2 BA2 BA2 BA2 BA2
A1 A1 A1 A1 A1
VDDQ_1 VDDQ_1 VDDQ_1 VDDQ_1 VDDQ_1
J7 A8 J7 A8 J7 A8 J7 A8 J7 A8
CK VDDQ_2 CK VDDQ_2 CK VDDQ_2 CK VDDQ_2 CK VDDQ_2
K7 C1 K7 C1 K7 C1 K7 C1 K7 C1
CK VDDQ_3 CK VDDQ_3 CK VDDQ_3 CK VDDQ_3 CK VDDQ_3
K9 C9 K9 C9 K9 C9 K9 C9 K9 C9
CKE VDDQ_4 CKE VDDQ_4 CKE VDDQ_4 CKE VDDQ_4 CKE VDDQ_4
D2 D2 D2 D2 D2
VDDQ_5 VDDQ_5 VDDQ_5 VDDQ_5 VDDQ_5
L2 E9 L2 E9 L2 E9 L2 E9 L2 E9
CS VDDQ_6 CS VDDQ_6 CS VDDQ_6 CS VDDQ_6 CS VDDQ_6
K1 F1 K1 F1 K1 F1 K1 F1 K1 F1
ODT VDDQ_7 ODT VDDQ_7 ODT VDDQ_7 ODT VDDQ_7 ODT VDDQ_7
J3 H2 J3 H2 J3 H2 J3 H2 J3 H2
RAS VDDQ_8 RAS VDDQ_8 RAS VDDQ_8 RAS VDDQ_8 RAS VDDQ_8
K3 H9 K3 H9 K3 H9 K3 H9 K3 H9
CAS VDDQ_9 CAS VDDQ_9 CAS VDDQ_9 CAS VDDQ_9 CAS VDDQ_9
L3 L3 L3 L3 L3
WE WE WE WE WE
J1 J1 J1 J1 J1
NC_1 NC_1 NC_1 NC_1 NC_1
T2 J9 T2 J9 T2 J9 T2 J9 T2 J9
RESET NC_2 RESET NC_2 RESET NC_2 RESET NC_2 RESET NC_2
L1 L1 L1 L1 L1
NC_3 NC_3 NC_3 NC_3 NC_3
L9 L9 L9 L9 L9
NC_4 NC_4 NC_4 NC_4 NC_4
F3 T7 F3 T7 F3 T7 F3 T7 F3 T7
DQSL NC_6 DQSL NC_5 DQSL NC_6 DQSL NC_6 DQSL NC_7
G3 G3 G3 G3 G3
DQSL DQSL DQSL DQSL DQSL

C7 A9 C7 A9 C7 A9 C7 A9 C7 A9
DQSU VSS_1 DQSU VSS_1 DQSU VSS_1 DQSU VSS_1 DQSU VSS_1
B7 B3 B7 B3 B7 B3 B7 B3 B7 B3
DQSU VSS_2 DQSU VSS_2 DQSU VSS_2 DQSU VSS_2 DQSU VSS_2
E1 E1 E1 E1 E1
VSS_3 VSS_3 VSS_3 VSS_3 VSS_3
E7 G8 E7 G8 E7 G8 E7 G8 E7 G8
DML VSS_4 DML VSS_4 DML VSS_4 DML VSS_4 DML VSS_4
D3 J2 D3 J2 D3 J2 D3 J2 D3 J2
DMU VSS_5 DMU VSS_5 DMU VSS_5 DMU VSS_5 DMU VSS_5
J8 J8 J8 J8 J8
VSS_6 VSS_6 VSS_6 VSS_6 VSS_6
E3 M1 E3 M1 E3 M1 E3 M1 E3 M1
DQL0 VSS_7 DQL0 VSS_7 DQL0 VSS_7 DQL0 VSS_7 DQL0 VSS_7
F7 M9 F7 M9 F7 M9 F7 M9 F7 M9
DQL1 VSS_8 DQL1 VSS_8 DQL1 VSS_8 DQL1 VSS_8 DQL1 VSS_8
F2 P1 F2 P1 F2 P1 F2 P1 F2 P1
DQL2 VSS_9 DQL2 VSS_9 DQL2 VSS_9 DQL2 VSS_9 DQL2 VSS_9
F8 P9 F8 P9 F8 P9 F8 P9 F8 P9
DQL3 VSS_10 DQL3 VSS_10 DQL3 VSS_10 DQL3 VSS_10 DQL3 VSS_10
H3 T1 H3 T1 H3 T1 H3 T1 H3 T1
DQL4 VSS_11 DQL4 VSS_11 DQL4 VSS_11 DQL4 VSS_11 DQL4 VSS_11
H8 T9 H8 T9 H8 T9 H8 T9 H8 T9
DQL5 VSS_12 DQL5 VSS_12 DQL5 VSS_12 DQL5 VSS_12 DQL5 VSS_12
G2 G2 G2 G2 G2
DQL6 DQL6 DQL6 DQL6 DQL6
H7 H7 H7 H7 H7
DQL7 DQL7 DQL7 DQL7 DQL7
B1 B1 B1 B1 B1
VSSQ_1 VSSQ_1 VSSQ_1 VSSQ_1 VSSQ_1
D7 B9 D7 B9 D7 B9 D7 B9 D7 B9
DQU0 VSSQ_2 DQU0 VSSQ_2 DQU0 VSSQ_2 DQU0 VSSQ_2 DQU0 VSSQ_2
C3 D1 C3 D1 C3 D1 C3 D1 C3 D1
DQU1 VSSQ_3 DQU1 VSSQ_3 DQU1 VSSQ_3 DQU1 VSSQ_3 DQU1 VSSQ_3
C8 D8 C8 D8 C8 D8 C8 D8 C8 D8
DQU2 VSSQ_4 DQU2 VSSQ_4 DQU2 VSSQ_4 DQU2 VSSQ_4 DQU2 VSSQ_4
C2 E2 C2 E2 C2 E2 C2 E2 C2 E2
DQU3 VSSQ_5 DQU3 VSSQ_5 DQU3 VSSQ_5 DQU3 VSSQ_5 DQU3 VSSQ_5
A7 E8 A7 E8 A7 E8 A7 E8 A7 E8
DQU4 VSSQ_6 DQU4 VSSQ_6 DQU4 VSSQ_6 DQU4 VSSQ_6 DQU4 VSSQ_6
A2 F9 A2 F9 A2 F9 A2 F9 A2 F9
DQU5 VSSQ_7 DQU5 VSSQ_7 DQU5 VSSQ_7 DQU5 VSSQ_7 DQU5 VSSQ_7
B8 G1 B8 G1 B8 G1 B8 G1 B8 G1
DQU6 VSSQ_8 DQU6 VSSQ_8 DQU6 VSSQ_8 DQU6 VSSQ_8 DQU6 VSSQ_8
A3 G9 A3 G9 A3 G9 A3 G9 A3 G9
DQU7 VSSQ_9 DQU7 VSSQ_9 DQU7 VSSQ_9 DQU7 VSSQ_9 DQU7 VSSQ_9

THE SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES


SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION. FILRE AND ELECTRICAL
SHOCK HAZARDS, WHEN SERVICING IF IS ESSENTIAL THAT ONLY MANUFATURES SPECFIED NC4_S7LRM 2012/06/21
PARTS BE USED FOR THE CRITICAL COMPONENTS IN THE SYMBOL MARK OF THE SCHEMETIC.
M1_DDR (1DDR) 54

Copyright ⓒ 2013 LG Electronics. Inc. All right reserved. Only for training and service
purposes LGE Internal Use Only
Serial Flash for SPI boot_NON_OS

+ 3.5V_ST
+ 3.5V_ST

OPT SFLASH_NON_OS_WINBOND
R5503
4.7K IC1300
+ 3.5V_ST W25Q64FVSSIG

CS VCC 0.1uF
/SPI_CS 1 8
OPT
R5501 C5501
10K DO[IO1] %HOLD[IO3]
SPI_SDO 2 7

R5502
0 WP[IO2] CLK
/FLASH_WP 3 6 SPI_SCK
R5504
GND DI[IO0] 33
4 5 SPI_SDI

SFLASH_NON_OS_MX SFLASH_OS_WINBOND SFLASH_OS_MACRONIX


IC1300-*1 IC1300-*2 IC1300-*3
MX25L6406EM2I-12G W25Q80BVSSIG MX25L8006EM2I-12G

CS VCC CS VCC CS# VCC


1 8 1 8 1 8

SO/SIO1 HOLD DO[IO1] HOLD[IO3] SO/SIO1 HOLD#


2 7 2 7 2 7

WP SCLK %WP[IO2] CLK WP# SCLK


3 6 3 6 3 6

GND SI/SIO0 GND DI[IO0] GND SI/SIO0


4 5 4 5 4 5

THE SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES


SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION. FILRE AND ELECTRICAL
SHOCK HAZARDS, WHEN SERVICING IF IS ESSENTIAL THAT ONLY MANUFATURES SPECFIED NC4_S7LRM 2012.06.21
PARTS BE USED FOR THE CRITICAL COMPONENTS IN THE SYMBOL MARK OF THE SCHEMETIC.
S_FLASH_NON_OS 55

Copyright ⓒ 2013 LG Electronics. Inc. All right reserved. Only for training and service
purposes LGE Internal Use Only

Você também pode gostar