Você está na página 1de 7

Graduao em Engenharia da Computao - UNIVASF Disciplina: CCMP0026 Laboratrio de Eletrnica Digital

Experimento 2 - Circuitos lgicos combinacionais

Aluno: Romullo Abizair A. dos Santos

Objetivos
Projetar circuitos lgicos; Executar os passos necessrios para obter o funcionamento dos circuitos XOR, NAND a partir de outras portas; Simplificao de circuitos usando regras de equivalncia.

Resumo da teoria
A funo lgica binria XOR uma funo OU que considera a excluso mtua entre as condies relacionadas pelo conectivo lgico ou, de tal modo que seu valor 1 se e somente se o valor de apenas uma de suas entradas for 1. Em outras palavras, quando os valores das entradas forem diferentes, o valor da funo XOR ser 1. A partir da tabela-verdade para a funo XOR, podemos obter a expresso lgica AND-OR, como mostrado na Figura 1(a).

Na Tabela abaixo temos a lista das identidades mais usadas nas equivalncias de circuitos.

Tabela 1: As 9 identidades mais usadas nas equivalncias de circuitos.

Montagens 1. Montagem: Circuito habilitar/desabilitar


1.1 Descrio do Funcionamento Cada uma das portas lgicas bsicas pode ser usada para controlar a passagem de um sinal lgico da entrada para a sada. Isso ilustrado com formas de onda nas Figuras 2 e 3, na qual um sinal lgico A aplicado em uma das entradas da porta lgica AND. A outra entrada a entrada de controle B. O nvel lgico na entrada de controle determina se o sinal de entrada est (habilitado) a alcanar a sada ou impedido (desabilitado) de alcan-la.

1.2 Verificao de Funcionamento A verificao do funcionamento do circuito lgico mostrado nas tabelas 2 e 3.

2. Montagem: Porta XOR a partir da porta NAND


2.1 Descrio do Funcionamento Uma porta XOR tem apenas duas entradas; As duas entradas so combinadas de forma que e sua forma abreviada

Podemos verificar a validade da identidade 1, como mostrado na tabela da verdade abaixo

A partir da tabela da verdade na Tabela (a), temos que sua sada ser nvel ALTO apenas quando as duas entradas estiverem em nveis diferentes.

A implementao do XOR, de acordo com a expresso AND-OR, pode ser realizada com inversores e uma estrutura AND-OR, como indicado pelo diagrama lgico da Figura (a). Como a estrutura AND-OR equivalente a uma estrutura NAND-NAND, a funo XOR pode ser implementada, tambm,

apenas com portas NAND e inversores, como indicado na Figura (b), logo justificando o uso da estrutura NAND-NAND.

2.2 Verificao do Funcionamento A verificao do funcionamento do circuito lgico mostrado na Tabela abaixo

3. Montagem: Porta NAND a partir da porta OR


3.1 Descrio do Funcionamento A operao da porta NAND semelhante da porta AND seguida de um inversor. A tabela da verdade da Figura abaixo mostra que a sada da porta NAND exatamente o inverso da porta AND para todas as condies possveis de entrada. A sada da porta NAND ser nvel BAIXO somente quando toas as entradas forem nvel ALTO. Essa caracterstica vlida para portas NAND com mais de duas entradas.

Podemos implementar uma porta NAND apenas com inversores e uma porta OR utilizando o Teorema de De Morgan: A validade de tal identidade pode ser verificada por meio da tabela da verdade na Tabela abaixo

3.2 Verificao do Funcionamento A verificao do funcionamento do circuito lgico mostrado na Tabela abaixo

4. Montagem: Equivalncia de circuitos


4.1 Descrio do Funcionamento

Simplificando, aplicando o Teorema de De Morgan duas vezes:

Na figura abaixo temos o diagrama lgico da simplificao do circuito da figura (a) acima:

4.2 Verificao do Funcionamento A verificao do funcionamento do circuito lgico mostrado na Tabela abaixo

Concluses

Você também pode gostar