Você está na página 1de 12

1

UNIVERSIDADE FEDERAL DO TOCANTINS


CAMPUS UNIVERSITÁRIO DE PALMAS
LABORATÓRIO DE CIRCUITOS DIGITAIS
ENGENHARIA ELÉTRICA

AULA PRÁTICA 04 - SIMPLIFICANDO CIRCUITO LÓGICO ATRAVÉS DO MAPA


DE KARNAUGH.

Aline Sales Cruz


Ana Kely da Silva Martins
Paulo Octávio Ribeiro Moura

Palmas-TO

2023
2

Aline Sales Cruz


Ana Kely da Silva Martins
Paulo Octávio Ribeiro Moura

AULA PRÁTICA 04 - SIMPLIFICANDO CIRCUITO LÓGICO ATRAVÉS DO MAPA


DE KARNAUGH.

Relatório elaborado e apresentado para obtenção


de nota para aprovação na disciplina de Circuitos
Digitais do curso de Engenharia Elétrica, pela
Universidade Federal do Tocantins.

Professor Msc: Humberto Xavier

Palmas-TO, 2023.
3

SUMÁRIO

INTRODUÇÃO..............................................................................................................04
OBJETIVOS...................................................................................................................05
MATERIAIS E PROCEDIMENTOS...........................................................................06

RESULTADOS................................................................................................................08

CONCLUSÃO………………………………………………………………………….11

REFERÊNCIAS BIBLIOGRÁFICAS…………………………………………….….12
4

INTRODUÇÃO

O mapa de Karnaugh é uma técnica utilizada para simplificar expressões booleanas, que
representam o comportamento lógico de um circuito eletrônico digital. Sendo uma ferramenta gráfica
que permite a visualização e agrupamento de variáveis de um circuito em uma tabela, simplificando a
expressão booleana de maneira organizada e sistemática.

Ele consiste em uma tabela de células, onde as variáveis de entrada do circuito são organizadas
em ordem crescente binária. As células da tabela representam todas as possíveis combinações dessas
variáveis. Para simplificar a expressão booleana, as células que possuem o valor "1" são agrupadas em
grupos de potência de 2 (2, 4, 8, 16, etc.) e, em seguida, os grupos são reduzidos usando as
propriedades da álgebra booleana.

Figura 01: Esquema mapa de karnaugh

Fonte: Google imagens.

A principal vantagem é a sua capacidade de simplificar expressões booleanas complexas de


maneira rápida e eficiente. A técnica é amplamente utilizada na simplificação de circuitos lógicos, pois
permite a redução do número de portas lógicas e, consequentemente, a diminuição dos custos de
produção do circuito.

Em resumo, o mapa de Karnaugh é uma técnica de simplificação de circuitos lógicos que


utiliza uma tabela de células para visualizar e agrupar as variáveis de entrada. Essa técnica é
amplamente utilizada na indústria eletrônica devido à sua eficiência e capacidade de reduzir o número
de componentes em um circuito.
5

OBJETIVOS

O objetivo deste estudo é introduzir aos alunos da graduação em Engenharia Elétrica os


conceitos básicos da técnica do mapa de Karnaugh na simplificação de circuitos lógicos. Serão
apresentados exemplos práticos de circuitos, permitindo que os alunos compreendam a teoria e as
aplicações do mapa de Karnaugh na prática, tendo como objetivo auxiliar os alunos a aprimorar suas
habilidades.
6

MATERIAIS E PROCEDIMENTOS

MATERIAIS

● Led;
● Fonte de alimentação;
● Fios;
● Resistor 220 Ω;
● Cabos de ligação;
● Protoboard;
● CI 7408;
● CI 7432;
● CI 7404

PROCEDIMENTOS

1) Análise do circuito proposto no roteiro;

Figura 02: Circuito proposto no roteiro.

Fonte: Retirada do roteiro.

2) Identificação de cada CI por meio de seus diagramas funcionais;


7

Figura 03: Diagrama funcional dos Ci´s

(I) (II) (III)

CI 7408 CI 7432 CI 7404

Fonte: Retirada do roteiro.

3) Os CI 's foram colocados respectivamente.


4) Montar o circuito na Protoboard como exige o roteiro.
8

Figura 04: Circuito montado na protoboard.

Fonte: Retirada durante experimento.

5) Montar esquema para saber quais portas utilizar para iniciar os possíveis testes.

RESULTADOS

No laboratório, foi realizado um experimento com o objetivo de construir um circuito elétrico


que pudesse ser simplificado para seu melhor funcionamento. Para isso, foi desenhado inicialmente o
circuito completo no programa Tinkercad, com o intuito de avaliar a possibilidade de fazê-lo funcionar
no laboratório. Entretanto, durante a execução, diversas dificuldades foram encontradas, porém foi
executado com êxito.
9

Figura 05: Simulação do circuito.

Fonte: Simulador Tinkercad.

A partir dos cálculos realizados com a tabela verdade, verificou-se que o LED do circuito
projetado deveria acender e apagar em apenas duas situações específicas. Quando a saída C estivesse
em "0", o LED deveria permanecer acesso, enquanto que quando a saída C estivesse em "1", o LED
deveria ficar desligado. Essa análise foi crucial para a simplificação do circuito, que possibilitou o seu
funcionamento correto e eficiente. Com base nessa informação, foi possível implementar as medidas
necessárias para que o circuito operasse de acordo com as expectativas.

TABELA 1 - TABELA VERDADE


A B C A . B' . C' A . B . C' A'. B . C' A'. B' . C' SAÍDA
0 0 0 0 0 0 1 1
0 0 1 0 0 0 0 0
0 1 0 0 0 1 0 1
0 1 1 0 0 0 0 0
1 0 0 1 0 0 0 1
1 0 1 0 0 0 0 0
1 1 0 0 1 0 0 1
1 1 1 0 0 0 0 0

Fonte: Planilha Excel.


10

TABELA 2 - MAPA DE KARNAUGH.

Fonte: Planilha Excel.

Após ter resolvido a tabela verdade foi possível obter o resultado de saída com auxílio do
Mapa de Karnaugh, sendo assim obtivemos a solução booleana:
𝑆 = 𝐶'
Usando uma fonte de tensão de 5V para testar o circuito e seus valores de entrada foi possível
observar suas respectivas saídas por meio de um LED, sendo assim, (1) para a ativação do LED e (0)
para a desativação do LED.
Foram realizados testes em diversas entradas do circuito lógico proposto, utilizando a tabela
verdade correspondente para obter os resultados. As figuras abaixo mostram os resultados obtidos por
meio do experimento, sendo assim, provando que os valores experimentais estão de acordo com
valores lógicos do Mapa de Karnaugh.

Figura 07: Saída experimental do LED ligado sendo C ou “1”

Fonte: Retirada durante experimento.


11

Figura 08: Saída experimental do LED desligado sendo C’ (negado) ou “0”

Fonte: Retirada durante experimento.

Os testes realizados em todas as possíveis combinações de entradas do circuito lógico proposto


confirmaram que o comportamento do circuito estava em conformidade com a lógica booleana
esperada. Portanto, o experimento foi considerado bem sucedido, uma vez que os resultados obtidos
mostraram que todas as saídas estavam de acordo com o comportamento previsto. Essa confirmação
reforça a importância dos testes e verificações durante o processo de desenvolvimento de circuitos
eletrônicos, a fim de garantir o funcionamento adequado dos mesmos.

CONCLUSÃO

Após a análise do mapa de Karnaugh, verificou-se que a porta C negada seria a solução mais
adequada para a simplificação do circuito, conforme descrito anteriormente. Através dessa porta, foi
possível acionar o LED do circuito nas condições desejadas, utilizando-se apenas dois estados
distintos de saída.
A partir desse resultado, conclui-se que a utilização de ferramentas analíticas, como o mapa de
Karnaugh, pode ser fundamental para o projeto e desenvolvimento de circuitos eletrônicos, permitindo
a identificação de soluções mais eficientes e simplificadas. Com isso, foi possível evitar a utilização de
componentes desnecessários e reduzir a complexidade do circuito, tornando-o mais fácil de ser
construído e mais eficiente em seu funcionamento.
12

REFERÊNCIAS BIBLIOGRÁFICAS

BOYLESTAD, R. L.; NASHELSKY, L. Dispositivos Eletrônicos e Teoria de Circuitos. 11ª


Edição. São Paulo: Pearson, 2016.
GROB, B.; SCHULTZ, M. H. Eletrônica. 11ª Edição. Porto Alegre: Bookman, 2008.

Você também pode gostar