Você está na página 1de 1

UNIP

› Revisar envio do teste: QUESTIONÁRIO UNIDADE II


Usuário IAGO FRANCISCO DE LIRA

Curso CIRCUITOS DIGITAIS

Teste QUESTIONÁRIO UNIDADE II

Iniciado 24/09/22 16:25

Enviado 24/09/22 16:29

Status Completada

Resultado da 5 em 5 pontos
tentativa

Tempo 3 minutos
decorrido

Resultados Respostas enviadas, Perguntas


exibidos respondidas incorretamente

Pergunta 1 0,5 em 0,5 pontos

Em geral, um demultiplexador
tem as seguintes características
básicas:

Resposta c.
Selecionada: Uma entrada
de dados,
várias saídas de
dados e
entradas de
seleção de
acordo com a
quantidade de
saídas.

Pergunta 2 0,5 em 0,5 pontos

Qual dos seguintes dispositivos


podemos dizer que é seletor de
dados?

Resposta d.
Selecionada: Multiplexadores.

Pergunta 3 0,5 em 0,5 pontos

Qual alternativa expressa a


tabela-verdade do circuito a
seguir (considere “A” como
MSB)?

Fonte: autoria própria.

Resposta a.
Selecionada:

Pergunta 4 0,5 em 0,5 pontos

Qual das alternativas é a correta


que expressa a expressão
minimizada do multiplex com as
suas respectivas entradas?

Fonte: autoria própria.

Resposta b.
Selecionada: F = A’ . B + A .
C

Pergunta 5 0,5 em 0,5 pontos

O circuito a seguir tem as


seguintes entradas de um bit
(Ea, Eb, Ec) e oito saídas (A a H).
Esse circuito é composto por
uma porta lógica “E”, uma porta
lógica “OU”, um multiplex com 2
variáveis de seleção, um
demultiplex com uma variável
de seleção e um decodi"cador.
Nas saídas A até H, temos LEDs.
Assinale a alternativa correta de
quais LEDs nunca ascenderam.

Fonte: autoria própria.

Resposta a.
Selecionada: B, C, D, E e
H.

Pergunta 6 0,5 em 0,5 pontos

Conforme circuito da "gura a


seguir, determine a tabela-
verdade com as variáveis X, Y, Z
e saída F, sendo a X a variável
mais signi"cativa.

Fonte: autoria própria.

Resposta d.
Selecionada:

Pergunta 7 0,5 em 0,5 pontos

Obtenha a equação minimizada


que está implementada no
Multiplex de duas variáveis de
seleção, assinalando a resposta
correta.

Fonte: autoria própria.

Resposta d.
Selecionada: F = Z’ + Y’

Pergunta 8 0,5 em 0,5 pontos

Dadas as características obtidas


por meio de datasheet, quantas
entradas 74 LS podem ser
acionadas por uma saída 74 HC
e para uma saída 4000B,
respectivamente?

Fonte: autoria própria.

Resposta d.
Selecionada: 10 e 1.

Pergunta 9 0,5 em 0,5 pontos

Dado o circuito:

Fonte: autoria própria.

Temos uma porta lógica de duas


entradas com tecnologia de
pares complementares
utilizando MOSFETs de canal N e
de canal P. Assinale a alternativa
correta que representa a porta
lógica correta e tabela-verdade
dela, indicando o estado de cada
transistor.
Considere:
C = Cortado.
S = Saturado.
0 = Nível lógico baixo.
1 = nível lógico alto.

Resposta d.
Selecionada: Porta lógica
NAND e tabela

Pergunta 10 0,5 em 0,5 pontos

Em se falando de tecnologia de
famílias lógicas de circuitos
integrados, podemos dizer que:
I. Os circuitos integrados 54XXXX
têm melhor performance que os
circuitos integrados 74XXXX.
II. Se comparadas com as
famílias TTL, as famílias lógicas
N-MOS e P-MOS têm menor
velocidade de operação e maior
potência.
III. Devido à alta impedância de
entrada, o FANOUT da família
MOS é muito alto.
IV. A família CMOS tem uma
família que trabalha em baixa
tensão, denominada Low Voltage
que trabalha com tensão menor
que 5 Volts.
V. Na tecnologia TTL, todas as
entradas desconectadas
assumem nível lógico 1.

Assinale a alternativa correta:

Resposta c.
Selecionada: I, III, IV e V.

Quarta-feira, 21 de Dezembro de 2022 18h05min15s


GMT-03:00

← OK

Você também pode gostar