Você está na página 1de 6

Prática 1: Portas Lógicas

Nome do autor: Herick Wallace da Silva

Afiliação: Engenharia Elétrica – UFPI

Email: herickifpi@gmail.com

Resumo: Nesta prática será estudado o • Montar um circuito lógico, testar o seu
funcionamento das portas lógicas e dos funcionamento e desmontá-lo, tomando os
circuitos lógicos, analisando expressões
cuidados necessários;
booleanas e funções referentes.
• Depurar um circuito lógico que não funcione
Palavras-chave: Portas lógicas,
como esperado;
funcionamento, CI’s, AND, OR, NOT, NOR,
XOR, XNOR. II. MATERIAL UTILIZADO

Abstract: In this practice will be studied the • Um CI 74LS02D


operation of logic gates and logic circuits, analyzin
Boolean expressions and related functions. • Um CI 74LS04D

• Um CI 74LS08D
Key words: Logical ports, operation, ICs, AND, OR,
NOT, NOR, XOR, XNOR.
• Um CI 74LS32D

I. OBJETIVO • Um CI 74LS86D

• Usar a Lógica e a Álgebra de Boole de 2 • Jumpers


valores para modelar sistemas digitais;
• Módulo de treinamento didático: Kit de
• Descrever e implementar as funções lógicas
Eletrônica Digital XD101
elementares por meio de portas lógicas
III. DESENVOLVIMENTO TEÓRICO
elementares;
. Introdução
• Construir Tabelas verdade e Tabelas
funcionais; Circuitos digitais funcionam baseados no
sistema de numeração binário, que trabalha
• Construir e utilizar diagramas:
com a unidade bit. Um bit pode assumir apenas
– Lógicos; dois valores, 1 ou 0. Esse sistema pode ser

– Pinos; representado por qualquer variável lógica que


atribui-se a apenas dois valores, como por
– Elétrico;
exemplo, verdadeiro e falso, alto e baixo,
ligado e desligado.
As portas lógicas são responsáveis por 𝑆 = ̅̅̅̅̅̅̅̅
𝐴+𝐵 (4)
modelar os procedimentos que ocorrem no
A função NÃO-OU(NOR) é uma junção
circuito. Cada porta associa duas ou mais
lógica das funções das portas e OR e NOT. A
entradas a uma saída, possuindo uma expressão
saída é obtida a partir da inversão de valores da
lógica e uma função definida. Consideremos A
saída da porta OR e assumirá nível alto apenas
e B como entradas e S como saída.
quando as entradas assumirem nível baixo.
As portas mais básicas são: AND, OR e
b) Diagrama Lógico.
NOT. A função lógica E(AND) apresenta saída
do tipo verdadeiro somente quando suas A
S
B
entradas (A e B) são do tipo verdadeiro.
Operador binário:”.”.
Figura 1:Diagrama lógico da primeira
A função OU(OR) apresenta saída com montagem.
nível lógico alto quando uma de suas entradas
c) Diagrama elétrico
(A ou B) for do nível alto. Operador
VCC
binário:”+”. 5.0 V

A NEGAÇÃO(NOT) é uma função que 1Y VCC


A 1A 4Y
inverte o nível lógico de uma entrada ou de 1B 4B
2Y 4A
2A 3Y
uma saída. Operador unário:” ̅̅̅̅
( )”. 2B 3B
B GND 3A

Expressões lógicas das portas: 74LS02D

AND: 𝑆 = 𝐴. 𝐵 (1)

OR: 𝑆 =𝐴+𝐵 (2) Figura 2: Diagrama elétrico da primeira

NOT : 𝑆 = 𝑓(𝐴) = 𝐴̅ (3) montagem.

Outras funções como as das portas lógicas d) Tabelas

NOR, NAND,XOR,XNOR são todas derivadas TABELA 1: TABELA VERDADE DA


das três funções mais básicas.
PRIMEIRA MONTAGEM.
B. Montagens
A B S
Primeira montagem: Porta NOR de duas
0 0 1
entradas.
0 1 0
a) Descrição do funcionamento.
1 0 0
Esta montagem é realizada usando o
1 1 0
circuito com uma porta NOR que é representada
pela seguinte expressão lógica:
TABELA 2: TABELA DE VERIFICAÇÃO c) Diagrama elétrico.

DA PRIMEIRA MONTAGEM. VCC


5.0V

A B S A
1A VCC
1B 4B
1Y 4A
0 0 2A 4Y
2B 3B
B 2Y 3A
GND 3Y
0 1
74LS86D
1 0 C

1 1

Figura 4: Diagrama elétrico do modo 1 da


Segunda Montagem: Porta XOR/XNOR
segunda montagem.
Modo 1: Portas XOR de três entradas A, B e
d) Tabelas.
C.
TABELA 3: TABELA VERDADE DO
a) Descrição do funcionamento.
MODO 1 DA SEGUNDA MONTAGEM.
A porta XOR tem a função lógica de gerar
saída de nível alto sempre que as entradas A B C S

estiverem em níveis opostos. Seu operador 0 0 0 0


característico é o ”⊕” e sua expressão é dada 0 0 1 1
por:
0 1 0 1
𝑆 = 𝐴̅𝐵 + 𝐴𝐵̅ 0 1 1 0

𝑆 =𝐴⊕𝐵 (5) 1 0 0 1

No primeiro modo da montagem é 1 0 1 0

utilizada duas portas XNOR e três entradas. A 1 1 0 0


expressão do circuito é dada por: 1 1 1 1

𝑆 = (𝐴 ⊕ 𝐵) ⊕ 𝐶 (6)

b) Diagrama lógico. TABELA 4: TABELA DE VERIFICAÇÃO


DO MODO 1 DA SEGUNDA
A
MONTAGEM.
B

C S A B C S

0 0 0
Figura 3: Diagrama lógico do modo 1 da
0 0 1
segunda montagem.
0 1 0 VCC
5.0V
0 1 1 A
1A VCC
1 0 0 1B 4B
1Y 4A
2A 4Y
2B 3B
1 0 1 B 2Y 3A
GND 3Y

1 1 0 74LS86D

1 1 1

Modo 2: Porta XOR de duas entradas, com


Figura 6: Diagrama elétrico do modo 2 da
C= 0. segunda montagem.

a) Descrição do funcionamento. d)Tabelas.

Neste modelo é usado um circuito análogo TABELA 5: TABELA VERDADE DO


ao anterior, a única mudança é a definição de MODO 2 DA SEGUNDA MONTAGEM.
uma das entradas, fazendo C=0. Observa-se
A B C S
que esse circuito equivale a uma porta XOR de
0 0 0 0
duas entradas. A expressão é dada por:
0 1 0 1
𝑆 = (𝐴 ⊕ 𝐵) ⊕ 0
1 0 0 1
𝑆 = A⊕ 𝐵
1 1 0 0
b) Diagrama lógico.

A TABELA 6: TABELA DE VERIFICAÇÃO


B
DO MODO 2 DA SEGUNDA MONTAGEM.
C=0 S
A B C S

Figura 5: Diagrama lógico do modo 2 da 0 0 0


segunda montagem. 0 1 0

1 0 0

c) Diagrama elétrico. 1 1 0

Modo 3: Porta XNOR de duas entradas, com


C= 1.

a) Descrição do funcionamento.
Fazendo C=1 no circuito anterior, obtém-se 1 1 1 1
uma porta XNOR de duas entradas. Nessa porta,
a saída será de nível alto se as duas entradas
TABELA 8: TABELA DE VERIFICAÇÃO
estiverem no mesmo nível lógico. Expressão:
DO MODO 3 DA SEGUNDA MONTAGEM.
𝑆 = (𝐴⨁𝐵)⨁1
A B C S
̅̅̅̅̅̅̅
𝑆 = 𝐴⨁𝐵 (7)
0 0 1
b) Diagrama lógico. 0 1 1

A 1 0 1
B
1 1 1
C=1 S

Figura 7: Diagrama lógico do modo 3 da Terceira montagem: Circuito com portas


segunda montagem. AND, NOT e OR.

c) Diagrama elétrico. a) Descrição de funcionamento.

VCC O circuito desta montagem é modelado com


5.0V
três funções lógicas diferentes e com duas
A
1A VCC
1B 4B
entradas. Observa-se que esse circuito
1Y 4A
2A 4Y
2B 3B
corresponde ao da porta XNOR, ou seja, terá
B 2Y 3A
GND 3Y saída com nível alto quando as entradas
74LS86D
estiverem no mesmo nível. Sua expressão
lógica é dada por:

𝑆 = 𝐴𝐵 + 𝐴̅𝐵̅ (9)

Figura 8: Diagrama elétrico do modo 3 da 𝑆 = ̅̅̅̅̅̅̅̅̅


A⊕𝐵
segunda montagem.
b) Diagrama lógico.
d) Tabelas
A
TABELA 7: TABELA VERDADE DO
MODO 3 DA SEGUNDA MONTAGEM. B
S

A B C S

0 0 1 1

0 1 1 0 Figura 9: Diagrama lógico da terceira


montagem.
1 0 1 0
c) Diagrama elétrico.

VCC
5.0V
A
1A VCC
1Y 6A
2A 6Y
2Y 5A
3A 5Y
B 3Y 4A
GND 4Y 1A VCC
1B 4B
74LS04D 1Y 4A
2A 4Y
2B 3B
2Y 3A
GND 3Y
1A VCC
1B 4B 74LS32D
1Y 4A
2A 4Y
2B 3B
2Y 3A
GND 3Y

74LS08D

Figura 10: Diagrama elétrico da terceira


montagem.

d) Tabelas.

TABELA 9: TABELA VERDADE DA


TERCEIRA MONTAGEM.

A B C S

0 0 1 1

0 1 1 0

1 0 1 0

1 1 1 1

TABELA 10: TABELA DE VERIFICAÇÃO


DA TERCEIRA MONTAGEM.

A B C S

0 0 1

0 1 1

1 0 1

1 1 1

Você também pode gostar