Você está na página 1de 7

1

Experimento 1: Portas Lógicas


Douglas de Araújo França
Universidade Federal do Piauí
E-mail: douglasfranca@ufpi.edu.br

Resumo – A prática se trata da utilização de II. MATERIAL UTILIZADO


portas lógicas para montar circuitos lógicos
simples e verificar seu funcionamento de • Módulo educacional para montagens;
acordo com a álgebra booleana. Foram
realizadas três montagens, utilizando • um CI 7402;
diagramas de pinos e desenvolvendo diagramas • um CI 7404;
lógicos, mapas de montagem e Tabelas
Verdades. • um CI 7408;
Palavras-chave – portas, lógica, Tabela Verdade. • um CI 7432;
• um CI 7486;
Abstract – The practice deals with the use of
logic gates to assemble simple logic circuits and • Software Constructor Virtual;
verify their operation according to Boolean
algebra. Three assemblies were performed, • Software Logisim.
using pin diagrams and developing logic
diagrams, assembly maps and Truth Tables.
III. RESUMO
Keywords – gates, logic, Truth Table.
A. INTRODUÇÃO
I. OBJETIVOS Em lógica, a informação digital é passada de
apenas duas maneiras: verdadeira ou falsa. Por
• Usar a Lógica e a Álgebra de Boole de 2
utilizar somente dois dígitos – 1 e 0 – o sistema
valores para modelar sistemas digitais;
numérico binário é extremamente útil para
• Descrever e implementar as funções lógicas
representar relações lógicas. Assim as
elementares por meio de portas lógicas
representamos, em um circuito digital, por
elementares;
grandezas físicas elétricas – nesse caso, faixas de
• Construir Tabelas verdade e Tabelas
tensões pré-definidas que representam esses
funcionais;
estados binários. Por ser possível modelar sistemas
• Construir e utilizar diagramas:
digitais usando lógica, esses podem tomar
– Lógicos;
decisões coerentes, inteligentes e, como esperadas,
– Pinos;
lógicas.
– Elétrico;
Para analisar, simplificar e produzir uma
• Montar um circuito lógico, testar o seu
relação entrada/saída em um circuito lógico,
funcionamento e desmontá-lo, tomando os
utilizamos a álgebra booleana, que possui três
cuidados necessários;
operações básicas: OR (OU), AND (E) e NOT
• Depurar um circuito lógico que não funcione
(NÃO). A partir de diodos, transistores e
como esperado;
2

resistores, circuitos digitais – denominados portas


lógicas – são construídos e utilizados para realizar
operações lógicas básicas, controlando a passagem
ou não de um certo fluxo de dados. Várias portas
lógicas de um mesmo tipo são implementadas em
um dispositivo denominado circuito integrado
(CI), no qual é identificado por meio de um código Figura 1.1: Bloco Lógico da porta NOR.
escrito na sua parte superior e possui um manual
fornecido por cada fabricante com informações a 1.2. Diagrama elétrico:
respeito de suas características elétricas e
O diagrama elétrico é indicado na Figura 1.2.
pinagem.

Figura 1.2: Diagrama elétrico CI 7402.


B. MONTAGENS

1. 1ª Montagem: Porta NOR de duas entradas


1.1. Descrição do Funcionamento:

Nesta primeira montagem verifica-se o


funcionamento da porta lógica NOR, que
implementa a função lógica NOR (NOT OR)
implementada pelo CI 7402. Essa função é do tipo
binária, pois sua descrição necessita de no mínimo
duas entradas. A Tabela Verdade mostrada na
Tabela 1.1 descreve o funcionamento dessa função
e a expressão lógica dessa função é dada pela
1.3. Mapa de montagem:
Equação 1.1.
O mapa de montagem simulado no
A B ̅̅̅̅̅̅̅
A+B Constructor Virtual é mostrado na Figura 1.3.
0 0 1
0 1 0
1 0 0
1 1 0
Tabela 1.1: Tabela da Verdade da função lógica NOR.

𝑍 = ̅̅̅̅̅̅̅̅
𝐴+𝐵 (1.1)

O bloco lógico da função NOR é dado pelo


diagrama mostrado na Figura 1.1.
3

duas entradas. A montagem terá três entradas, no


entanto, será utilizado um CI com portas XOR de
duas opções de entradas. Para obtermos uma porta
XOR de três entradas, será utilizado duas portas
XOR conforme o bloco lógico indicado na figura
2.1.

Figura 2.1: Bloco lógico com duas portas XOR em


Figura 1.3: Mapa de montagem porta NOR.
cascata.

1.4. Verificação de funcionamento:


A Tabela Verdade mostrada na Tabela 2.1
O funcionamento da porta NOR é indicado na descreve o funcionamento dessa função e a
Tabela 1.2: expressão lógica é dada pela Equação 2.1.

[ch0] [ch1] [L0] A B C 𝐴⊕𝐵 Z


A B ̅̅̅̅̅̅̅
A+B 0 0 0 0 0
0 0 1 0 0 1 0 1
0 1 0 0 1 0 1 1
1 0 0 0 1 1 1 0
1 1 0 1 0 0 1 1
Tabela 1.2: Verificação de funcionamento 1 0 1 1 0
1 1 0 0 0
2. 2ª Montagem: Porta XOR/XNOR 1 1 1 0 1
2.1. Descrição do funcionamento: Tabela 2.1: Tabela Verdade de uma porta XOR de três
entradas.
Nesta segunda montagem verifica-se o
funcionamento da porta lógica XOR, que
Z = (A⊕B)⊕C (2.1)
implementa a função lógica XOR (EXCLUSIVE
OR) por meio do CI 7486. Essa função está
2.2. Diagrama elétrico:
relacionada com a exclusão mútua oriunda do
conectivo ou, ou seja, as duas condições não O diagrama elétrico é indicado na Figura 2.2.
podem ser simultaneamente verdadeiras e é do tipo
binária, pois sua descrição necessita de no mínimo
4

[ch2] C = 1
[ch0] [ch1] [oi0] [L0]
A B 𝐴⊕𝐵 Z
0 0 0 1
0 1 1 0
1 0 1 0
1 1 0 1
Tabela 2.2: Funcionamento da 2ª montagem.

Figura 2.2: Diagrama elétrico da 2ª montagem.


3. 3ª Montagem: Circuito com portas AND,

2.3. Mapa de montagem: NOT e OR


3.1. Descrição do funcionamento:

Nesta terceira montagem verifica-se o


funcionamento das portas lógicas AND, NOT e
OR. As portas lógicas AND e OR são do tipo
binária, necessitando de no mínimo duas entradas,
na qual duas declarações relacionadas por E
(AND) serão verdadeiras somente se os valores de
todas as variáveis forem verdadeiros. Para a porta
OR, basta que uma das variáveis relacionadas seja
verdadeira para que a função seja verdadeira. A
porta NOT de negação é uma função lógica unária,
funcionando com uma só variável, invertendo o
seu valor. A montagem é indicada de acordo com
o bloco lógico da Figura 3.1.
Figura 2.3: Mapa de montagem.

2.4. Verificação de funcionamento:

O funcionamento da 2ª montagem é indicado


na Tabela 2.2:

Figura 3.1: Bloco lógico da 3ª montagem.

As duas portas AND recebem as mesmas


entradas, salvo por um recebê-las negadas,
5

impossibilitando que as duas portas AND tenham


a mesma saída. A Tabela Verdade para a
montagem é dada na Tabela 3.1.

A B ̅
A ̅
B A∧B ̅∧B
A ̅ S
0 0 1 1 0 1 1
0 1 1 0 0 0 0
1 0 0 1 0 0 0
1 1 1 0 1 0 1

Tabela 3.1: Tabela Verdade 3ª montagem.

Assim, o resultado dessa montagem pode ser Figura 3.3: Mapa de montagem simulado.

descrito pela Equação 3.1:


3.4. Verificação de funcionamento:
̅̅̅̅̅̅̅
S = (A ∧ B) ∨ (A ∧ B) (3.1) O funcionamento da 3ª montagem é indicado
na Tabela 3.2:
3.2. Diagrama elétrico:

O diagrama elétrico da 3ª montagem é


indicado pela Figura 3.2. [ch0] [ch1] [L0]
A B S
0 0 1
0 1 0
1 0 0
1 1 1
Tabela 3.2: Verificação de funcionamento.

IV. CONCLUSÃO

Os resultados das montagens nas simulações


Figura 3.2: Diagrama elétrico e mapa de montagem. coincidiram com os resultados esperados obtidos
pela álgebra de Boole. Esse experimento
3.3. Mapa de montagem: possibilitou a verificação da implementação de
O mapa de montagem simulado no portas lógicas elementares. No primeiro momento,
Constructor Virtual é mostrado na Figura 3.3. foi realizada a construção de Tabelas Verdades
para então simular as montagens em softwares a
6

fim de verificar se o funcionamento das mesmas circuito integrado tem sua formatação de pinos. Os
correspondia com sua respectiva fundamentação pinos são as entradas e saídas para que se possa
teórica. A primeira montagem comprovou o realizar as operações lógicas. A configuração dos
funcionamento básico de uma porta NOR. A pinos depende de como cada chip é feito e quem
segunda montagem mostrou como é possível determina é o fabricante.
construir uma porta XOR de três entradas
utilizando duas portas XOR de duas entradas. A 2. Como obter uma porta AND de três entradas a
terceira montagem mostrou que outras portas partir de portas AND de duas entradas?
lógicas funcionam a partir da combinação de três
Uma porta AND de três entradas pode ser
operações lógicas elementares: AND, OR e NOT.
obtida associando duas portas AND de duas
Neste caso, o uso das três portas com a
entradas. Seja A, B e C as entradas necessárias,
configuração em questão (Figura 3.1) resultou em
pode-se colocar as entradas A e B em uma porta
uma operação de EQUIVALÊNCIA ou
AND e o resultado da operação estará ligado à
COINCIDÊNCIA, o qual denominamos como
outra porta AND, desta vez com a entrada C,
porta XNOR. No segundo momento, as montagens
realizando assim a operação entre todas as três
já simuladas anteriormente foram realizadas no
entradas. O diagrama lógico da Figura 5.1 ilustra
laboratório e corresponderam tanto à simulação,
essa configuração.
quanto às Tabelas Verdades construídas durante a
fundamentação teórica do relatório – todas
correspondendo à lógica de Boole. Quando
necessário, foi realizada a depuração do circuito a
fim de verificar o porquê de o funcionamento não
estar acontecendo como o esperado.

V. QUESTÕES
Figura 5.1: Diagrama lógico de uma porta AND de
1. Comentar a diferença entre diagrama lógico,
três entradas a partir de duas portas de duas entradas.
diagrama de pinos e diagrama elétrico.

O diagrama lógico considera apenas a 3. Como é possível obter uma função NAND de
disposição das portas lógicas, suas as entradas e três entradas a partir de portas NAND de duas
saídas tal como as ligações entre essas portas. No entradas?
diagrama lógico é possível identificar as
Uma porta NAND de três entradas pode ser
interações entre as portas que vão compor o
obtida associando três portas NAND de duas
circuito. O diagrama elétrico leva em consideração
entradas. Seja que A, B e C as entradas, é possível
também os componentes elétricos do circuito:
colocar A e B em uma porta NAND e inverter sua
CI’s, chaves, leds, fonte de tensão, ground, dentre
saída colocando-a em uma segunda NAND com as
outros. O diagrama de pinos refere a cada CI. Cada
entradas em curto-circuito, o que corresponderá a
7

uma operação AND. A saída da segunda NAND


deve ser levada à uma terceira porta NAND, agora
com a entrada C, resultando em uma operação
equivalente a uma porta NAND de três entradas.
A Figura 5.2 ilustra essa configuração.

Figura 5.2: Operação NAND de três entradas


utilizando portas NAND de duas entradas.

VI. REFERÊNCIAS

[1] Guia de experimentos - Lab. Circuitos Digitais


- UFPI.
[2] Sem autor. 7486 CI. Site Mecato, 2022.
Disponível em: <https://mecato.net/shop/electroni
cs/ics/74-sereis/7486-ic-quad-2-input-exclusiveor
-gate/>. Acesso em: 8 dez. 2022.
[2] TOCCI, Ronald J.; WIDNER, Neal, S.; MOSS,
Gregory L. Sistemas Digitais: Princípios e
aplicações. 11ed. Pearson Prentice Hall, 2008.

Você também pode gostar