Você está na página 1de 9

1

Relatório da Prática 1: Portas Lógicas


Autora: Maria Edivânia Neres de Sousa
Afiliação: Universidade Federal do Piauí (UFPI)
E-mail: edneres@ufpi.edu.br

Resumo – A prática baseia-se na análise (por I. OBJETIVO


meio de tabelas verdade, expressões booleanas e ● Usar a Lógica e a Álgebra de Boole para
a Álgebra de Boole) e na utilização de portas modelar sistemas digitais;
lógicas (através de diagramas lógicos e elétricos,
● Implementar funções lógicas por meio de
além de circuitos integrados - CI's) para portas lógicas elementares;
modelar sistemas digitais a partir de dois
valores em três diferentes montagens. As portas ● Construir tabelas verdade antes e depois das
lógicas em questão são as NOT, AND, OR simulações, a partir dos resultados
esperados e dos resultados obtidos,
(portas fundamentais), NAND, NOR, XOR e respectivamente;
XNOR. A primeira montagem é uma porta
NOR de duas entradas; a segunda montagem ● Desenvolver diagramas lógicos e diagramas
trata-se de três modos distintos de um circuito elétricos nos softwares;
com portas XOR/XNOR; e a terceira montagem ● Montar o circuito lógico com os CI's
é um circuito com portas AND, NOT e OR. necessários, testá-lo e desmontá-lo
corretamente;
Palavras-chave—porta(s) lógica(s), expressão,
funções lógicas, sinais de entrada, saída, CI, ● Depurar o circuito lógico que não funcione
diagrama lógico. como esperado, de acordo com a tabela
verdade;
Abstract - The practice is based on analysis
(through truth tables, Boolean expressions and II. MATERIAL UTILIZADO
Boolean Algebra) and on the use of logic gates
(through logic and electrical diagrams, in ● CI's: 7402, 7404, 7408, 7432 e 7486;
addition to integrated circuits - IC's) to model ● Fios e jumpers;
digital systems from two values in three different ● Softwares: Logisim, Constructor Virtual e
assemblies. The logic gates in question are NOT, Multisim;
AND, OR (fundamental gates), NAND, NOR, ● Kit Básico de Eletrônica Digital.
XOR and XNOR. The first assembly is a
two-input NOR gate; the second assembly is about III. RESUMO
three different modes of a circuit with
XOR/XNOR gates; and the third assembly is a
circuit with AND, NOT and OR gates. ​ Introdução
Key Words – logical port(s), expression, logical ​
functions, input signals, output, IC's, logical Portas lógicas combinam entradas de sinais
diagram. elétricos (0s - nível baixo, falso, desligado - e 1s -
nível alto, verdadeiro, ligado) para a geração de
uma única saída a partir de uma lógica booleana,
podendo ser utilizadas articuladas com outras, a
fim de gerarem expressões mais complexas.
Com a álgebra booleana é possível extrair uma
expressão de um circuito lógico, podendo ainda ser
2
simplificada, com o objetivo de utilizar menos Figura 2. Pinagem do CI 7408 (porta AND)
portas lógicas e, posteriormente, menos fios.
As portas NOT, AND e OR são elementares, ou
seja, a partir destas é possível montar outras lógicas
e realizar outras operações, tais como: NOR,
NAND, XOR e XNOR.
A porta lógica NOT é uma porta inversora, ou
seja, inverte (nega) o único sinal de entrada, ou de
0 para 1 ou de 1 para 0.

TABELA I
Tabela Verdade da porta NOT A porta lógica OR é uma porta de duas ou mais
entradas que realiza uma operação lógica -
A S simbolizada por “+” - que resulta em nível baixo
apenas no caso de todos os sinais de entrada
0 1 estarem também em nível baixo. Assim, é possível
inferir que se pelo menos um dos sinais de entrada
1 0 de uma porta OR estiver em nível alto a sua saída
também estará em nível alto.
Figura 1. Pinagem do CI 7404 (porta NOT)
Figura 3. Pinagem do CI 7432 (porta OR)

A porta lógica AND é uma porta de duas ou mais


entradas que realiza uma operação lógica - A porta lógica NAND realiza uma operação
simbolizada por “.” - que resulta em nível alto lógica inversa à porta AND (NAND = Not And,
apenas no caso de todos os sinais de entrada negação de AND). A partir disso, é possível inferir
estarem também em nível alto. Assim, é possível que a saída em nível baixo é gerada se, e somente
inferir que se pelo menos um dos sinais de entrada se, todos os sinais de entrada estiverem em nível
de uma porta AND estiver em nível baixo a sua alto, tendo por consequência uma saída em nível
saída também estará em nível baixo. alto se pelo menos um dos sinais de entrada estiver
em nível baixo.
3
TABELA II Figura 5. Pinagem do CI 7402 (porta NOR)
Tabela Verdade das portas AND e NAND

A B 𝐴·𝐵 𝐴·𝐵

0 0 0 1

0 1 0 1

1 0 0 1

1 1 1 0

Figura 4. Pinagem do CI 7403 (porta NAND) A porta lógica XOR realiza uma operação lógica
- simbolizada por ⊕ - em que a saída em nível alto é
gerada se, e somente se, a quantidade de sinais de
entrada em nível alto for um número ímpar, caso
contrário a saída estará em nível baixo.

Figura 6. Pinagem do CI 7486 (porta XOR)

A porta lógica NOR realiza uma operação lógica


inversa à porta OR (NOR = Not Or, negação de
OR). A partir disso, é possível inferir que a saída
em nível alto é gerada se, e somente se, todos os
sinais de entrada estiverem em nível baixo, tendo
por consequência uma saída em nível baixo se pelo
menos um dos sinais de entrada estiver em nível
alto. A porta lógica XNOR realiza uma operação
lógica - simbolizada por ⊕ - em que, ao contrário
TABELA III da porta lógica XOR, a saída em nível alto é gerada
Tabela Verdade das portas OR e NOR se, e somente se, a quantidade de sinais de entrada
em nível alto for um número par, caso contrário a
A B saída estará em nível baixo.
𝐴+𝐵 𝐴+𝐵

0 0 0 1

0 1 1 0

1 0 1 0

1 1 1 0
4
TABELA IV evidenciado na Fig. 8 referente ao Diagrama
Tabela Verdade das portas XOR e XNOR Lógico.

Figura 8. Diagrama Lógico da porta NOR de duas entradas.


A B 𝐴⊕𝐵 𝐴⊗𝐵 _____
0 0 0 1

0 1 1 0

1 0 1 0

1 1 0 1
Com isso, a seguinte expressão lógica faz-se
Figura 7. Pinagem do CI 7466 (porta XNOR)
verdadeira:

𝑆 = ( 𝐴 + 𝐵) (1)

○ Diagrama Elétrico
Foi utilizado para o circuito em questão o CI
7402. A Fig. 2 mostra o seu funcionamento, no
qual - da esquerda para a direita - as entradas são
representadas pelas chaves 1 e 2, enquanto a saída
é representada pelo LED 1.
Figura 9. Diagrama Elétrico da porta NOR de duas entradas.

Para a construção real de um circuito, é


necessário utilizar chaves, que determinarão o nível
lógico das entradas, leds, que indicarão o nível
lógico da saída e os CI's indicados, além dos fios
para as ligações e o Kit Básico de Eletrônica
Digital. Tudo de acordo com o diagrama elétrico.
Já para a verificação do funcionamento de um
circuito, é necessário a utilização de tabelas, uma
Tabela Verdade, contendo as saídas esperadas para
as combinações de entradas, e uma Tabela de
Verificação com as reais saídas para tais ○ Verificação do funcionamento
combinações de entradas. Verificar e preencher a Tabela V logo abaixo.

​ Montagens

➢ Montagem 1: Porta NOR de duas entradas

○ Descrição do funcionamento
A porta lógica NOR de duas entradas terá em sua
saída um sinal de nível alto quando ambas as
entradas estiverem em nível baixo, tal qual é
5
TABELA V representadas pelas chaves 1, 2 e 3, enquanto a
Tabela de Verificação da porta NOR de duas saída é representada pelo LED 5.
entradas. A = chave 1, B = chave 2 e
“Verificação” = LED 1. Figura 11. Diagrama Elétrico de duas portas XOR em cascata,
com a saída de uma conectada à entrada de outra.
A B Saída Verificação
(S) (V)

0 0 1 1

0 1 0 0

1 0 0 0

1 1 0 0

○ Verificação do funcionamento
➢ Montagem 2: Porta XOR/XNOR Verificar e preencher a Tabela VI logo abaixo.

Modo 1 TABELA VI
Portas XOR de três entradas A, B e C. Tabela de Verificação de duas portas XOR em
cascata. A = chave 1, B = chave 2,
○ Descrição do funcionamento C = chave 3 e V = LED 5.
Não há uma porta XOR de três entradas, logo, A B C 𝑆 V
utilizou-se duas portas XOR de duas entradas em
cascata, conectando-se a saída da primeira porta 0 0 0 0 0
XOR em uma entrada de outra porta XOR. A saída
estará em nível alto quando houver um número 0 0 1 1 1
ímpar de entradas também em nível alto. A Fig. 10
apresenta o Diagrama Lógico. 0 1 0 1 1

Figura 10. Diagrama Lógico duas portas XOR em cascata. 0 1 1 0 0

1 0 0 1 1

1 0 1 0 0

1 1 0 0 0

1 1 1 1 1

Com isso, a seguinte expressão lógica faz-se


verdadeira: Modo 2
Duas portas XOR de duas entradas, com C = 0.
𝑆 = 𝐴𝐵𝐶 + 𝐴𝐵𝐶 + 𝐴𝐵𝐶 + 𝐴𝐵𝐶 (2)
○ Descrição do funcionamento
○ Diagrama Elétrico Utilizou-se duas portas XOR de duas entradas em
Foi utilizado para o circuito em questão o CI cascata, conectando-se a saída da primeira porta
7486. A Fig. 11 mostra o seu funcionamento, no XOR em uma entrada de outra porta XOR, na qual
qual - da esquerda para a direita - as entradas são a segunda entrada desta permanecerá conectada ao
6
GND, ou seja, estará permanentemente em nível TABELA VII
lógico baixo. A Fig. 12 evidencia o Diagrama Tabela de Verificação de duas portas XOR de duas
Lógico do circuito em questão. entradas em cascata, com C = 0.
Sem linhas repetidas.
Figura 12. Diagrama Lógico de duas portas XOR de duas A = chave 1, B = chave 2 e V = LED 8.
entradas em cascata, com C = 0.
A B C S V

0 0 0 0 0

0 1 0 1 1

1 0 0 1 1

1 1 0 0 0
Com isso, a seguinte expressão lógica faz-se
verdadeira:

Modo 3
𝑆 = 𝐴𝐵𝐶 + 𝐴𝐵𝐶 (3)
Duas portas XOR de duas entradas, com C = 1.
○ Diagrama Elétrico
○ Descrição do funcionamento
Foi utilizado para o circuito em questão o CI
Utilizou-se duas portas XOR de duas entradas em
7486. A Fig. 13 mostra o seu funcionamento, no
cascata, conectando-se a saída da primeira porta
qual - da esquerda para a direita - as entradas são
XOR em uma entrada de outra porta XOR, na qual
representadas pelas chaves 1 e 2, enquanto a saída
a segunda entrada desta permanecerá conectada ao
é representada pelo LED 8, com a segunda entrada
VCC, ou seja, estará permanentemente em nível
da segunda porta XOR conectada ao GND.
lógico alto. A Fig. 14 evidencia o Diagrama Lógico
Figura 13. Diagrama Elétrico de duas portas XOR em cascata, do circuito em questão.
com a saída de uma conectada à entrada de outra e com uma
terceira entrada conectada ao GND. Figura 14. Diagrama Lógico de duas portas XOR de duas
entradas em cascata, com C = 1.

Com isso, a seguinte expressão lógica faz-se


○ Verificação do funcionamento verdadeira:
Verificar e preencher a Tabela VII.
𝑆 = 𝐴𝐵𝐶 + 𝐴𝐵𝐶 (4)

○ Diagrama Elétrico
Foi utilizado para o circuito em questão o CI
7486. A Fig. 15 mostra o seu funcionamento, no
qual - da esquerda para a direita - as entradas são
representadas pelas chaves 1 e 2, enquanto a saída
7
é representada pelo LED 8, com a segunda entrada Figura 16. Diagrama Lógico de duas portas NOT conectadas
da segunda porta XOR conectada ao VCC. a uma porta AND e outra porta AND, ambas conectadas a
uma porta OR.
Figura 15. Diagrama Elétrico de duas portas XOR em cascata,
com a saída de uma conectada à entrada de outra e com uma
terceira entrada conectada ao VCC.

Com isso, a seguinte expressão lógica faz-se


verdadeira:

𝑆 = 𝐴𝐵 + 𝐴𝐵 (5)
○ Verificação do funcionamento É possível notar que que tal circuito funciona
Verificar e preencher a Tabela VIII logo abaixo. como uma porta XNOR, que possui sinal de saída
em nível alto quando os sinais de entrada são
TABELA VIII iguais.
Tabela de Verificação de duas portas XOR de
duas entradas em cascata, com C = 1. ○ Diagrama Elétrico
Sem linhas repetidas. Foram utilizados para o circuito em questão os
A = chave 1, B = chave 2 e V = LED 8. CI's 7404, o 7408 e o 7432. A Fig. 17 mostra o seu
A B C S V funcionamento, no qual - da esquerda para a direita
- as entradas são representadas pelas chaves 1 e 2,
0 0 1 1 1 enquanto a saída é representada pelo LED 8.
0 1 1 0 0 Figura 17. Diagrama Elétrico de duas portas NOT conectadas
a uma porta AND e outra porta AND, ambas conectadas a
1 0 1 0 0 uma porta OR.

1 1 1 1 1

➢ Montagem 3: Circuito com portas AND,


NOT e OR

○ Descrição do funcionamento
Utilizou-se duas portas NOT, duas portas AND de
duas entradas e uma porta OR de duas entradas.
Conectou-se as duas portas inversoras na primeira
porta AND e a sua saída foi conectada à primeira ○ Verificação do funcionamento
entrada da porta OR, em seguida, conectou-se a Verificar e preencher a Tabela X.
segunda porta AND na segunda entrada da porta
OR. A Fig. 16 evidencia o Diagrama Lógico do
circuito em questão.
8
TABELA X V. QUESTÕES
Tabela de Verificação de duas portas NOT 1) Comentar a diferença entre diagrama
conectadas a uma porta AND e outra porta AND, lógico, diagrama de pinos e diagrama
ambas conectadas a uma porta OR. elétrico.
A = chave 1, B = chave 2 e V = LED 8.
O diagrama lógico é uma representação
A B S V gráfica das operações lógicas NOT, AND e
OR. O diagrama de pinos é uma
0 0 1 1 representação gráfica de CI's , no qual
utiliza também diagramas lógicos,
0 1 0 0
permitindo a visualização mais objetiva da
1 0 0 0 disposição física das entradas e saídas das
portas lógicas e os seus pinos
1 1 1 1 correspondentes. Já o diagrama elétrico é
uma simulação da montagem de um circuito
na realidade, utilizando fios, CI's, chaves e
etc.
IV. DISCUSSÕES E CONCLUSÕES
2) Como obter uma porta AND de três
A partir da realização dessa primeira
prática/experimentação, foi possível notar uma entradas a partir de portas AND de duas
grande diferença entre a montagem de um entradas?
diagrama lógico e a montagem de um circuito É possível obter-se ao combinar-se duas
lógico no Kit Básico de Eletrônica Digital, já que portas AND em cascata, tal qual a Fig. 18
neste é necessário haver todo um planejamento logo abaixo, sendo a saída da primeira
quanto ao espaço, com o objetivo de deixar os fios, porta AND a entrada da outra.
jumpers e CI's o mais organizados possível para
uma melhor visualização do sistema e uma possível
busca por falhas posteriormente; além de todo um Figura 18. Diagrama Lógico de uma porta AND de
planejamento lógico para evitar a queima de três entradas.
equipamentos.
Nas montagens é fácil verificar a mudança de
estado do sinal de saída a partir dos LED's
(localizados na parte superior do Kit), por meio da
mudança de estado das chaves (localizadas na
parte inferior) que são responsáveis pelos sinais de
entrada.
Os possíveis arranjos das entradas tiveram os
seus respectivos sinais de saída corretos, fato este 3) Como é possível obter uma função
que foi verificado por meio da Tabela de NAND de três entradas a partir de portas
Verificação obtida a partir do circuito lógico e da NAND de duas entradas?
prática.
É possível obter-se ao combinar-se três
portas NAND de duas entradas, tal qual a
Fig. 19 evidencia , seguindo a seguinte
lógica:

1ª Porta NAND
𝑆𝑒𝑛𝑡𝑟𝑎𝑑𝑎 = 𝐴. 𝐵 ⇒ 𝑆𝑠𝑎í𝑑𝑎 = 𝐴𝐵 (6)
9
VI. REFERÊNCIAS
2ª Porta NAND [1] TOCCI, RONALD JR.; WIDNER, NEAL, S.;
𝑆𝑒𝑛𝑡𝑟𝑎𝑑𝑎 = 𝐴𝐵. 𝐴𝐵 ⇒ 𝑆𝑠𝑎í𝑑𝑎 = 𝐴𝐵 (7) MOSS, GREGORY L. SISTEMAS DIGITAIS.
11ª ED. PEARSON PRENTICE HALL, 2011.
CAPÍTULO 3.
3ª Porta NAND
𝑆𝑒𝑛𝑡𝑟𝑎𝑑𝑎 = 𝐴𝐵. 𝐶 ⇒ 𝑆𝑠𝑎í𝑑𝑎 = 𝐴𝐵𝐶 (8)

Figura 19. Diagrama Lógico de uma porta NAND de


três entradas.

Você também pode gostar