Você está na página 1de 2

ENUNCIADO DE AVALIAÇÃO

Escola Superior de Tecnologia e Gestão Modelo


Instituto Politécnico da Guarda PED.002.02

Curso Engenharia Informática Ano lectivo 14/15


Unidade Sistemas Digitais II
Curricular
Ano 2 Semestre 1 Data 2/2/15 Duração 2h

EXAME

1 – Apresente o circuito de um flip-flop SR mestre-escravo.(2)


(sb_8/9)

2 – Explique o funcionamento e o objectivo do seguinte circuito, em que Ri representa um registo de


n bites: (3)
(sb_15)

3 – Apresente um circuito sequencial que execute divisões inteiras entre números de quatro bites.
Explicite onde guarda os dados de entrada, onde ficam os resultados e apresente um exemplo
numérico que sirva de base ao algoritmo realizado pelo circuito. (5)
(sb_29)

4 – Projecte uma máquina de estados, cujas saídas estão listadas na tabela seguinte:((5)

Página |1
ENUNCIADO DE AVALIAÇÃO
Escola Superior de Tecnologia e Gestão Modelo
Instituto Politécnico da Guarda PED.002.02

A B C D E

0 0 0 0 0

1 0 1 0 1

0 1 0 1 0

1 1 1 1 1

0 0 0 0 0

1 0 1 0 1

ETC…

5 – O circuito 4116 é uma memória dinâmica de 16. 384x1 bit (16K). As linhas de endereço são
multiplexadas e ligadas directamente às básculas que dão informação aos descodificadores de linha e
coluna. Duas entradas adicionais, RAS e CAS, (Row Address Strobe e Column Address Strobe)
permitem carregar a metade do endereço presente ora nas básculas do descodificador de linha ora
nas básculas do descodificador de coluna. Projete uma RAM de 16kx16 bites usando o dito
integrado. Apresente todos os barramentos e quantos integrados usa. Não precisa de desenhar
todos os circuitos, mas obrigatoriamente o primeiro e o último, numerando-os. (5)

Página |2

Você também pode gostar