Você está na página 1de 3

Princípio da modulação PSK

No processo PSK ("Phase-Shift Keying" = modulação por comutação de fase, por vezes
também designada de 2-PSK), os bits 1 e 0 são identificados por diferentes posições de
fase com uma frequência constante. Uma vez que não é possível reconhecer a fase inicial,
mas sim as alterações de fase, é necessário um bit de sincronização.

Na modulação QPSK (4-PSK), não são utilizadas 2, mas sim 4 posições de fase do sinal de
frequência, sendo assim possível o dobro da taxa de transferência de dados.

O diagrama de blocos de um modulador (2)PSK simples tem o seguinte aspecto:

Modulador PSK

O sinal PSK resulta da multiplicação (por ex. num modulador em anel) do sinal da onda
portadora (Carrier) pelo padrão de bits em série (DATA). Ao valor binário 1 é atribuída uma
posição de fase da onda portadora de 0°, e ao valor binário 0 uma posição de fase da onda
portadora de 180°. Geram-se saltos de fase:

Sinal modulado em PSK

No caso mais simples, a desmodulação é efectuada de acordo com o seguinte diagrama de


blocos:
Desmodulador PSK

Aqui, o sinal PSK recebido é multiplicado pelo sinal da onda portadora do modulador para
que, após a filtragem e a restauração dos flancos, volte a obter-se o padrão de bits original
(DATA). Se não for possível transmitir o sinal da onda portadora, terá de ser reposta a
relação de fase no desmodulador.

O diagrama de blocos de um modulador QPSK tem o seguinte aspecto:

Modulador QPSK

No codificador, é efectuada a preparação do sinal UDIBITCLOCK, que no último quarto de


tempo do dibit correspondente solicita o respectivo padrão e gera os sinais UDIBITX e
UDIBITY, de acordo com a tabela abaixo:

DATA 00 01 10 11
DIBIT X 0 0 1 1
DIBIT Y 0 1 0 1
Posição de fase de UPSK 0° 90° 270° 180°

Você também pode gostar