Escolar Documentos
Profissional Documentos
Cultura Documentos
OBJETIVOS:
LISTA DE MATERIAIS:
7408,7486;
Mini-bancada de teste, multímetro e protoboard.
PROCEDIMENTO:
1. Os displays de 7 segmentos podem ser catodo comum, cujos segmentos acendem quando
recebem nível lógico 1 ou, então, anodo comum, cujos segmentos acendem quando recebem
nível lógico 0. Projete o circuito lógico de um decodificador BCD (Binary Coded Decimal) para 7
segmentos utilizando:
Para cada display faça a tabela-verdade, obtenha as expressões simplificadas por mapas de
Karnaugh, e desenhe o diagrama.
CATODO COMUM
TABELA DA VERDADE
A B C D a b c d e f g Dec Display
0 0 0 0 1 1 1 1 1 1 0 0 0
0 0 0 1 0 1 1 0 0 0 0 1 1
0 0 1 0 1 1 0 1 1 0 1 2 2
0 0 1 1 1 1 1 1 0 0 1 3 3
0 1 0 0 0 1 1 0 0 1 1 4 4
0 1 0 1 1 0 1 0 1 1 1 5 5
0 1 1 0 1 0 1 1 1 1 1 6 6
0 1 1 1 1 1 1 0 0 0 0 7 7
1 0 0 0 1 1 1 1 1 1 1 8 8
1 0 0 1 1 1 1 0 0 1 1 9 9
1 0 1 0 1 0 0 1 1 1 1 A E
1 0 1 1 1 0 0 1 1 1 1 B E
1 1 0 0 1 0 0 1 1 1 1 C E
1 1 0 1 1 0 0 1 1 1 1 D E
1 1 1 0 1 0 0 1 1 1 1 E E
1 1 1 1 1 0 0 1 1 1 1 F E
MAPAS DE KARNAUGH
a
b
d
e
g
ANODO COMUM
TABELA DA VERDADE
A B C D a b c d e f g Dec Display
0 0 0 0 0 0 0 0 0 0 1 0 0
0 0 0 1 1 0 0 1 1 1 1 1 1
0 0 1 0 0 0 1 0 0 1 0 2 2
0 0 1 1 0 0 0 0 1 1 0 3 3
0 1 0 0 1 0 0 1 1 0 0 4 4
0 1 0 1 0 1 0 1 0 0 0 5 5
0 1 1 0 0 1 0 0 0 0 0 6 6
0 1 1 1 0 0 0 1 1 1 1 7 7
1 0 0 0 0 0 0 0 0 0 0 8 8
1 0 0 1 0 0 0 1 1 0 0 9 9
1 0 1 0 0 1 1 0 0 0 0 A E
1 0 1 1 0 1 1 0 0 0 0 B E
1 1 0 0 0 1 1 0 0 0 0 C E
1 1 0 1 0 1 1 0 0 0 0 D E
1 1 1 0 0 1 1 0 0 0 0 E E
1 1 1 1 0 1 1 0 0 0 0 F E
MAPAS DE KARNAUGH
a
b
d
e
g
DIAGRAMA
2.
Projete o circuito lógico de um meio-somador;
Projete o circuito lógico de um somador completo;
Use mapa de Karnaugh;
Implemente os circuitos projetados e teste.
MEIO – SOMADOR
A B Cout Σ
0 0 0 0
0 1 0 1
1 0 0 1
1 1 1 0
Cout Σ
SOMADOR COMPLETO
A B Cin Cout Σ
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Cout Σ
CIRCUITO MEIO – SOMADOR E SOMADOR COMPLETO