Você está na página 1de 3

Relatório de Atividade Prática 05/09/2022

Julio Cesar Jauer


IFMT - Campus Cuiabá
juliocjauer@gmail.com

Resumo — Este é um relatório das atividades subtrações de um bit e tem dois bits de entrada, o
práticas realizadas com o objetivo de montar minuendo X e o subtraendo Y, e dois bits de saída,
três circuitos: o meio-somador, o meio-subtrator a diferença D e o B (borrow.
e um somador inteiro.

I. INTRODUÇÃO

A atividade prática foi realizada com o objetivo de


construir três circuitos: o meio somador, o meio
subtrator e um somador inteiro. Ela foi realizada
com placas de montagem e kits utilizados na
montagem de circuitos lógicos Tabela 2 - Tabela verdade do meio-subtrator.

Nesta atividade utilizamos quatro CI 's com as


portas lógicas NOT, AND, OR e a porta XOR.

II. CIRCUITOS

I.I MEIO-SOMADOR

O circuito meio-somador (Half-Adder) faz somas


de um bit e tem dois bits de entrada, X e Y, e dois
bits de saída, a soma S e o carry-out C.

Figura 2 - Meio-subtrator.

I.III SOMADOR INTEIRO


Tabela 1 - Tabela verdade do meio-somador.
O circuito somador inteiro (Full Adder) faz somas
de um bit e tem três bits de entrada, X, Y e Cin
(carry-in da soma anterior), e dois bits de saída, a
soma S e o carry-out Cout.

Tabela 3 - Tabela verdade do somador inteiro.

Figura 1 - Meio-somador.

I.II MEIO-SUBTRATOR

O circuito meio-subtrator (Half-Subtractor) faz


Figura 7 - Meio-subtrator
Figura 3 - Somador inteiro.
Por fim, o foi montado o somador inteiro para dois
Além disso, é possível montar um somador inteiro valores de 4 Bits usando a porta especial TTL 7483
a partir de dois meio-somadores e uma porta or.

Figura 8 - Somador inteiro com o CI TTL 7483

Figura 4 - Álgebra do somador inteiro.

Figura 5 - Somador inteiro a partir de


meio-somadores.

IV. PRÁTICA Figura 9 - CI TTL 7483

Primeiro foi montado o meio-somador uma porta V. CONCLUSÃO


AND e uma porta XOR, montada a partir das
portas AND, NOT e OR. Ao observar que é possível montar um somador
inteiro a partir de meio-somadores, é notável que
utilizar meio somadores é vantajoso pois sempre é
possível combinar mais deles para aumentar o
número de bits somados.

Figura 6 - Meio-somador

Em seguida o meio-subtrator com as mesmas


portas do meio-somador.
Figura 10 - Aluno realizando atividade prática.

VI. BIBLIOGRAFIA

MASCARENHAS, A, W. Design and


Implementation of different adder, subtractor
and comparator circuits. EEE 304. Experiment
No. 03. Disponível em:
https://docs.google.com/viewer?a=v&pid=sites&sr
cid=ZGVmYXVsdGRvbWFpbnxhd21hc2NhcmVu
aGFzMnxneDo3ZjJmYWZhOGQyMGZkMmIz .
Acesso em: 12 set 2022.

DE CASTRO, F.C.C. Circuitos Aritméticos:


Capítulo IV. PUCRS – Faculdade de Engenharia
Elétrica – Departamento de Engenharia Elétrica.
Disponível em:
https://docs.google.com/viewer?a=v&pid=sites&sr
cid=ZGVmYXVsdGRvbWFpbnxhd21hc2NhcmVu
aGFzMnxneDo0MDY5YTMzZDg2ZWI1NWVm .
Acesso em 12 set 2022.

LIMA, T. CIs de Portas Lógicas. Disponível em:


https://sites.google.com/site/awmascarenhas/eletron
ica-digital---superior . Acesso em: 10 ago 2022.

Você também pode gostar