1. O documento discute lastros eletrônicos para lâmpadas fluorescentes que operam em alta frequência, eliminando problemas como tremeluzir e efeitos estroboscópicos.
2. É explicado que um lastro eletrônico converte a frequência da linha AC para uma frequência mais alta, tipicamente entre 30-40 kHz, para alimentar as lâmpadas fluorescentes.
3. O funcionamento básico de um lastro eletrônico é descrito, incluindo retificação, inversão e filtragem para
1. O documento discute lastros eletrônicos para lâmpadas fluorescentes que operam em alta frequência, eliminando problemas como tremeluzir e efeitos estroboscópicos.
2. É explicado que um lastro eletrônico converte a frequência da linha AC para uma frequência mais alta, tipicamente entre 30-40 kHz, para alimentar as lâmpadas fluorescentes.
3. O funcionamento básico de um lastro eletrônico é descrito, incluindo retificação, inversão e filtragem para
1. O documento discute lastros eletrônicos para lâmpadas fluorescentes que operam em alta frequência, eliminando problemas como tremeluzir e efeitos estroboscópicos.
2. É explicado que um lastro eletrônico converte a frequência da linha AC para uma frequência mais alta, tipicamente entre 30-40 kHz, para alimentar as lâmpadas fluorescentes.
3. O funcionamento básico de um lastro eletrônico é descrito, incluindo retificação, inversão e filtragem para
1 INFORMA��ES DAS APLICA��ES DO LASTRO1 INFORMA��ES DAS APLICA��ES DO LASTRO
Lastros Eletr�nicos para L�mpadas Fluorescentes usados O BULD25 .. 125
Transistores
Mick Maytum e Koenraad Rutgers
RESUMO
Lastros eletr�nicos do freq��ncia Altos colocam uma s�rie larga de exig�ncias em
seu transistor interruptores. Para estabelecer que este exig�ncias o � relat�rio olha os requisitos b�sicos de opera��o do l�mpada fluorescente do freq��ncia alta e como � consertou por um projeto do lastro t�pico. Isto Seguinte uma an�lise da opera��o do transistor � dado, concentrando em perdas do poder, freq��ncia controla fator e estresse alto condi��es. Em conclus�o, os par�metros para uso do lastro do transistor da chave est�o detalhados e desempenho detalhar do 25 DE BULD, 50, 85 e 125 s�ries de transistores est� dada. Este transistores, e circuitos parecido com que descreveu, ser conveniente tamb�m para transformadores eletr�nicos, usado t�picamente para l�mpadas do halogen de baixa tens�o do poder.
INFORMA��ES DAS APLICA��ES DO LASTRO
2 INTRODU��ES
L�mpadas fluorescentes Padronizados est�o extensamente usou em industrial e meio
ambientes comerciais. Em Compara��o Com incandescent l�mpadas, l�mpadas fluorescentes t�m reduzido a energia consumo e vida comprida. Mas na maioria de aplica��es dom�sticas estas vantagens t�m sido tido mais valor do que pelo fluorescents' tamanho pr�prio, a necessidade para marcha do controle extra e a inicial superiora custam. Como um resultado seus uso seja muito seletivo e eles est�o principalmente achando em cozinhas e garagens. Tamb�m, para aplica��es gostar de tarefa ilumina��o um concentrar fonte da luz est� precisada em vez de que a fonte distribu�do dar pelo l�mpada fluorescente convencional. Para estas raz�es h� ainda um mercado enorme para (filamento) do incandescent l�mpadas. Recognising a necessidade para um pequeno luz eficiente fonte o l�mpada fabricantes t�m desenvolvido uma s�rie de l�mpadas fluorescentes compactos. O pequeno tamanho est� alcan�ado por reduzindo o vidro tubo di�metro e dobrando a tubula��o se ou mais tempos. Como com l�mpadas fluorescentes convencionais isto fluorescents compacto ainda requereu um lastro e um arranque. O problema do arranque estava resolvido por integrando um brilho arranque no tubo baseia. Engate este tubo fluorescente com um lastro do pacto montou em um adaptador dado uma luz fonte que poderia repor l�mpadas do incandescent. Combinar um compacto fluorescente com um 50/60 convencional lastro Do Hz deu uma luz fonte que estava restringida em sua aplica��o �rea. O peso e massa do lastro fazer o resultante luz fonte retrofitable-do-n�o em muitas instala��es do l�mpada do incandescent. Para isto assolado pequenos lastros eletr�nicos do peso da luz da restri��o estavam desenvolvidos para repor o 50/60 Hz lastros. Em algum caixas este l�mpadas ser n�o compat�vel com os lastros eletr�nicos. L�mpadas muitas vezes tremeluzir�o repetidamente ou a esmo cronometrar�o durante corrida. Este problema estava causado pelo ser do arranque do brilho dos l�mpadas ativado pelo ac do hf gerado pelo eletr�nico lastro. Assim uma nova s�rie de pactos estava introduzida onde que o arranque do brilho estava removido. Esta s�rie de l�mpadas � o characterised por quatro conectado os alfinetes em compara��o com os dois pr�vios alfineta l�mpadas que tiveram um arranque integral. OPERA��O DO L�MPADA DO FREQ��NCIA ALTA Quando um l�mpada fluorescente est� correndo em um freq��ncia de 50 ou 60 Hz, o relativamente lento taxa de opera��o meios esse conduzindo g�s reage r�pido do que o linha do ac avalia. Resulta Em dois fen�menos (1 do figura). Primeiramente quando a corrente do l�mpada cai para zero como o polarity atual muda, o l�mpada p�ra de conduzir e tem para restrike no polarity atual oposto. Segundo � esse conduzir g�s ter um caracter�stica do impedance negativo. Para controlar o l�mpada corrente, o l�mpada deve ser conectou em s�rie com (lastro) do impedance positivo superior. Em ac linha freq��ncias o lastro � normalmente um ferro descaro�ou o ferida pe�a. 1 Do Figura. 50 voltagens do tubo Do Hz e corrente Voltagem Do L�mpada - V Corrente Do L�mpada - Um Tempo - ms V Eu 300 200 100 0 -100 -200 -300 1.0 0.5 0 -0.5 -1.0 0 10 20 30 40 3 INFORMA��ES DAS APLICA��ES DO LASTRO Quando um tubo fluorescente � operou em freq��ncias mais alto do que um kilohertz poucos ambos estes efeitos desaparecem (2 do figura). Nisto caixa o l�mpada pode ser aproximado para um carga do resistive. Nesta alta freq��ncias o persist�ncia do phosphor do emitting da luz alisa fora tremula��o poss�vel qualquer. Algum estudos o exigir o falta de tremeluzir de freq��ncia alto opera��o reduzir o incid�ncia de dor de cabe�as. O aus�ncia de tremula��o tamb�m remove o stroboscopic efeitos de alimentado do linha do ac convencional l�mpadas fluorescentes. Este stroboscopic efetua lata � altamente perigoso como eles maquinaria rotativo da marca da lata aparece estacion�rio. 2 Do Figura. voltagem do tubo DE HF e corrente Opera��o do freq��ncia Alta reduz o tubo que poder requer para um n�vel da luz dado. Um 58 W 50 poder do tubo avaliado Do Hz somente precisa 50 W em freq��ncias altos para produzir a luz mesma libera. No sistema nivelar o poder total desenhou do ac abastece o poder seja o 68 W para uns 50 lastros Do Hz e 55 �nico W para uma alta freq��ncia lastro. Assim geralmente um lastro eletr�nico sistema desenha menos alimente do que apenas o 50 Hz operou o tubo s�. Voltagem Do L�mpada - V Corrente Do L�mpada - Um Tempo - �s 100 0 -100 0 10 20 30 40 50 V Eu 0.3 0.2 0.1 0 -0.1 -0.2 -0.3 INFORMA��ES DAS APLICA��ES DO LASTRO 4 RESUMO DO LASTRO ELETR�NICO O basic fun��o de um lastro eletr�nico � para converter o ac em linha freq��ncia para um muito superior se, normalmente no 30 para 40 kHz regi�o. 3 Do Figura mostra um diagrama de um lastro eletr�nico do bloco. � acabadamente complexo para fazer um freq��ncia baixo direto para alta convers�o do freq��ncia. Normalmente um dois processo do palco � acostumado. O ac abastece est� primeiro retifiquei para dc e ent�o este dc � cortei em alta freq��ncia para produzir o ac para alimentar o l�mpada. 3 Do Figura. Diagrama de um lastro eletr�nico Do Bloco A Maioria De lastros eletr�nicos Europeus est�o baseados no princ�pio de onda cheio para retificar o 50 Hz ac abastece para produtos agr�colas que um dc abastece voltagem, Vs, na s�rie de 250 para 370 V. ( Onde um conversor do est�mulo est� usado para fornecer poder eletr�nico fator corre��o o dc voltagem do corrim�o � superior, t�picamente por volta de 400 V. ) Este dc abastece ent�o alimenta uma metade "H" ponte inverter trocando �s 30 para 40 kHz. O onda quadrado do freq��ncia alto ent�o alimenta se ou mais tubos fluorescentes por um LC filtro rede. DIAC Oscillator Capacitor Restabele�a Diode Cobrando Resistor Rb Re Ns Anti- Paralela Diode Pr�- Preconceito Resistor Snubber Capacitor Np Rb Re Ns Anti- Paralela Diode Transistor Transistor Preheat Capacitor Preheat PTC B allas t L S triking Ca p acito r Fluorescente Tubo AC Rectification e EMC Filtra HF Filtra O Circuito Freq��ncia Alto Ajuste O Onda Inverter Fu se EMC Ilter Da F VDR (MOV) FW B r id g e Smo oth em g C ap um cito r AC 50 Hz DC 325 V 30 kHz 325 V pk-pk 5 INFORMA��ES DAS APLICA��ES DO LASTRO AC RECTIFICATION E COMPATIBILIDADE DE magn�tico DO ELETRO, EMC, FILTRO Imagine o 4 mostra um arranjo t�pico para de retificar e filtrando o ac abastece. Devido �s correntes baixas de lastros compactos, fus�vel, F1, est� normalmente um pe�a do discrete. Em mais alto alimentar os lastros fundindo poder normalmente ser ilustre por um diluir comprimento no quadro imprimiu a instala��o el�trica. 4 Do Figura. Rectification e EMC filtram O EMC do freq��ncia alto principal filtrado est� fornecido pela rede consistida no circuito capacitors C1 e C2 e o g�meo afogador sinuoso, T1. Na caixa de mugir alimentar o pacto lastros isto maio ser poss�vel para o simplificar filtra. O afogador, T1, pode ser fenda para dois separa o inductors, se no lado do ac do diode ponte e o outro no lado do dc. Capacitor C2 pode ser removido. Ferr�es Da Alta Tens�o ocorrem no ac abastecer e ser prudente para incluir uma Voltagem Resistor Dependente, VDR, para limite o cume voltagem. Colocando o VDR, R1, depois do filtro DE EMC fornece ponta adicional redu��o. T�picamente um 240 Vac avaliou O VDR limitar� o ponta para 650 da caixa do o pior V. O s�quito transp�e, compreendendo de diodes, D1 para D4, retifica o ac abastece para produzir um dc corrim�o, Vs, de acerca de 250 para 370 V no outro lado do alisar capacitor, C3. Cobrando do corrim�o de alisar o capacitor, C3, lata somente realizar quando o ac voltagem excede o dc corrim�o valor. Como esta condi��o ocorre para somente um curta-metragem per�odo durante o muito cume voltagem do ac abastecer o corrente desenhou do ac abastece t�picamente ser� de amplitude alta de durar por mais ou menos 3 ms em 10 ciclos meios do ms cadas. Isto legumes atuais ser�o rico em harm�nicos de 50 Hz e o l�mpada freq��ncia operacional. Para encontrar com regulamentos v�rios isto harm�nicos deve s�o reduzido. Exatamente o problema mesmo tem para ser resolveu no projeto do penetrante trocar poder do modo abaste�a, SMPS, e haver muitos outro pe�a e semelhan�as no meio de um lastro eletr�nico da fun��o e um SMPS. Um vontade DE SMPS tamb�m um filtro em sua entrada do mains do ac do freq��ncia da alta e sua fun��o tem sido para impedir os freq��ncias altos, gerado pelo opera��o DE SMPS, de ser costas ao ac do cheio abastece. H� padr�es mandat�rios v�rios que definem os n�veis do interfer�ncia permiss�veis m�ximos geraram por equipamento tal. 50 Convencional Hz lastros desenham um aproximadamente corrente do ac do sinusoidal abastece. Como o lastros � ferro descaro�ar estranho harm�nico deforma��o (150, 250, 350 etcs Do Hz) ser� gerou e ir aparecer no abastecer forma do onda atual. Este inherent deforma��o ser aceit�vel ligado o ac abastece a distribui��o rede. Para ser lastros eletr�nicos compat�veis da substitui��o s�o agora configured para n�veis parecidos dos produtos agr�colas de deforma��o atual harm�nica para 50 uns Do Hz convencionais do ser. Ser poss�vel para reduzir o conte�do harm�nico para um n�vel aceit�vel por aumentando o tamanho ou n�mero de pe�as usou no freq��ncia alto filtra assim que entra em vigor em (50 harm�nicos Do Hz baixos) assim como freq��ncias altos. Tamb�m, na caixa de baixo alimente lastros ser poss�vel para incluir adicionalmente de cobrar o resist�ncia, qual reduz o cume cobrado a corrente, estender o cobrar per�odo e assim reduzir o 50 Hz harm�nicos. V Fus�vel EMC Filtro VDR (MOV) FW Ponte LF Alisando Capacitor HF Alisando Capacitor AC 50 Hz DC 325 V C1 T1 C2 D1 D3 D2 D4 F1 R1 C3 C4 INFORMA��ES DAS APLICA��ES DO LASTRO 6 Alternativamente, maio dos t�cnicas eletr�nico � usado para aumentar o rectifier conduction tempo e assim reduz o 50 Hz harm�nico contente. Neste projetos o alisar capacitor, C3, n�o alimentar diretamente da ponte do rectifier mas por um est�mulo ou flyback conversor. Quando o interruptor do conversor do est�mulo est� "em" conectar� seu inductor diretamente no outro lado da ponte produ��o e o corrente do inductor aumentar�. Quando o conversor do est�mulo troca os interruptores "desligado" o inductor voltagem ir reverso causar um diode qual comidas o alisar capacitor, C3, para conduta at� toda a energia do inductive est� usada para cima ou o interruptor liga outra vez. � poss�vel, por controlador a raz�o de MARCA espa�a do interruptor, para fazer o ac m�dio abastece corrente desenhou aproximadamente sinusoidal. Normalmente o gasto deste t�cnica do extra n�o pode ser justificado para lastros do poder baixos. Para confiabilidade, o electrolytic alisado o capacitor, C3, dever ser especificado com uma avalia��o do ambient esperado do temperatura mais uma margem do seguran�a generosa. Lastros eletr�nicos Prematuros tiveram confiabilidade principal problemas com isto pe�a a menos que foi selecionou para um temperatura alto digitar, 105�C agora geralmente especificou. Capacitor, C3, alisa fora o freq��ncia baixo retificado o ac da ponte. Recentemente um pacto barato lastros est�o desenvolvidos de reduzir ou omitir o C3 totalmente, tem a vantagem de de melhorar o poder compra contas a receber para melhorar do que 0.9. O freq��ncia alto ondula do inverter � decoupled pelo capacitor adicional, C4, qual est� colocado em paralela com capacitor, C3. FREQ��NCIA ALTO AJUSTA O ONDA INVERTER A fun��o disto seciona, mandado entrar O Figura 5, � para cortar o dc voltagem produziu por rectification do ac para um ac se. Uma metade "H" ponte est� formada pelos transistores, TR1 e TR2. Diodes De paralela do anti Integrado, est� inclu�do para carregar o carga corrente revers�es em seus transistores respectivos. Resistor, R2, capacitor, C5, e diac, D6, forme um descanso oscillator que come�a o circuito principal. Oscillation est� mantido pelo feedback positivo do transformador do motorista, T2. 5 Do Figura. HF Inverter Quando o circuito est� primeiro alimentando para cima, o resistor, R2, princ�pios para carga aumentam o oscillator capacitor, C5. Quando o capacitor voltagem excede o diac, D6, voltagem do gatilho o diac cumpre o capacitor �s bases de transistor, TR2. Baseia pulso atual "pontap�s" o transistor para conduction e iniciar o circuito oscillation. resistor de preconceito do pr�, R7. est� somado para assegurar o colecionador voltagem de transistor, TR2, � em voltagem do corrim�o antes do pulso atual das bases. Quando o pulso do diac ocorre o transistor liga e um colecionador alto corrente est� desenhada do circuito do carga o capacitors. Isto corrente, pelo transformador do motorista, T2, o assegura o transistor TR2 est� completamente ligando. Uma Vez oscillation come�a diac adicional legumes est�o inibidos pelo diode, D5, qual cumpre o capacitor C5 tempo cada transistor TR2 condutas. Em umas vers�es o maio dos transistores � driven de um oscillator externo. Aumenta o circuito complexidade mas permitir o incorporation de recursos adicionais gostam de dimming e controle remoto. Positivo feedback para manter o oscillation est� dado por transformador do motorista, T2, qual une o carga corrente costas ao DIAC Oscillator Capacitor Restabele�a Diode Cobrando Resistor R3 R4 Ns Anti- Paralela Diode Snubber Capacitor R5 R6 Ns Anti- Paralela Diode Transistor TR1 Transistor TR2 R2 D5 D6 C5 DC 325 V 30 kHz 325 V pk-pk Pr�- Preconceito Resistor Np C6 R7 T2 7 INFORMA��ES DAS APLICA��ES DO LASTRO transistor baseia. T�picamente, raz�es na s�rie de 5 para 1:1 dos voltas est�o usadas ao transformador do motorista. O windings das bases est� muitas vezes um volta �nico formou pelo resistors das bases, R3 ou R5, cavalgando o toroidal centro do transformador do motorista. Assim o transistor conduction est� mantido por de for�ar 20 para 100% das costas atuais do carga do l�mpada para � as bases. T�picamente remete o passeio vontade ocorra ao primeiro 50% do tempo do conduction do transistor. Depois Disso o transistor � sendo desligado e em seu tempo da armazenagem. Como o cume bases corrente ocorre bem antes da corrente do colecionador do cume ser dif�cil para o relacionar diretamente para um Vce(sat do dc) condi��o. Emitter resistors R4 e R6, embora de representar um efici�ncia fraco perda, sirva a fun��o �til de de desenvolver um emitter voltagem que � o dependente ligado do preconceito carrega a corrente. D� um n�vel ressaltado de transistor reverso bases corrente durante desligue e ajudas para fuso hor�rios de desligue do transistor do equalise. Tamb�m, durante come�ar e falta condiciona, a alta nivela de voltagem desenvolvido no outro lado destas ajudas para limite do resistors o cume correntes nos transistores. S�rie baseia o resistors R3 e R5 junto com a voltagem sinuosa do transformador, transistor Vbe e a voltagem desenvolveram no outro lado do resistor do emitter definir o transistor baseia corrente de desligue, Iboff. Em transistor desligue a corrente do carga desvia � voltagem vira avaliar capacitor controlador, C6. Se o desligado do transistor imediatamente a corrente do carga, eu, ir desviar ao capacitor, C6. O taxa resultante de eleva��o da voltagem ir ser dei pelo s�quito equa��o:- Snubbering os fios do isto parecido do onda quadrado reduzem o onda forma harm�nicos e o transistor dissipation de desligue. O voltagem enlata somente virar at� � clamped ao abastecer corrim�o por se do diodes de paralela do anti em TR1 ou TR2. T�picamente, capacitor, C6, � optei por dar um tempo matado, tslew,of 1 para 1.5 �s. Para um abastecer corrim�o voltagem de Vcc, o aproximar valor do vire capacitor da taxa ser� dei por:- Por virar avaliar limitando os fios do onda quadrado um trapezoidal forma do onda est� produzido. Para um quadrado acenar a amplitude do cume do seno fundamental onda � tempos disso 4 p do onda quadrado; � um fator de 1.27. O efeito da taxa matado limitada � para reduzir este fator para mais ou menos 1.25. Assim um abastecer corrim�o, Vcc, de 325 V ir dar um seno fundamental filtrado onda amplitude de 406 V cume para cume. Precisa ser atenuado no filtro do hf para que o tubo fluorescente � o driven na amplitude correta. Dois m�todos comuns est�o usados para estabelecer o freq��ncia operacional. Projetos Prematuros usaram resson�ncia dos pe�as do filtro do hf para conjunto o freq��ncia. O basic problema com este aproximar o ser durante comece e falta condiciona o unstruck tubo n�o carregue o circuito ressonante. Sob este condiciona o circuito ressonante teve um Q muito alto que causou muito circuito superior voltagens e correntes do que normal. Pe�as ent�o tive para ser aumentou em especifica��o para poder o com condiciona, qual resulted em extra custa. Um mais enfoque recente tem sido para determinar a cronometragem por uma combina��o de satura��o do transformador do motorista tempo e o tempo da armazenagem do transistor troca. Aproxima imensamente reduzir o real�ar n�veis durante come�ar e criticar condi��es como o circuito do filtro n�o opera em resson�ncia. Uma descri��o detalhada deste t�cnica est� dada na se��o em transistor opera��o. 6 Do Figura mostra a voltagem da produ��o e corrente do inverter. Pode ser o visto as eleva��es em se do exponentially atuais do filtro polarity da voltagem e exponentially diminuem no polarity oposto. Indica aquilo que o filtro est� operando como um inductiveresistive carga. Para este para acontecer o freq��ncia do inverter deve � em cima o filtros corte (ressonante) freq��ncia. Evid�ncia do lata de satura��o do de do transformador do motorista � vi na produ��o voltagem em pontos Um e B. O transformador do motorista estar� saturado nos extremos de corrente do filtro e assim desenvolver� pequena voltagem. Quando a corrente do filtro � passando por seu zero regi�o o motorista transformador de-satura e desenvolve substancialmente mais voltagem. Como a voltagem do transformador do motorista subtrae do voltagem desenvolveu pelos transistores o cume produ��o voltagem est� reduzida quando a corrente do filtro est� mugindo. dv dt ----- eu C6 ------- = V ?s ? C6 eu tslew VCC -------- ? INFORMA��ES DAS APLICA��ES DO LASTRO 8 6 Do Figura. Inverter libera voltagem e corrente H.F. CIRCUITO DO FILTRO O final se��o ser um filtro circuito qual interfaces o inverter ao l�mpada. Este circuito, mandado entrar O Figura 7, remove o superior freq��ncia pe�as do cortar abastecer voltagem para que o corridas com uma voltagem de sinusoidal do semi do l�mpada. Adicionalmente o circuito do filtro ilustrou forneceu o l�mpada come�ado fun��o pelo uso de um Temperatura Positivo Coefficient, PTC, resistor. 7 Do Figura. HF filtra o circuito Para compat�vel e opera��o confi�vel um l�mpada fluorescente precisa ser correr em seu projeto avalia e come�ou de certo modo isso n�o fracasso do c�todo prematuro da causa. Se o l�mpada n�o come�a corretamente o tubo c�todos estar� degradado. O limite em vida do tubo ent�o virar� o ponto em qual o desempenho do c�todo n�o come�ar� o tubo. Enegrecendo no tubo fins s�o um bem indica��o de pobres come�ados o t�cnica. Em 50 Hz sistemas o come�ar problema causou pelo mec�nico-do-eletro brilho-come�a ter sido removeu pelo uso de arranques eletr�nicos como o Fluoractor(tm). Uma Vez o come�ar ser correto o limite em tubo vida est� normalmente a redu��o gradual em luz do phosphor libera qual ir dar um tubo �til vida mais de 100,000 horas. Inverter Libera A Voltagem - V Inverter Libera A Corrente - Um Tempo - �s 100 0 -100 0.3 0.2 0.1 0 -0.1 -0.2 -0.3 0 10 20 30 40 50 V Eu B Um Lastro DC Obstru�do Capacitor Batendo Em Capacitor Fluorescente Tubo 30 kHz 325 V pk-pk L1 C7 C8 C9 R8 Preheat Capacitor Preheat PTC t� 9 INFORMA��ES DAS APLICA��ES DO LASTRO Come�ando ter duas fases preheating e impressionante. Primeiro o l�mpada aquecedores s�o alimentou para que o c�todo temperatura eleva��es para um aponte onde quantidades grandes de el�trons s�o emitted ao g�s do l�mpada enchido. Durante esta vez a voltagem no outro lado do tubo deve seja abaixo do n�vel que ir causar o "frio" batendo em. Ent�o, no fim do per�odo do preheat, voltagem suficiente � apliquei ao l�mpada para iniciar o fim para conduction el�trico do fim do g�s. Uma Vez o tubo bate nisto carrega a dire��o circuito. O circuito da dire��o impedance da fonte e voltagem deve � projetados para que o tubo ent�o corre em seus valores do projeto. Projetos do lastro Prematuros n�o usaram preheating suficiente com o resultado que o l�mpada foi o "frio" batido em. Embora dado quase instant�neo luz quando o lastro estava alimentado ligado causado o l�mpada fracasso depois de um mil poucos princ�pios. Est� muito mugindo, para compara��o um mains lastro usado do freq��ncia um Fluoractor(tm eletr�nico) baseado arranque enlata facilmente alcan�ar 300,000 princ�pios sem degrada��o do tubo. 7 Do Figura mostra um LCR t�pico hf filtro circuito. Inductor, L1, fornece o "L" pe�a e C7 do capacitors vasculham para C9 forne�a o "C" pe�a. Al�m Do PTC resistor, R8, o outro "R" pe�as est�o escondidos. Durante preheating o tubo aquecedores representam a s�rie perda conectado resist�ncia. Quando o tubo est� correndo seu conduction resist�ncia ir manobrar o rede de C8 do capacitors e C9. A seq��ncia operacional do filtro � como segue. Quando o circuito est� primeiro alimentando para cima o PTC resistor, R8, e o tubo aquecedores est�o com frio assim que eles s�o resist�ncia baixo. Sendo resist�ncia baixo o PTC resistor pesadamente manobra o capacitor C9 e a rede no outro lado do tubo eficazmente vira C8 em s�rie com o R8 do resistor DE PTC do capacitor. Sob condicionar o inverters carrega circuito � a combina��o do inductor da s�rie, L1, capacitor C7, o primeiro aquecedor do tubo, capacitor C8, PTC resistor R8 e finalmente o segundo tubo aquecedor. Durante este preheating condiciona o tubo manobrar impedance formou por C8 do capacitor e resistor DE PTC R8 dever permitir o corrente para fluxo do aquecimento correta vasculha os aquecedores, nquanto de desenvolver uma voltagem que frio n�o bater no tubo. Capacitor C8 � o capacitor dominante durante preheat e dever � optimised para esta condi��o. O PTC resistor si mesmo ir ser aquecido por a corrente fluxo e depois de um certo tempo o resistor trope�ar�; quer dizer aquilo que o resist�ncia do resistors DE PTC imensamente aumentar�. Quando o resistor DE PTC o trope�a eficazmente virar� um circuito aberto. O tempo para viagem dever combina o preheating necess�rio tempo do tubo. Quando o PTC resistor viagens o manobrar circuito no outro lado do tubo vira C8 do capacitor e C9 em s�rie. O capacitor avalia a vontade dependa no driven do ser do tubo. Considere a caixa quando C8 do capacitor est� duas vezes o valor de C9 do capacitor. Depois Do PTC resistor trope�a que a rede manobra o capacitance no outro lado do tubo ter� diminu�do por treses tempos. Este aumento em manobrar o impedance imensamente aumentos a voltagem no outro lado do tubo e dever batem no tubo. Capacitor C9 � o capacitor dominante durante tubo batendo em e de dever ser optimised para esta condi��o. Quando o tubo greves um novo manobrar caminho � formou pelo tubo conduction. Corrente do L1 do inductor e C7 do capacitor agora tem para fenda no meio do tubo e seu manobrar a rede de capacitor C8 e C9. Geralmente a propor��o �tima da vontade atual fluxo pelo tubo e acerca de 30% vontade fluxo pelo manobrar rede. Como o tubo � resistive e o manobrar rede capacitive (corrente do quadrature) a rede corrente abasteceu � somente 5% grande do que a corrente do tubo. O valor sovina do inverters' produ��o voltagem ser� a metade que o valor do dc abastecer a voltagem (desupor um 50:50 mark:space raz�o). Aplicando um dc voltagem ao tubo ir perturbar seu opera��o e assim capacitor C7 est� usado para obstruir este dc voltagem do tubo. Capacitor Fornecido C7 � grande, seu valor cr�tico n�o o ser. T�picamente � fiz dez para quinze cronometra o tubo corrida manobra capacitance. O inductance de L1 do inductor est� optado por dar o tubo correto corrida corrente. Falta e condi��es de comece determinar� a corrente que o inductor deve trata de do m�ximo. Do valor do inductance e a corrente m�xima capacidade um projetista pode calcular a energia m�xima tratado de pelo inductor e da� seu tamanho. Imagine 8 ilustrar o come�ar voltagens. Quando o inverter come�a o dc obstru�do o capacitor, C7, ser� o uncharged. Como o queira dizer a produ��o voltagem do inverter ser metade o abastecer voltagem do corrim�o, Vs/2, um passo de aproximadamente esta amplitude ser� impressionado no tubo de n�o conduzido. A voltagem no outro lado do tubo do ac est� restringida para 400 V cume para cume. INFORMA��ES DAS APLICA��ES DO LASTRO 10 8 Do Figura. Tubo e voltagem de comece do resistor DE PTC Pode ser o visto o resistor DE PTC voltagem est� razoavelmente constante, em 150 V cume para cume, pelo primeiro 260 ms depois do come�ar. Depois Desta vez o resistor DE PTC come�a para viagem de aumentar a voltagem para um m�ximo de 650 V cume para cume pelo tempo em qual o tubo bate em. Quando o tubo bate na voltagem ent�o cai para 150 V cume para cume com o PTC em uma condi��o trope�ado. O voltagem do ac do resistor DE PTC est� refletido em amplitude superiora no outro lado do tubo e a voltagem do tubo alcan�ar um m�ximo de 900 V cume para cume no tempo de impressionante. Uma Vez o tubo bate nisto forma um conductive caminho para cobrar o dc obstru�do o capacitor, C7, assim removendo o dc componente de tubo voltagem. OPERA��O DO TRANSISTOR Esta se��o d� uma passada detalha na opera��o do transistor. Em normalidade opera��o o transistor est� esperado o interruptor eficientemente, mas n�o dESLIGUE o corrente assim r�pido isso um EMC problema est� gerado. Estes dois requisitos est�o estando em conflito, assim a velocidade de desligue tenha que ser um meio-termo no meio de efici�ncia e problema DE EMC poss�veis. comece e condi��es do falta aumentam a corrente n�veis e, para ser confi�vel embaixo condiciona, o transistor precisa ter uma corrente alta suficiente desempenho. Inverters qual usa o tempo do transistor da armazenagem interruptores para determinar o oscillation cronometragem vontade transistores com compat�vel da necessidade armazenagem cronometra Cronometragem Neste exemplo a cronometragem do freq��ncia do oscillation do inverter est� determinada por uma combina��o de transformador do motorista a satura��o tempo e o tempo do transistor da armazenagem troca. Estes dois fatores independente n�o o ser, mas interagir pela produ��o do inverter corrente. O inverter carrega a corrente, Io, fluxo embora a elei��o prim�ria do transformador do motorista viram, Np, criar um MMF de Npio Um. Este MMF estar� reduzido pelo MMF do balc�o guich� gerado da corrente das bases, Ib, fluindo pelo windings secund�rio, Ns. A rede MMF representando no caminho magn�tico de L dos transformadores m criar� um campo for�a, H, de (NpIo-NsIb)/L um/m qual por sua vez vontade force um fluxo certo densidade, B, no material do centro. Como a voltagem desenvolveu transversalmente a elei��o prim�ria enrolada � muito pequeno em compara��o com o filtro voltagem o transformador elei��o prim�ria � eficazmente corrente driven. O material do centro do transformador estar� exercitado em redor de seu la�o de B-H como a corrente do carga variar e satura��o do centro pegar� coloque nos n�veis atuais altos. Quando o centro n�o satura o fluxo densidade mudar� rapidamente, gerando um secund�rio voltagem sinuosa, Vs de :- Voltagem Do Tubo - V Voltagem DE PTC Resistor - V Tempo - ms 250 0 -250 -500 -750 -1000 -1250 0 100 200 300 400 1250 1000 750 500 250 0 -250 PTC Tubo 11 INFORMA��ES DAS APLICA��ES DO LASTRO Chave ao projeto do transformador � a sele��o do transformador centro. O material do centro selecionado precisa ser compat�vel, ter um razoavelmente afiado B-H la�o e ter permeability suficiente, �, para que somente uns voltas sinuosos poucos s�o necess�rio. 9 Do Figura mostra o relacionamento no meio carrega a corrente, densidade do fluxo e voltagem sinuosa. 9 Do Figura. Magnetising corrente e relacionamento da voltagem sinuoso Em um polarity dado o transformador gera sua voltagem do cume um tempo depois do zero cruzado da corrente do carga. Pelo tempo essa corrente do carga tem peaked o transformador tem saturou e a voltagem sinuosa � m�nimo. Este fase relacionamento cause o transformador para fornecer um transistor positivo bases corrente por mais ou menos 65% do tempo do conduction do transistor. Vs dNsAB dt ---------------- NsA dB dt ------ = = Densidade Do Fluxo Magnetising Campo -2 -1 0 1 2 0 Densidade Do Fluxo Tempo - �s 0 10 20 30 40 50 60 Tempo - �s Voltagem Sinuosa 2.5 0 -2.5 10 20 30 40 50 60 Magnetising Corrente 0 Tempo - �s 10 20 30 40 50 60 dB/dt DE NA INFORMA��ES DAS APLICA��ES DO LASTRO 12 10 Do Figura. Transistor baseia e correntes do colecionador 10 Do Figura mostra o relacionamento no meio das bases e correntes de inverter do colecionador transistor, TR2,. Inicialmente o filtro corrente � o negativo , qual remete os preconceitos o diode de paralela do anti, qual puxa os transistores colecionador lanugem para acerca de -0.7 V. Nisto tempo o transformador baseia voltagem sinuosa � muito pequeno assim as bases dos transistores ser� perto de 0 V. Coloca os transistores diode de colecionador baseia em paralela com o diode de PARALELA do anti e a corrente do filtro dividem para este dois diodes. Ao per�odo no meio dos dois marcadores do tempo, Um e B, em 10 Do Figura as bases do transistor e corrente do colecionador est�o no oposto polarities, momento o diode de paralela do anti conduz quase a corrente que fluxos �s bases v�m fora pelo colecionador terminal. Remeta o biasing o cruzamento de colecionador baseia como isto, por mais ou menos o 25% do tempo do conduction do primeiro, fortalecer� carga na regi�o do colecionador. Este carga permite o n�vel subseq�ente de basear a corrente para ser reduzido e ainda alcan�ar um baixo valor de voltagem da satura��o. Quando a corrente do filtro balan�a por zero e virar positivo o transformador passeios um aumentar corrente ao transistores baseiam. Continua at� o transformador satura, causar o enrolar voltagem para gota para quase zero dar um corrente das bases inversa dirige, Iboff, de:- Depois Do transformador satura o transistor restante tempo do conduction � conjunto pelo tempo da armazenagem, ts. Tempo Da Armazenagem aumentar� para valores superiores de corrente das bases positiva, e temperatura. Diminui��es em tempo da armazenagem ocorrer�o para valores superiores de colecionador e corrente das bases de desligue. Nisto exemplo o tempo da armazenagem do transistor � acerca de 35% dos (4 �s em 12 �s da �pocas do conduction) O inverta basear corrente durante isto per�odo cumes em 60 mA dando um cume raz�o de Icpk/Iboff de desligue de mais ou menos seis. Sendo um pe�a �nico o transformador d� aproximadamente o mesmo cronometragem para positivo e negativo filtra a corrente. Cronometragem de tempo da armazenagem do transistor depender� no transistor individual. O � importante os transistores usaram para esta aplica��o foram compat�vel ligado tempo da armazenagem avalia, de outra maneira o marca-espa�a raz�o poder ser desigual reduzir produ��o da luz e poder crescente perdas. Efici�ncia Lastros Eletr�nicos s�o muito eficiente. T�picamente efici�ncias no 90% mais regi�o est�o alcan�ados. Um lastro que foi o 91% dire��o eficiente um 20 W l�mpada ir ter perdas de acerca de 2 W. Alguma Coisa gostar do 0.5 W destes perdas poder � devido ao inverter alimenta de trocar os transistores. Para alcan�ar um poder perda de 0.25 W por transistor em temperaturas altos requerem optimisation da condi��o do passeio das bases e estar� coberto em uma se��o posteriora. Perda do poder do transistor Total pode ser considerado como o soma do perda do poder de emitter das bases e o emitter do colecionador o perda do poder. O transistor nesta caixa est� analisado como um quatro "caixa preta" terminal um terminal par ser o emitter-das-bases e o outro o emitter do colecionador. Em par terminal qualquer se a voltagem instant�nea e corrente foi v e eu, o poder instant�neo ir ser IC Ib Um B Corrente Das Bases - mA 300 225 150 75 0 -75 -150 Corrente Do Colecionador - mA 300 225 150 75 0 -75 -150 Tempo - �s 0 10 20 30 40 Iboff Vbe sentei ????IeR6 + ??? R5 ----------------------------------------- = 13 INFORMA��ES DAS APLICA��ES DO LASTRO seus produto vi. A m�dia alimenta. P, por cima da repeti��o per�odo T ir ser dei por:- O raz�o para estabelecendo este relacionamento matem�tico � aquilo �s vezes pessoas quem realise que transistores dissipam alimenta n�o pode crer aquele poder da fonte da lata dos transistores tamb�m. Acabado o per�odo da repeti��o a� ir uma rede alimenta perda no transistor. No Entanto, para por��es do per�odo, goste de durante desligue, fonte da vontade do transistor alimenta quando a voltagem das bases � positivo e a corrente das bases � o negativo, o produto de qual ser� o negativo o poder. Que � acontecimento aqui o ser o transistor bases � simplesmente voltar algum do excesso carga fortaleceu durante o per�odo precedente de corrente das bases positiva. Diode efetua A fun��o principal do diode de paralela do anti � para segurar as costas emf do carga inductance como a corrente reversos. Para assegure circuito suave opera��o o diode deve tem atacante r�pido e reverso recupera��o. O tempo da recupera��o para a frente � o tempo peguei ao diode cruzamento para virar para a frente parcial e come�ar de passar a corrente, pega o tempo e pode afetar o operacional freq��ncia. O reverso recupera��o � o tempo pegou ao carga para ser chupou fora quando o diode vira reverso parcial. Imagine o 11 em baixo o ilustra o atacante recupera��o de um diode lento estende o diode conduction tempo por 0.9 �s, ent�o no fim do per�odo do conduction � realmente suscept�vel de passando corrente no negativo dire��o para um curta-metragem per�odo de tempo como o armazenado carga est� removido, � claramente indesej�vel e precisar ser o minimised. O diode obstruindo VRRM da voltagem dever � avaliado no VDR de segurar a voltagem para impedir os danos por barulho transit�rio. 11 Do Figura. Correntes do diode De paralela do anti Do Transistor 11 Do Figura mostra o desempenho de dois diodes integrado em um 15 W lastro. O BULD25 � quase id�ntico para um discrete diode geralmente usou, o waveform lento � de um da mesma maneira avaliou diode integrado. Nisto caixa o atacante conduction tempo est� aumentado por 0.9 �s, da� o lastro freq��ncia corrente est� reduzido por 2.5 kHz apenas por de escolher um transistor diferente. A recupera��o inversa est� tamb�m quase 5 �s. Portanto � vital para escolhe um transistor interruptor com um diode integrado qual realiza em um maneira parecido ao ser do estratagema reposto. O freq��ncia est� somente alterando por 2.5 kHz mas que pode ser visto o abaixo o (IR(REC) atual da recupera��o do diode) est� significativamente �timo na caixa do diode lento, este tempo da recupera��o � um produto do tamanho do diode e processamento. Da� overspecifying a voltagem do diode e avalia��o atual afetar�o o freq��ncia operacional. Durante trr, a corrente da recupera��o do diode evita o transistor e maio levar ao freq��ncia instabilidade em reduzir o poder lastros como P 1 T --- d do t do vi 0 T ??= t = 0.9 �s Corrente - mA 0 2.5 5.0 7.5 10.0 12.5 Tempo - �s 150 100 50 0 -50 -100 -150 -200 -250 BULD25 Estratagema com recupera��o lenta diode INFORMA��ES DAS APLICA��ES DO LASTRO 14 � descontrolado. Aumentado O IR(REC) do diode de paralela do anti dianteiras para grande circular correntes, na caixa do diode lento abaixo de 100 mA que � 30% da corrente do interruptor total. Em um muito baixo alimentar circuito de dizer o 5 W a corrente do diode enlata vire tanto como 50% da corrente do transistor. Este no mesmo n�vel de instabilidade ir virar significativo se o l�mpada � para operar em elevou o ambient temperatura ou sobreviveu um tubo fracassado condiciona. Em um falta condiciona a vontade de diode do transistor calor crescente a armazenagem tempo e diode recupera��o cronometra da� desaquecido o freq��ncia operacional, causar� corrente do cume superiora para fluxo causando o transistor para etc do calor ser f�cil para dar para este problema como estas correntes da confiabilidade potencial est� ocultado dentro o estratagema si mesmo, e est� portanto muito desajeitado para medida. Se um estratagema com integrou diode � para ser usado para repor um discrete solu��o ent�o o diode deve � especifiquei com r�pido macio recupera��o sob condi��es parecido com o lastro em qual eles s�o para ser acostumado. O BULD25 diode � o characterised embaixo condi��es apropriam por um 25 W lastro para dar um representante diode recupera��o e efeito m�nimo em freq��ncia operacional. Como lata � vi a recupera��o do BULD25 � menos do que 1 �s com uma corrente da recupera��o de <10 mA. O descanso do dispon�vel BULDxxx transistores tudo tem um diodes parecido para controle freq��ncia. Perda Do Poder de emitter das bases 12 Do Figura mostra uma voltagem de emitter das bases t�pica e bases forma de um inverter do onda da corrente transistor. Nos prazos mesmos Imagine 13 mostra o produto da voltagem e qual atual calcula a m�dia de fora para um poder de sob 5 mW. Em 32 �s o antiparallel diode conduz, puxando as bases voltagem ligeiramente negativo e corrente das bases positiva do desenho. Gera -2 mW de poder de emitter das bases para 2 �s. Quando o colecionador corrente corridas positivo o bases emitter voltagem eleva��es para 800 mV. Durante isto per�odo o transformador � trabalhando em seu linear regi�o e isto produtos agr�colas um rapidamente em alta basear corrente qual cumes em 100 mA justo como o transformador satura em 38 �s. 12 Do Figura. Voltagem De emitter das bases Do Transistor e corrente Uma Vez o transformador satura uma corrente de desligue de 40 para 50 fluxos dO mA das bases do negativo qual extrae um poder de -40 mW de as bases. Por Cima um conduction per�odo o m�dia este poderes s�o uma rede poder de sob 5 mW. Para digita de circuito quase todo o dissipation do poder ocorre no circuito do colecionador. O valor de Vbe(sat) ser n�o cr�tico para dissipation do poder do minimise, exceto isto precisa para ser razoavelmente compat�vel como seu valor influe no inverter freq��ncia. 0 10 20 30 40 Baseie Emitter Voltagem - V Tempo - �s -50 -25 0 25 50 75 100 Baseie Emitter Corrente - mA V Eu -3.0 -1.5 0 1.5 3.0 4.5 15 INFORMA��ES DAS APLICA��ES DO LASTRO 13 Do Figura. Poder De emitter das bases Do Transistor Perda Do Poder De colecionador Emitter 14 Do Figura mostra uma voltagem do colecionador t�pica e forma de um inverter do onda da corrente transistor. No 15 Do Figura da s�rie do tempo mesmo mostre o produto da voltagem e qual atual calcula a m�dia de fora para um poder de 0.1 W. Para exibi��o o trocar poder cumes claramente Figura 15 exibi��es o diode perda marcado 'um' e o colecionador emitter perda 'B' marcado. 14 Do Figura. Voltagem De emitter do colecionador Do Transistor e corrente O cume colecionador voltagem � o 325 V e o colecionador do cume corrente ser 0.26 Um. Se ocorrido simultaneamente o poder ir seja o 85 W. � acerca de dez cronometra mais alto do que o 8 W de cume alimenta em 15 Do Figura, proje��o que o transistor tem desligado muito antes a voltagem do colecionador tem alcan�ou o 325 V dc abastece o corrim�o voltagem. Nisto caixa o colecionador corrente � caindo para zero como a voltagem do colecionador est� repetidamente subindo. Para juiz um desempenho sob isto dos transistores condiciona o 90 para 10% colecionador queda atual cronometra, tfi, com um colecionador do ramping voltagem � o par�metro �til do o mais. Este par�metro n�o � desconcertado com tempo de atravesse, tc ou txo, qual � um teste onde que a voltagem do colecionador rapidamente sobe para um m�ximo antes da corrente do colecionador princ�pios para queda. -0.04 -0.02 0 0.02 0.04 0.06 0.08 0.10 0 10 20 30 40 Poder De baseie Emitter - W Tempo - �s -150 -75 0 75 150 225 300 -20 -10 0 10 20 Voltagem De colecionador Emitter - V Corrente Do Colecionador - mA -150 -75 0 75 150 225 300 Tempo - �s INFORMA��ES DAS APLICA��ES DO LASTRO 16 15 Do Figura. Poder De emitter do colecionador Do Transistor Ser poss�vel para estimativa a queda cronometra de trocar o perda, Pf, por de usar o linha reta aproxima��es ao onda formam. A corrente forma do onda come�ar� em um valor de Icpk e diminui��o para zero a tempo 1.25*tfi. (Como tfi � o 90% para 10% tempo da corrente da queda waveform, a queda total cronometrar lata ser aproximado para tfi/0.8 ou 1.25*tfi.) Correspondentemente a voltagem come�ar� em zero e rampa em dvr/dt durante o tempo da queda. Em t instant�neo qualquer depois do princ�pio o poder instant�neo, pf, ser� :- O integrando alimenta por cima o trocar per�odo e calcular a m�dia de no freq��ncia operacional, f, d�:- Este exibi��es esse poder ser proporcional ao quadrado do tempo da queda. Substituting valores aos formas do onda mostrei dar um tempo da queda alimenta perda de 0.043 W. perdas de EM estado vir do colecionador inicial diode segurado a��o e o Vce(sat din�mico). O transistor opera em um moda din�mico durante este per�odo e o par�metro do transistor operacional valores ser n�o o mesmo como os uns do dc. 16 Do Figura mostra o locus do transistor DE VI quando est� nesta condi��o. Durante conduction do diode do colecionador, quando a voltagem e corrente � o negativo, a voltagem m�dia e corrente � o -1 V e -40 mA. Causa um poder perda de 40 mW por 3.1 �s, qual calcula a m�dia de fora para um perda de 5 mW do poder. 0 0.5 1.0 1.5 -20 -10 0 10 20 Poder De colecionador Emitter Do Transistor - W Tempo - �s Um B Diode poder Em estado poder Queda cronometra poder Pf Icpk 1 t 1.25tfi -------------- - ??? ????dvr dt -----t- =t- = Pf 0.26Icpkf tfi ???2 dvr dt ------- = 17 INFORMA��ES DAS APLICA��ES DO LASTRO 16 Do Figura. Locus de corrente da voltagem De emitter do colecionador Do Transistor 17 Do Figura em baixo � o resposta din�mico de um transistor com um diode integrado. O conduction do diode do colecionador est� agora swamped pelo conduction do diode de paralela do anti. Pegando a m�dia diode poder em ponto Um de Figo. 15 dar 0.1 W e o per�odo do conduction de 2.2 �s conduz para um poder de 9 mW do diode m�dio. O diode recupera para 0.7 V e posteriormente como o corrente come�a a ir positivo o transistor caracter�stico ser o mesmo como em Figo. 16. 17 Do Figura. Locus de corrente da voltagem De emitter do colecionador Do Transistor No Vce(sat da voltagem positivo) condicione as exibi��es do locus um resist�ncia do ladeira, Rsat, de 0.8 V/0.28 Um ou 3.6 W. DC testado disto transistor na corrente mesma n�veis ir dar um ladeira resist�ncia valor de abaixo de 1 W. Se a corrente do colecionador est� aproximada para um rampa insurrei��o para um cume avalia de Icpk a tempo tsat o poder perda, Psat, vontade ser dado por:- Para isto exemplo o perda do poder � 14 mW qual, com o perda de 9 mW do diode, quer o dizer o total perdas de em estado estar no regi�o de 25 mW. A Maior Parte dos transistores 0.066 W perda est� causado em de trocar. Transistores em 'D' De SOIC 8 Do Lastro pacote com um t�rmico resist�ncia de t�picamente 130�C/W mostrar� o temperatura eleva��es de 10�C �nico para isto plano de dissipation. Voltagem - V -2 -1 0 1 0 100 200 300 Corrente - mA -2 -1 0 -100 0 100 200 Corrente - mA Voltagem - V Vfo Vf Vce(sat) Psat I2 cpk 3 -------f de Rsat tsat = INFORMA��ES DAS APLICA��ES DO LASTRO 18 Temperatura Alto Condiciona Como os aumentos do temperatura assim ir o total trocar tempo do transistor. O conduction do transistor encompridado cronometra reduz o freq��ncia operacional e aumenta o cume o colecionador corrente. Al�m Disso a corrente tempo da queda normalmente aumentar�. Freq��ncia Baixo diminuir� a m�dia queda tempo perda, mas a rede alimenta aumentos devido ao colecionador superior do perda corrente e queda lenta cronometra, tfi. Apresente 1 exibi��o como o transistor operando condi��es mudam como um resultado de um ambient aumento de 25�C para 70�C. 1 Do Tabela Inerentemente, eleva��es do temperatura causar�o os transistores Vbe para diminui��o e sua armazenagem tempo, ts, para aumento. Adicional para este o Vbe baixo avalia aumentar� as bases para a frentes corrente, Ibon, qual por sua vez mais longe aumentar� a armazenagem tempo. O ramping do colecionador corrente para um cume superior tender� a reduzir a armazenagem cronometrar. Por de usar o degeneration do resistor do emitter o reduzido valor de Vbe � indenizou para em desligue pela voltagem aumentado gota causou pela corrente do colecionador aumentado. Como pode ser vi do tabela o n�vel de Iboff fracionalmente aumenta, qual ajuda para conter a armazenagem e cair o tempo aumentos em alta temperaturas. 18 Do Figura. Poder De desligue Instant�neo do transistor A Maior Parte do aumento em dissipation em alta temperaturas est�o causados por tempo da queda o aumento. Est� ilustrado em 18 Do Figura. Par�metro 25�C 70�C Icpk 292 mA 315 mA Ibon 107 mA 115 mA Iboff 51 mA 52 mA ts 4.2 �s 4.7 �s tfi 0.35 �s 0.46 �s 40 37 kHz do kHz da f Dissipation 0.066 W 0.099 W 25�C 70�C -1.0 -0.5 0 0.5 1.0 0 0.5 1.0 1.5 2.0 Poder De colecionador Emitter - W Tempo - �s 19 INFORMA��ES DAS APLICA��ES DO LASTRO COMECE e Falta Condiciona Al�m De corrida normal o transistor tamb�m experimentar� comece e possivelmente falta condiciona. lata de comece � considerado como uma condi��o do falta do termo curta. 19 Do Figura mostra uma condi��o de comece onde que a corrente do transistor operacional est� duas vezes a corrente at� o l�mpada do corrida normal bate em. Os 400 ms de opera��o plana superiora n�o causa um temperatura alto eleva��o como a capacidade t�rmica do pacote de para 220 � acerca de 1 J/�C. Para causa par um 10�C temperatura eleva��o o transistor ir tenha que ser dissipado o 25 W pelo 400 ms. Sob este condi��es ser prudente para verificar que o transistor tem lucro suficiente em duas vezes o normalidade corrente para controlar o poder de comece dos transistores perda. 19 Do Figura. Corrente Do Colecionador e tubo voltagem em comece No tubo fracassado condicionar a condi��o atual alta n�o termina pelo impressionante do tubo. Promova, quando o PTC resistor troca o circuito come�a a desenvolver muito mais alto nivela de voltagem e corrente. Se esta condi��o persiste ent�o transistor aquecimento encompridar� seu tempo da armazenagem, resulting em aumentos adicionais da voltagem e corrente. Que acontece sob isto condi��es dependem no estrat�gia do projeto do lastro. Como um m�nimo a� dever ser algum tipo de fundindo mecanismo que no final terminar� o sobre carga condi��o. Mais sistemas sofisticados ter�o eletr�nico ou mec�nico-do-eletro feche, qual impedir� danos poss�veis ao circuito os pe�as. -500 -250 0 250 500 Corrente Do Colecionador - mA Voltagem Do Tubo - V 250 500 750 0 Tempo - ms 1000 750 500 250 0 -250 -500 Tubo IC INFORMA��ES DAS APLICA��ES DO LASTRO 20 20 Do Figura. Corrente Do Colecionador e voltagem sob tubo defeituoso do tubo condicionam A condi��o do falta registrou em 20 Do Figura mostrou aquilo, depois de um segundo, a corrente do colecionador do cume � em 1.5 Um, quase cinco cronometra o corrida normal avalia, e esse tubo voltagem alcan�a 1.6 kV. Sob este ponto do fim condiciona o transistor n�o ser� altamente saturado e a corrente do colecionador do cume depender� no lucro do unsaturated dos transistores. Para controlar o m�ximo nivela de corrente o transistor dever � especificado em corrente alta e lucro da voltagem. Al�m Do transistor, os pe�as do tubo precisar� ser especificados para este falta a condi��o. O capacitors e o PTC resistor no outro lado do tubo precisar� est� adequadamente avaliando em voltagem operacional. � um problema espec�fico ao resistor DE PTC como este (cer�mico) pe�as manifestam uma voltagem de destrutivo da pessoa resistor dependente, VDR, efetue em altas tens�es. Voltagem Do Tubo - V -2.0 -1.5 -1.0 -0.5 0 0.5 1.0 1.5 -500 0 500 1000 1500 2000 2500 0 250 500 750 IC Tubo 21 INFORMA��ES DAS APLICA��ES DO LASTRO ESCOLHA DO PACOTE O espa�ar for�as dentro de um lastro eletr�nico � cada vez mais for�ar o projetista favor�vel ao uso de pequeno pacotes para com o j� de encolher pequenos eletr�nicos do favor�vel a dos requisitos do mercado. Os dois a maioria de caminhos comuns para espa�o do salvamento s�o integra��o e miniaturisation. N�s achamos o BULD 25 para 125 s�rie de transistores endere�ar ambos destes requisitos por integrando o diode de paralela DO anti ligado ao momento do substrate do transistor tamb�m estendendo a s�rie de pacotes em qual � dispon�vel. Por de integrar o diode o espa�o e custo de um diode de paralela do anti da recupera��o macio r�pido externo est�o salvados, momento guaranteeing a voltagem combinando do diode e transistor. Se uma redu��o do espa�o adicional est� requerida ent�o o pacto do ultra pacote de SOIC 8 padronizado da ind�stria pode ser montado em ou a frente ou lado do PCB do reverso onde quer que espa�a permite. Se no entanto um poder baixo substitui��o de para 220 � tudo est� precisado ent�o o novo 'SL' De �NICO em Linha pacote � para-220 momento compat�vel dando uma altura salvando de 50% acabado em compara��o com o para-220. O pacote de para 220 est� retido no entanto para o superior alimentar estratagemas onde calor dissipation est� prov�velmente para requerer heatsinking extra. BULD25 O BULD25 � um 4 Um estratagema que est� destinado para lastro compacto as aplica��es. Ser dispon�vel em um escolha de 'D' ou 'SL' pacotes. BULD50 O 6 Um BULD50 � noivo para ligeiramente grande poder lastros talvez um pacto g�meo aplica��o onde tamanho � o pr�mio assunto, mas circuito projeta o minimises poder dissipation BULD85 / 125 These 8 and 12 A devices are meant for single 65 Watt or twin tube conventional HFEB 's where external diode can now be reposto. A alta tens�o transistor requisitos para lastros eletr�nicos ser diferente para isso em de trocar poder do modo abastece. Recognising estas Inova��es Do Poder originalmente desenvolveram o BUL770 e BUL791 especificamente para lastro eletr�nico aplica��es. O pr�ximo passo l�gico � a integra��o de um diode que ambos combina em voltagem do paralela do anti e corrente capacidade. O diode integrado est� especialmente projetando para ter um atacante r�pido e reverso recupera��o que impedir prejudicial transients e instabilidade. 2 Do Tabela em baixo lista o Poder Inova��es ilumina��o transistor produto s�rie. Do BULD25D ideal para lastros compactos, para o BULD125 para alto poder �nico ou aplica��es do tubo g�meas. O BUL770 original e 791 est�o inclu�dos como direto substitui��es para mid para alta alimentam os lastros onde que o diode de paralela do anti do discrete � para ser retido. 2 Do Tabela Com Muita Freq��ncia o escolha do produto inicial do projetista est� feito do len�ol dos dados os valores. Para ajudar o projetista o Poder Inova��es len�ois dos dados do transistor incluem os par�metros extras lastro eletr�nico relacionado com uso. As se��es seguintes discutem os dados par�metros do len�ol e como eles aplicam as condi��es operacionais de um lastro eletr�nico. Estratagema digita L�mpada T�pico Alimente (W) Integrado diode SOIC-8 'D' pacote GOLE 'SL' pacote para-220 pacote BULD25 25 3 3 3 8 BULD50 50 3 8 3 3 BULD85 85 3 8 8 3 BULD125 125 3 8 8 3 BUL770 70 8 8 8 3 BUL791 125 8 8 8 3 INFORMA��ES DAS APLICA��ES DO LASTRO 22 PAR�METROS DO TRANSISTOR VCBO/VCES Inerentemente a voltagem resistir a do cruzamento de colecionador baseia parcial inverso estar� mais alto do que a avalia��o de emitter do colecionador. Ao tipo de circuito apresentou nisto relata o VCBO avalia��o ser n�o importante para opera��o normal. Ser suficiente para assegurar isso ser �timo do que o voltagem da repress�o DE VDR m�ximo. O transformador de empurr�o puxa de centro deu palmadinha em digita de lastro eletr�nico opera o transistor em uma voltagem que � mais alto do que o retificado abastecer corrim�o avalia. Para este tipo espec�fico de lastro o transistor VCBO avalia��o vira muito importante. Usando um diode integrado transistor faz este par�metro quase incomensur�vel, como o voltagem medido estar em fato o m�ximo inverte de obstruir a voltagem (VRRM) do diode de paralela do anti. Como um projetista quer dizer o transistor e diode ser combinado em fabrica��o. VCEO Durante comece e falta condiciona os transistores vontade muitas vezes ligue com o cheio retificado abasteci o corrim�o voltagem no outro lado de eles. A avalia��o de emitter do colecionador precisa estar em excesso disto e o 400 V avalia��o do BULDxxx inteiro que s�rie tem um seguran�a �til margem. � um erro para sobre especifica o avalia��o DE VCEO. Aumentando o VCEO resultar em lento trocar e perdas superiores. VEBO Em opera��o normal a voltagem de emitter das bases inversa do cume est� mostrada para ser acerca de -4 V. Depois De levar em conta comece e falta condiciona o 9 V avaliado do BULD25 .. 125 dever � suficiente. IC/ICM A corrente do colecionador cont�nua avaliada, IC, est� normalmente incluiu para completeness mas � o cume trocado a corrente avalia��o, ICM, ser o mais relevante para lastros eletr�nicos. Para 10 ms o BULD125 poder poder com 8 Um e para 300 curto �s per�odos por cima 12 Uma lata � conduzida. Correntes que s�o acerca de cinco da causa da lata das condi��es Do Falta cronometram o corrida normal valor. Isto marcas o BULD125 conveniente para lastros com uma corrente corrente m�xima de apenas por cima 2 Um. Um 2 Um cume colecionador vontade atual permita o BULD125 para ser usou para lastros de at� 125 W. IB/IBM A corrente das bases cont�nua avaliada, IB, est� normalmente incluiu para completeness mas � a avalia��o atual do cume, IBM, � mais relevante para lastros eletr�nicos. Se a corrente das bases m�xima ocorre pela a��o do transformador do motorista, o co-ordinated cume baseia a corrente avalia��o ir ser ICM/n onde n � a raz�o do transformador. Na maioria de caixas uma avalia��o de 25% de ICM dever � suficiente. IR(REC) A corrente que flue como carga est� liberada do diode depois de seu per�odo do conduction. A quantidade de carga que enlata � removido ser proporcional ao tamanho da estrutura do diode, (muito gostar da armazenagem tempo � regi�o das bases). No Entanto o maneira em qual a corrente � liberou dependente sobre diode projetar e processamento, de prefer�ncia o carga fluir� em um trapezoidal waveform com eleva��o igual e queda cronometram. Mantendo o IR(REC) para um m�nimo est� digitando poder baixo lastros como a corrente liberado da necessidade da vontade do diode para fluxo pelo transistor criando significativamente grande circular correntes para lastro aborrecido estabilidade. O BULD25 tem um IR(REC) de t�picamente <5 mA. trr � o tempo pegou ao Ir para fluir para dentro de 25% de IR(REC do cume). � o dependente do circuito e dever � mediu em condi��es como fim para opera��o do lastro real como poss�vel. Geralmente valores at� 1�s ser aceit�vel e o BULD25 � t�picamente 500 ns conseguir conveniente para lastro poderes como mugir como 5 W. Ser f�cil para fazer um datasheet compara��o e ir buscar o estratagema com o baixo cotar n�vel de trr, isto n�o necessariamente refletir� na opera��o do diode quando colocou nas condi��es �nicas de um HFEB. VFR, tFR A recupera��o para a frente voltagem e tempo ambos precisar ser o minimised para evitar o oscillations e perdas do poder indesej�veis. O total coloca de BULDxxx que transistores est�o projetados para manter este valor para um m�nimo. 23 INFORMA��ES DAS APLICA��ES DO LASTRO Ptot Estratagema Cont�nuo dissipation em 25�C caixa temperatura d� um medida da capacidade do poder do termo curta do estratagema. Supondo uma capacidade t�rmica de 0.7 J/�C do pacote, o BULD85KC dever poder desenvolver seu 85 W avalia��o para apenas sob 1 segundo em ar gratuito. O 'SL' e 'D' pacotes est�o projetados com leadframes para minimise do poder da clientela resist�ncia t�rmico. VCE(sus) � um medida da voltagem que o transistor pode ajustar o la�o interruptor em uma corrente de 100 mA. At� no caixa do BULD25 � um VCE(sus verdadeiro) avalia��o como a energia do inductance da s�rie est� absorvida pelo transistor. Teste os circuitos onde o cume voltagem � clamped por um diode para um auxiliar abastecer fazer n�o teste o sustentar capacidade do transistor. GELOS BULDxxx transistores s�o estruturas do planar de �on implantou. Quer O dizer seu ponto de corte do colecionador correntes ser�o reduzir e mais est�bulo do que transistores fabricou por um processo do mesa do vidro. At� em alta temperaturas o BULD125 corrente do ponto de corte � menos do que 0.2 mA, fazendo o vazamento corrente dissipation insignificante. IEBO A corrente do vazamento de emitter das bases � somente cr�tico para inverter circuitos onde o transistor � dc parcial ligado para iniciar oscillation. Para isto circuitos o ponto de corte corrente no mesmo n�vel deve est� baixo para evitar de manobrar as bases preconceito corrente. Circuitos que usam um diac come�ado oscillator pode suportar bastante alto n�veis de corrente do vazamento. VBE(sat) A voltagem da satura��o de emitter das bases dever � medida em condi��es apropriar para opera��o do lastro e em cruzamento temperaturas de 25�C e superior. Figuras da se��o em perda do poder de emitter das bases o mostraram a m�dia que perda esteve muito pequeno e assim o requisito � ao VBE(sat) � aquilo isto necessidades para ser compat�vel em vez de muito baixo. VCE(sat) dissipation de em estado � o segundo perda do poder grande. A se��o em perda do poder de emitter do colecionador o mostrou o dc valores de VCE(sat) n�o alcan�ar em opera��o. Este porque o transistor est� em seu tempo da armazenagem quando o colecionador corrente � o m�ximo e o basear corrente naquele tempo � o negativo. Mesmo Assim o � desej�vel o VCE(sat) est� razoavelmente mugindo e medir em cruzamento temperaturas de 25�C. VFCB A voltagem para a frente gota do colecionador basear o diode faz contribuir ao dissipation total e para esta raz�o est� regularmente monitorado. hFE Atual lucro e seu produto coer�ncia ser importante para raz�es v�rias. O Mais �bvio se o ser em corrida correntes o hFE necessidades para ser �timo do que a satura��o for�ada ganha a raz�o de outra maneira o VCE(sat) ser� a alta. Inverters que come�a por dc biasing o transistor tamb�m precisa ter um bom lucro plano baixo. A s�rie do produto inteira tem um lucro de 10 do m�nimo em um colecionador corrente de 10 mA. Para fornecer suficiente come�ar poder e poder com falta condiciona o transistor necessidades para ter um suficientemente alto corrente ganha. Em 8 Um o BULD125 ter um lucro de 10. Fabricantes o recognise o valor de hFE ser um contribuir fator em a velocidade do interruptor e o lucro precisa ser mantido dentro de limites certos para controle trocadas o desempenho. R?JC/R?JA Estes par�metros t�rmicos est�o usados em um maneira convencional. Quando o transistor � soldou em um quadro sem um heatsink seu valor de cruzamento para resist�ncia t�rmico do ambient, R?JA, lata � melhorou por assegurando um bem regi�o de caminho do cobre est� conectada ao alfinete do colecionador. O m�ximo de 165�C/W ainda permite quase 1 W dissipation no pacote de SOIC 8, qual ser amplo para o BULD25D em um lastro compacto. O leadframes em todos os novos pacotes do poder da altura baixos tem estado especificamente projetado ao dissipation do calor m�ximo. O 'SL' empacote por exemplo ret�m o basic estrutura do para-220 por ter o perna como parte da aba t�rmica do centro anexou �s costas do batata frita. A 'D' empacote tem tudo o colecionador conduz anexou em um parecido maneira para fornecer o calor curto caminho longe do batata frita. INFORMA��ES DAS APLICA��ES DO LASTRO 24 ts Desacordo em armazenagem cronometra a lata imensamente influir em freq��ncia operacional portanto o BULD25 por exemplo � projetou com um ts de t�picamente 3.5 �s em um simular 25 W lastro. Clientela sele��es ser dispon�vel a pedido. Trocando Tempo Do Demora e tempo da eleva��o par�metros relevantes � opera��o do transistor no lastro n�o discutem. Tempo Da Queda � importante em controlador o dissipation e EMC. Geralmente uns transistores trocando desempenho est� medido com um inductive e/ou um carga do resistive. Ambos digita de lata do carga forne�a uma avalia��o dos transistores desempenho. Como o inductive carga produz uma corrente do colecionador do ramping o medido armazenagem cronometra, ts, ser� o parecido com o tempo em um lastro da armazenagem. Quando o transistor desliga a voltagem r�pida eleva��o do carga do inductive encurtar� os transistores queda tempo. Um resistive carga dar um constante ligado atual e o tempo da armazenagem medido tende a ser mugir em compara��o com a aplica��o. Em volta desligado a eleva��o da voltagem do colecionador depende na taxa de queda atual do colecionador. Esta taxa lenta de eleva��o da voltagem quer o dizer a corrente queda cronometra, tfi, � o parecido com os valores obtiveram no lastro. Para dar um id�ia verdadeiro de estratagema de trocar o tempo, Inova��es Do Poder t�m desenvolvido um teste COMIDO do extra modo que tem estado incorporado em teste do estratagema. Usando um circuito �nico o tester exercita um estratagema por um conduction �nico ciclo. Todo BULD25 e BULD50SL passe por esta su�te extra de testes que enlata mede o estratagema trr, ts e tfi embaixo condicionam governado por um conjunto de representante dos pe�as do carga de um 25 real ou 50 W circuito do lastro. Este par�metros s�o listou no trocando se��o do BULD25 dos caracter�sticas e BULD50 datasheets. A conclus�o l�gica disto digita de teste � para fa�a uma sele��o de um estratagema da clientela usando pe�as pegaram do lastro real em qual os estratagemas vontade ter para operar. Para manter um freq��ncia constante e baixo poder perda ser importante esse trocar cronometrar ts e tfi n�o mude muit�ssimo com temperatura crescente. Curvas para estes par�metros Do Caracter�stica est�o dadas no Produto Da Ilumina��o os dados len�ois. 25 INFORMA��ES DAS APLICA��ES DO LASTRO CONCLUS�ES Est� mostrado aquilo o pe�a principal de transistor que perda no lastro eletr�nico ser tfi do tempo da queda atual. O � importante tfi n�o est� demais que curta-metragem de outra maneira h� um EMC potencial problema. O tempo da armazenagem do transistor � outro par�metro como isto da chave controla o freq��ncia operacional. Ambos este trocar par�metros necessidade para ser compat�vel em produto produ��o e com temperatura O paralela-do-anti diode precisar be especifiquei com uma recupera��o macia r�pida no lastro para ter o m�nimo efetua ligado de operar freq��ncia. Baixo alimentar lastros de < 50 Watts s�o aplica��es ideais para estes pequenos transistores do poder da altura baixos, com seu r�pido trocando e baixo em perdas do estado o pacote de para 220 grande tem agora fui repor por GOLE da altura baixo e poder de SOIC 8 pacotes. Em comece e sob falta condiciona o transistor opera em n�veis atuais superiores. O transistor dados len�ol especificar o transistor desempenho nesta corrente superiora nivela. Em Fun��o De voltagem o VCE(sus) avalia��o precisa ser o 400 V. O transistor desempenho depende nos detalhes do projeto do lastro total, (21 Do Figura). Assim um alto plano de intera��o meios esse pe�a avalia precisa optimised ao transistor espec�fico escolher. O 25 125 diretos DE BULD est� desenvolvido e especificado para opera��o do lastro eletr�nica. Par�metros Da Chave t�m estados characterised para opera��o do temperatura alta. Estes produtos t�m sido testado em projetos do lastro numerosos e achado para dar desempenho excelente. Al�m Disso, esta s�rie do produto est� fabricada com hFE justo e s�rie do ts para assegurar bom estratagema combinando e opera��o equilibrada na aplica��o. O BULD25 ser conveniente para lastros compactos at� 25 W e o BULD50 para lastros at� 50 W e assim por diante para HFEB convencional at� 125 W. No Entanto estes n�veis do poder est�o somente dando como um guia e experi�ncia em projeto do lastro no final ajudar� reduzir o dissipation no transistor interruptores. INFORMA��ES DAS APLICA��ES DO LASTRO 26 Apresente 3 abaixo de ser um lista de pe�a t�pico avalia um projetista enlata come�ar com. Ser n�o pretendi ser um completar solu��o exceto um guia para pe�a geral avalia. Temperatura Operacional coloca, corre��o do fator do poder e tipo do l�mpada todo afetam o final escolha componente. 3 Do Tabela NOTAS. Transformador para estes poderes baixos Do Engate � um 2:1 raz�o dos voltas. O valor do frio DE PTC � o approx. 200 ?. Tudo este lastros correm com um PF de t�picamente <-0.6 para poderes at� 25 W, reduzindo C3 traz esta unidade que fica mais perta do valor. LASTRO ALIMENTA 7 11 15 20 23 WATTS DO WATT DO WATT DO WATT DO WATT COMPONENTES R2 470 k??470 k??470 k??470 k??470 k? R3 / R5 22 ??22 ??22 ??22 ??22 ? R4 / R6 3.9 ????????????????????????? R7 470 k??470 k??470 k??470 k??470 k? C2 47 nF 47 nF 47 nF 47 nF 47 nF C3 10 ?10 Da F ?10 Da F ?10 Da F ?10 Da F ?F C4 200 nF 200 nF 200 nF 200 nF 200 nF C5 100 nF 100 nF 100 nF 100 nF 100 nF C6 1.5 nF 1.5 nF 1.5 nF 1.5 nF 1.5 nF C7 200 nF 47 nF 47 nF 47 nF 47 nF C8 4.7 nF 6.8 nF 6.8 nF 10 nF 10 nF C9 3.3 nF 3.3 nF 3.3 nF 4.7 nF 4.7 nF L1 5.3 mH 3.58 mH 3.62 mH 3.16 mH 2.5 mH 27 INFORMA��ES DAS APLICA��ES DO LASTRO 21 Do Figura. Diagrama do circuito do lastro Eletr�nico V t� R3 R4 Ns R5 R6 Ns TR1 TR2 R2 D5 D6 C5 D8 D7 T2 Np C6 R7 AC 50 C1 Do Hz T1 C2 D1 D3 D2 D4 F1 R1 C4 C3 L1 C7 C8 C9 R8
Sincronicidade e entrelaçamento quântico. Campos de força. Não-localidade. Percepções extra-sensoriais. As surpreendentes propriedades da física quântica.