Você está na página 1de 35

UNIVERSIDADE SAVE

FACULDADE DE CIÊNCIAS NATURAIS E EXACTAS


DEPARTAMENTO DE CIÊNCIAS NATURAIS E EXACTAS
CURSO DE LICENCIATURA EM FÍSICA –EAD; 4º Ano

Disciplina: Electrónica Digital


IMPLEMENTAÇÃO DE FUNÇÕES BOOLEANAS

Operações lógicas, Características comerciais de circuitos


integrados, famílias lógicas e sua implementação (RTL, DTL,
TTL, HTL, ECL, SHOTTKY, CMOS, IIL, SOS; Diagramas
temporais de circuitos lógicos, desenho de circuitos lógicos
Docente:
Chongoene, 2023
Mundeira Tomé Mundeira
LEITURA INDIVIDUAL E PRODUÇÃO DE RESUMO
EM GRUPOS
✓ Princípio de funcionamento de um díodo e de um
transístor;

✓ Descrição do funcionamento de uma porta básica


numa família lógica:
- TTL (grupos ímpares);
-CMOS (grupos pares);

✓ Parte Prática: Implementação de funções booleanas


usando portas universais.
Operações lógicas

❖ Há uma correspondência de um-para-um entre


circuitos eléctricos e funções booleanas. Para
qualquer função booleana pode-se desenvolver um
circuito electrónico e vice-versa.

❖ Como funções booleanas precisam apenas de


operadores booleanos AND, OR e NOT,podemos
construir qualquer circuito electrónico usando
exclusivamente essas operações.
Conti…
❖ As funções booleanas AND, OR e NOT correpondem
aos seguintes circuitos electrónicos: as portas
lógicas AND, OR e o inversor (NOT):
Conti...
❖ Qualquer circuito lógico, por mais complexo que seja,
pode ser implementado por meio das funções AND,
OR e NOT.
Universalidade das portas NAND e NOR

❖ Todas as funções booleanas são combinações das


funções AND, OR e NOT, que por sua vez podem ser
obtidas exclusivamente a partir de NAND e NOR.
Universalidade das portas NAND e NOR ( Cont…)
Universalidade das portas NAND e NOR ( Cont…)
Universalidade das portas NAND e NOR ( Cont…)
Implementação de funções booleanas com portas
NAND e NOR

❑ Para transformar qualquer tipo de função booleana,


de modo a ser implementada apenas com portas
NAND é preciso:
o Aplicar a toda a expressão uma dupla inversão (negação
dupla);
o Se a função estiver em Maxterm, as duas inversões deverão
continuar;
o Se a função estiver em Miniterm, elimina-se uma das
inversões através do teorema de Morgan.
Implementação com NAND

Continua-se a inverter duplamente os termos ou partes


da função, até que todas as somas e produtos se
transformem produtos negados.
Implementação com NOR

Para implementar funções booleanas apenas com portas


NOR, o processo é semelhante ao anterior :
o Faz-se uma dupla inversão.
o Se a expressão inicial é uma soma lógica, não se
verifica nenhuma alteração.
o Se é um produto, elimina-se uma delas pela
aplicação do teorema de Morgan.
o Continua-se a inverter duplamente os termos, até
que todas as somas e produtos se transformem
em somas negadas
Implementação com NOR

Para implementar funções booleanas apenas com portas


NOR, o processo é semelhante ao anterior :
o Faz-se uma dupla inversão.
o Se a expressão inicial é uma soma lógica, não se
verifica nenhuma alteração.
o Se é um produto, elimina-se uma delas pela
aplicação do teorema de Morgan.
o Continua-se a inverter duplamente os termos, até
que todas as somas e produtos se transformem
em somas negadas
Implementação com NOR
Caracteristicas comerciais das famílias logicas

Circuito integrado – é o conjunto de transístores


compactados para realizar uma determinada função. A
compactação pode ser feita das seguintes formas:

o SSI (Single scale integration) – menos de 12 portas;


o MSI (Medium scale integration) – 12 á 100 portas;
o LSI (Large scale integration) – de 100 á 1000 portas;
o VLSI (Very large scale integration) – milhões de
portas.
Caracteristicas comerciais das famílias logicas

o Família lógica – conjunto de circuitos integrados digitais que


dentro da mesma tecnologia empregam o mesmo tipo de
componentes e circuitos básicos na sua estrutura.
o Os principais parâmetros que os fabricantes indicam nos
catálogos, para todas as famílias são :
1. Nível lógico de funcionamento (níveis de entrada e saída)
o Os níveis lógicos de funcionamento são as faixas de valores
de tensão que o fabricante do circuito integrado digital
garante para cada um dos estados lógicos.
Por exemplo, para a família TTL o nível 1 (alto) está entre 2.8 a
5 V, e zero (baixo),entre 0 a 2.5 V.
Caracteristicas comerciais das famílias logicas

2. Característica de transferência (VTF – Voltage transfer


function) é o gráfico que mostra a relação entre V na
entrada e V na saída da porta lógica. Esta característica
é função da temperatura T.

3. Imunidade ao ruído (noise marging) é a margem do


ruído eléctrico que a porta suporta sem que haja
alterações de funcionamento.
Caracteristicas comerciais das famílias logicas

4. Tempo de propagação (propagation delay);


5. Fan - out é o número inteiro que dá a quantidade de
entradas da mesma família que se podem ligar a uma
porta.
6. Dissipação de potência. Habitualmente, indica-se
dissipação por função.
7. Tensão de alimentação e sua tolerância .
8. Temperatura máxima de funcionamento
Tecnologia de fabrico de circuitos digitais
Familia logica TTL

TTL significa Transistor – Transistor – Logic, ou Lógica


de Transsístor – Transístor
As portas lógicas são construídas na base de
resistências, díodos e transístores bipolares.

Esta família é mais popular, devido ao seu baixo custo e


a grande variedade de circuitos desenvolvida pela maior
parte dos fabricantes.
A primeira série a aparecer é a TTL Standard, série
54/74, cujas a representação.
Familia logica TTL

TTL significa Transistor – Transistor – Logic, ou Lógica


de Transsístor – Transístor
As portas lógicas são construídas na base de
resistências, díodos e transístores bipolares.

Esta família é mais popular, devido ao seu baixo custo e


a grande variedade de circuitos desenvolvida pela maior
parte dos fabricantes.
A primeira série a aparecer é a TTL Standard, série
54/74, cujas a representação.
Familia logica TTL
Tensão de alimentação compreendida entre 4.5 e 5.5 V (5 V
nominais )
Temperatura de funcionamento entre 0 e 70 °C
Fan-out igual a 10
Níveis de tensão :
VIH mínimo = 2.0 V
VIL máximo = 0.8 V
VOH mínimo = 2.4 V
VOL máximo = 0.4 V
• Margem de ruído em ambos os níveis, de 0.4 V
• Tempo de propagação médio de 10 ns
• Dissipação de potência, de 10 mW por porta
Familia logica TTL
Séries melhoradas em termos de tempo de propagação
e dissipação de potência):

a) Série 54/74L (Low – power), com consumo inferior a


1 mW por porta, mas sacrificando o tempo de
propagação, que é de 33 ns.
b) Através da incorporação de um componente
chamado díodo Shottky, surge a série 54/74S (Shottky),
que melhora o tempo de propagação (3 ns) com uma
dissipação de potência de 19 mW, aproximadamente.
Familia logica TTL

c) Série 54/74LS (Low – power, Shottky) com tempos de


propagação de 5 ns e potência por porta de 2 mW.

d) Série 54/74F (Fast), com uma potência de 4


mW por porta e tempo de propagaçào de 3 ns.

.
Família Lógia CMOS
A tecnologia CMOS é resultado de duas famílias que
também utilizam o transístor MOS como elemento
básico. Elas são, a NMOS e PMOS, constituídas por
transístores de canal N e P, respectivamente. A sigla C,
é abreviatura de COS (Complementary Simmetry).

o Tensào de alimentação variável entre 3 e 18 V.


o Gama de temperaturas de funcionamento entre 40 e
85 °C.
o Fan-out superior a 50.
Família Lógia CMOS

o Níveis de tensão (para um alimentação de 5 V) :


o VIH mínimo = 3.5 V
o VIL máximo = 1.5 V
o VOH mínimo = 4.95 V
o VOL máximo = 0. 05 V
o Grande imunidade ao ruído ; não é afectada por
impulsos de 30 % da tensão de alimentação;
o
Família Lógia CMOS

o Os tempos de propagação variam inversamente com


a tensão de alimentação, sendo de 125 ns para 5 V e
de 45 ns para 15 V
o A potência dissipada por porta é de 10 mW
o A High- Speed CMOS, para uma alimentação de 4.5
V, apresenta tempos de propagação da ordem de 7
ns, aproximadamente .
Exercícios

1. Desenhar o circuito lógico das seguintes funções :


Exercícios
2. Implementar com portas NAND as seguintes funções:
Exercícios
3. Implementar com portas NOR as seguintes funções:

.
Exercícios
4. Desenhar o circuito da função XOR usando Minterms.
Desenhe um circuito equivalente usando apenas portas
NAND

.
Famílias lógicas CMOS & TTL

Os dois últimos slides mostram algumas portas lógicas


implementadas na base destas duas tecnologias.
Uma das tarefas do TPC é exactamente escolher um
dos circuitos ou outros (no caso de TTL) e mostrar com
base nos estados de condução ou não, o funcionamento
da porta corresponde ao circuito.
Famílias lógicas CMOS & TTL
Famílias lógicas CMOS & TTL
❖ A resolução do TPC e Exercícios deve ser submetido até no
dia 19 de Abril de 2023, no seguinte endereço:
tomemundeira@gmail.com (Manuscrito)

❖ Aula da semana 29 de Abril de 2023, será dediacada para


realização do Teste 1 e será presencial (08:00h no edifício
de Xigovia)

Bom Trabalho!

Você também pode gostar