necessidade de enviar informações contidas num único canal para vários canais; • Efetuam a função inversa à dos multiplex, daí vem o nome demultiplex; • • Largamente empregados na área de transmissão de dados; • A função das entradas de seleção é escolher qual o canal de informação de saída deve ser conectado à entrada; • Circuito elementar: • Circuito lógico de dois canais: • *Analisar o funcionamento do circuito em função da variável A. • Tabela da verdade: Variáveis de Canais de Seleção Informação A I0 I1 0 E 0 1 0 E
Projeto do Circuito de um Demultiplex
• Relacionar os valores das variáveis de seleção (endereços) com o canal de saída de
informação que deve ser conectado a entrada. • Montar a tabela da verdade considerando todas as possibilidades das variáveis de seleção e os respectivos canais de informação. • Exemplo de um demultiplex de 4 canais: ◦ Possui 2 variáveis de seleção; Variáveis de Seleção Canais de Saída A B I0 I1 I2 I3 0 0 E 0 0 0 0 1 0 E 0 0 1 0 0 0 E 0 1 1 0 0 0 E • *Analisar a tabela para os valores de AB; • O funcionamento do demultiplex é análogo ao multiplex; • *Analisar a o circuito; ◦ Apenas uma saída estará ativa para um dado endereço; • Bloco:
Outras maneiras de formar um Bloco Demultiplex
• Qualquer gerador de produtos canônicos pode
ser utilizado para montar um demultiplexador; ◦ Esquema geral: • O gerador de produtos canônicos interno ao demultiplex funciona como distribuidor de endereços; ◦ As variáveis de seleção desbloqueiam apenas uma saída; • Lembrando que os geradores de produtos canônicos poderá ser construído com uma das abordagens abaixo: ◦ Uma matriz de encadeamento simples; ◦ Uma matriz de encadeamento duplo; ◦ Portas lógicas E.
Ampliação da Capacidade de um Circuito
Demultiplex
• Assim como nos circuitos multiplex, a
capacidade dos demultiplex também podem ser ampliadas combinando demultiplex de menor capacidade. • Apresentando este processo com um caso simples; ◦ Montar um demultiplex de quatro canais a partir de outros de apenas dois canais de saída; ◦ Tabela verdade do circuito: A B S0 S1 S2 S3 0 0 E 0 0 0 0 1 0 E 0 0 1 0 0 0 E 0 1 1 0 0 0 E • Com este processo é possível formar circuitos demultiplex de qualquer capacidade de saída; • Exemplo de um demultiplex de 16 canais de saída, utilizando apenas blocos de 8 canais: ◦ *Analisar o funcionamento.
Demultiplex com Endereçamento Sequencial
• A informação da entrada sai pelos canais de saída de acordo com o endereçamento sequencial; • Conectar às entradas de seleção, um circuito contador que gere a contagem sequencial desejada; • Funcionamento: quando o contador assume estado 0, a informação sairá pelo canal de saída I0, quando assumir o estado 1, sairá pelo canal I1, e assim sucessivamente; • Esta configuração não permite a conversão de informação série paralela; ◦ Não permite a saída simultânea de informações;
Multiplex e Demultiplex utilizados na Transmissão de Dados
• São muito utilizados na transmissão de dados; • Requisitos para a transmissão de dados: ◦ Existir um bloco no transmissor e outro no receptor executando um a função inversa do outro; ◦ Manter o sincronismo (mesmo endereço) entre transmissão e recepção das variáveis de seleção; • Basicamente são dois os processos de transmissão: ◦ Transmissão paralela: através de múltiplos canais; ◦ Transmissão série: através de um canal; • Exemplo de transmissão paralela: ◦ Configuração do circuito: ◦ A entrada da informação é em série; ◦ Funcionamento: ▪ Durante a duração do primeiro bit a variável de seleção A1 aponta para S0 e simultaneamente A2 esta apontando para I0. ▪ Já no segundo bit, a variável de seleção A1 aponta para S1 enquanto A2 aponta para I1. • Exemplo de transmissão série: ◦ Na prática este é o processo de transmissão mais utilizado; ◦ Configuração do circuito: ◦ Possui dois canais de entrada de informação (2 bits); ◦ Transmissão por um único canal; ◦ Na recepção, a informação é convertida de série para paralelo; ◦ Funcionamento: ▪ Durante o primeiro bit (0 a t1) as variáveis de seleção estarão em 0, logo I0 aparece em S e E aparece em S0; ▪ No segundo bit (t1 a t2), A1 e A2 estão em nível 1, logo o bit em I1 chegará a S0; ◦ Transmissão utilizando um multiplex e demultiplex de 8 canais de informação: ▪ Os bits de informação de entrada de I0 a I7 sairão por S0 a S7, respectivamente; ▪ Os contadores estão sincronizados.
Bibliografia:
IDOETA, Ivan V.; CAPUANO, Francisco G. Elementos de eletrônica digital. 40.ed. São Paulo: Érica, 2008.