Você está na página 1de 21

PONTIFÍCIA UNIVERSIDADE CATÓLICA DE MINAS GERAIS

Instituto Politécnico – IPUC

OSCILADOR ASTÁVEL DE 12V 240Hz E DUTY CYCLE DE 66%:


Abordagem discreta do CI555 utilizando componentes da família CMOS

Pedro Augusto da Silva Ramos

2022
Belo Horizonte

1
SUMÁRIO
1- INTRODUÇÃO.................................................................................................3
2-DESENVOLVIMENTO......................................................................................3
2.1 Fundamentação teórica............................................................................3
2.1.1 Frequência......................................................................................3
2.1.2 Ciclo de trabalho (duty cycle) ..........................................................3
2.1.3 Comparador simples.......................................................................4
2.1.4 O Latch SR......................................................................................5
2.1.5 Buffer...............................................................................................5
2.1.6 Princípio de funcionamento do circuito projetado............................5
2.1.7 Circuito Integrado 555.....................................................................7
2.2 Memória de cálculo................................................................................9
2.2.1 Definindo C1..................................................................................10
2.2.2 Calculando RB...............................................................................10
2.2.3 Calculando RA..............................................................................10
2.2.4. Demais resistores.........................................................................10
2.2.5 Comparadores U1 e U2.................................................................11
2.2.6 Portas lógicas NOR.......................................................................11
2.2.7 Buffer Inversor...............................................................................11
2.2.8 Transistor Q1.................................................................................11
2.2.9 Definindo Q2..................................................................................11
2.3 Lista de materiais.................................................................................12
2.4 Circuito final.........................................................................................12
2.4.1 Simulação....................................................................................13
2.4.2 Montagem em Protoboard...........................................................14
3 -CONCLUSÃO................................................................................................15
REFERÊNCIAS.................................................................................................16
ANEXO A – DATASHEET CI555........................................................................17
ANEXO B – DATASHEET CD4001B – PORTAS NOR......................................18
ANEXO C – DATASHEET LM339 – CAMPARADORES...................................19
ANEXO D – DATASHEET CD4049D – BUFFER INVERSOR………………….20

2
1 INTRODUÇÃO
A eletrônica é um caminho consolidado quando precisa-se desempenhar
alguma função que tem como característica a oscilação. Entende-se por
oscilação o movimento de um lado para o outro, uma alternância entre posições.
Sendo assim, é necessário desempenhar ferramentas para controle da
oscilação, como a frequência e o duty cycle.
O projeto desenvolvido consiste em aprofundar a lógica e o funcionamento
dessa ferramenta como objeto de estudo e aplicação. Este trabalho serve de
base para entendimento básico sobre o circuito integrado 555, amplamente
utilizado na eletrônica.
O CI citado será projetado de forma discreta e o funcionamento verificado
através de simulações e montagem prática. Por meio dos resultados obtidos, foi
possível validar o correto funcionamento conforme projeto, levando em
consideração as condições de contorno.

2.DESENVOLVIMENTO
2.1 Fundamentação teórica

Para entendermos melhor o funcionamento do projeto, são necessários


alguns conhecimentos prévios de eletrônica, bem como relembrar a resposta de
um circuito digital de memória primitivo, mas muito utilizado: o Latch SR. Nos
tópicos a seguir será feito uma breve revisão dos mesmos.

2.1.1 Frequência
A frequência é uma grandeza física que indica o número de ocorrências de um
evento (ciclos, voltas, oscilações etc.) em um determinado intervalo de tempo.
Para a eletrônica, a frequência é medida tipicamente em Hz que é a quantidade
de ciclos por segundo.

2.1.2 Ciclo de trabalho (duty cycle)


Duty Cycle ou ciclo de trabalho é a proporção de tempo que o circuito está
LIGADO (Ton) em comparação com o tempo em que o circuito está DESLIGADO
(Toff).

3
O duty cycle pode ser medido considerando o tempo desligado (Toff) sobre
o período total, apesar de ser menos usual. Neste relatório, o duty cycle será o
adotado tendo o tempo ligado (ou nível alto) como referência.

2.1.3 Comparador simples

O comparador é uma aplicação não linear dos amplificadores operacionais.


Este é chamado também de Amp Op. e é um circuito que tem um ganho elevado
em relação à tensão diferencial de entrada, idealmente infinito. Com relação à
aplicação como comparadores, este modo de operação não se utiliza de
resistores de realimentação para ajuste de ganho (como amplificadores
inversores e não inversores), neste caso, a tensão de saída será conforme a
tensão de alimentação em seus níveis de saturação.

4
2.1.4 O Latch SR

O Latch é uma unidade primitiva de memória, que deu origem aos flip flops
atuais. A tabela verdade do comportamento desse elemento é exibida abaixo.

O estado da saída é variável conforme a combinação das entradas, sendo


que uma das combinações é o estado de memória (Hold Output). O Latch SR
utilizado neste trabalho possui uma limitação: o estado com ambas as entradas
em nível alto é inválido. Esta condição não ocorrerá no circuito projetado,
portanto, não será problema.

2.1.5 Buffer

É outra aplicação de Amplificadores Operacionais, entretanto, o buffer tem


ganho unitário de tensão, sendo positivo ou negativo. É largamente utilizado em
aplicações onde é necessário o casamento de impedância em circuitos
eletrônicos ou ainda aplicações em que se deseja aplicar ganho de corrente
elevado. Neste projeto, o buffer será utilizado para este último intuito.

2.1.6 Princípio de funcionamento do circuito projetado

No circuito estudado, uma vez que R1=R2=R3 e V𝑐𝑐=12V tem-se um divisor


de tensão resistivo na entrada do circuito. Dessa forma, sabe-se que, após
energizar o circuito:

5
VrefA=2 / 3. V𝑐𝑐 = 8 V
VrefB=1/3. V𝑐𝑐= 4 V

Para analisar o princípio de funcionamento do circuito considera-se algumas


premissas para o instante anterior à aplicação da fonte:

• O capacitor C1 está descarregado, ou seja, a tensão na entrada inversora (-)


de U1 e não inversora (+) de U2 é 0V.
• Transistor Q1 em corte.
Cabe relembrar que os componentes utilizados são da família CMOS, ou seja,
por low entenda-se 0V e por nível high entenda-se Vcc que, neste projeto é +12V.

No instante de tempo infinitesimal logo após energizar o circuito (t0), as


condições acima ainda são válidas. Assim, sabe-se que em função da tensão de
referência de cada comparador, a saída de U1 está em nível baixo (low) e de U2
em nível alto (high). Nestas condições, conforme a tabela verdade do Latch SR
mostrada anteriormente, a saída Q está em nível baixo e, consequentemente,
Vo em nível alto – devido ao buffer inversor U3. Este cenário é ilustrado na figura
abaixo.

6
A partir de t0, uma vez que Q1 está aberto, o capacitor C1 começa a se
carregar através de RA e RB. A tensão em C1 (Vc) não causará qualquer
alteração no cenário inicial do circuito enquanto possui valor menor que 4V
(menor tensão de referência dos comparadores, estando em U2). Quando Vc
ultrapassa 4V (em t1), U2 passa a nível baixo. U1 permanece em nível baixo
pois Vc é menor que 8V. Esta é a condição de memória do Latch, logo Vo
permanecerá em nível alto. A tensão no capacitor continua a aumentar.
Em t2 Vc atinge 23⁄∙V𝑐𝑐=8V. A partir daí, quando Vc ultrapassa 8V, U1 passa
a nível alto e faz com que o Latch admita estado de Set (levando Q a nível alto).
Neste instante a saída do circuito, Vo, irá para nível baixo. Com Q em nível alto,
a base de Q1 é saturada via R4 e o capacitor C1 passa a descarregar através
de RB.
Durante a descarga do capacitor as entradas S e R do Latch serão ambas
low para Vc entre 4V e, período em que a saída Q permanecerá em nível alto e
Vo em nível baixo, por ser o estado de memória do Latch, descrito anteriormente.
Chama-se de t3 o instante de tempo em que Vc está no limiar de se tornar inferior
a 4V novamente
A partir de t3, Vc tende a ser inferior a 4V, fazendo U2 ir para nível alto
(enquanto U1 está em nível baixo). Isto fará Q ir a nível baixo (estado de reset
do Latch) cortando o transistor Q1. Dessa forma, o caminho de descarga do
capacitor é interrompido e ele passa a se recarregar.
Uma vez que C1 tornou a carregar, o ciclo de carga e descarga irá se repetir
entre as tensões de 4V e 8V.

2.1.7 Circuito Integrado 555

A aplicação de oscilador astável é amplamente utilizada em circuitos


eletrônicos, em especial naquelas que os utilizam como geradores de clock, mas
não se limitando a elas.
O circuito estudado corresponde a um circuito discreto, ou seja, não
representa um único circuito integrado; utiliza resistores, transistores,
comparadores dentre outros componentes separados. Felizmente, desde 1971,
não é necessário utilizar diversos componentes quando se deseja empregar um

7
oscilador astável porque nesta época foi iniciada a comercialização do circuito
integrado 555.
O CI555 (também conhecido como 555 Timer) é um dos CIs mais utilizados
na eletrônica digital atualmente. Ele pode ser empregado em dois modos de
operação principais:
a. Operação monoestável: Tensão de saída permanece em nível alto durante um
tempo fixo, determinado pelos componentes de polarização do CI, e em seguida
passa a nível baixo.
b. Operação astável: Tensão de saída não possui nível lógico estável,
permanece oscilando entre nível alto e baixo com frequência e ciclo de trabalho
(duty cycle) determinado pelos componentes de polarização do CI.
Nas descrições das operações foram mencionados os componentes de
polarização do CI. Componentes de polarização são componentes externos a um
circuito integrado que podem variar conforme a aplicação desejada e os
requisitos de projeto. A intensão de manter alguns componentes externos é
tornar o CI o mais amplo possível em termos de aplicação, caso contrário, seria
necessário um CI para cada variação de aplicação, inviabilizando a fabricação
em escala.
Na figura 4, há uma região acinzentada englobando a maior parte dos
componentes, incluindo os resistores R1 a R4, os comparadores, o Latch e o
buffer inversor. Os componentes dessa região representam a composição
discreta do circuito interno do CI555. A numeração nas bordas da região
representa a equivalência do circuito estudado com os pinos do encapsulamento
do circuito integrado. As figuras abaixo facilitarão o entendimento.

8
A figura da esquerda pertence ao datasheet do CI5551, em diagrama de
blocos. Nota-se equivalência entre os circuitos, exceto por duas características:
a. O CI555 utiliza um flip flop interno, enquanto o circuito projetado utiliza um
Latch.
b. No circuito projetado o pino 4 não foi representado, pino que corresponde ao
reset do flip flop no circuito original.
As duas diferenças são explicadas pelo fato de que, para a operação como
oscilador astável, o pino de reset não é utilizado no CI555, sendo conectado
diretamente a Vcc para anulá-lo. Uma vez que este pino não é utilizado esta
operação e esta foi a utilizada no circuito projetado, não foi necessário
implementar a função de reset. Sendo assim, o flip flop pôde ser substituído por
um Latch, simplesmente.
Neste trabalho, o CI555 não será utilizado, visto que o intuito é implementar
o oscilador astável discretamente. Todavia, sabendo que o circuito projetado é
equivalente ao CI quando em operação astável, as equações válidas para o
CI555 também serão válidas para o circuito projetado que, a partir de agora, será
descrito como 555 Discreto.
O uso de tais equações será feito na sessão seguinte, referente à memória
de cálculo do projeto.

2.2 Memória de cálculo

Nesta sessão serão demonstrados os cálculos para projeto do circuito valendo-


se das equações do circuito integrado 555, como justificado anteriormente. A
figura 11 corresponde à estrutura do circuito, na topologia utilizada. A presença
de componentes diferentes das figuras anteriores, bem como blocos, será
justificada nesta sessão.

2.2.1 Definindo C1.


O valor de C1 foi determinado pelo professor como 100nF. Deve ser usado
capacitor de poliéster.

9
2.2.2 Calculando Rb.
Para calcular o valor de Rb, precisa-se primeiro determinar o tempo em que a
tensão ficará em nível lógico alto e o tempo em que ficará em nível lógico baixo.
Para isto, adota-se o duty cycle de 66% e a frequência de 260Hz, parâmetros
definidos para o sinal de saída desejado.

T = 1 / f = 3,85 x 10-3s
D = TH / T = 66 % = TH / 3,84x10-3s
TH = 2,54x10-3s
TL = 1,31x10-3s
TL = 0,695 . RB . C1, considerando C1 = 100 n𝐹
RB = 1,31x10-3s/ 0,695 . C1 = 18848,9 Ω, valor comercial mais próximo:
18k Ω.

2.2.3 Calculando Ra.


TH = 0,695 . (RA + RB) . C1
RA + RB = TH / 0,695.C1
18k + RA = 36546,8
RA = 18k Ω

2.2.4. Demais resistores


• R5 e R6: São resistores de pull-up dos comparadores, pois os comparadores do
circuito integrado LM339D possuem coletor aberto. Para esta função, foram
utilizados resistores típicos, de 10kΩ.
• R4: Esse resistor é o que limitará a corrente na base de Q2. Vamos definir o
valor de 1 kΩ, por ser valor típico para operação como chave (corte/saturação)
do transistor de uso geral utilizado.
• R1,R2,R3: São os resistores responsáveis por determinar a tensão de
referência dos comparadores. Estes resistores são de 5 kΩ no interior do CI555,
originando o nome do mesmo. Neste projeto, adotamos 4,7kΩ devido à
facilidade de encontrar comercialmente.

10
2.2.5 Comparadores U1 e U2.
Para a função dos comparadores de tensão foi adotado o LM339D. Trata-se
de um circuito com quatro amplificadores operacionais integrados, adequado
para utilizar como comparadores (níveis de saturação superior e inferior iguais a
VCC e VEE, respectivamente).
Este CI é da família CMOS, sendo adequado para alimentação em 12V. Os
sufixos A e B presentes no diagrama se referem aos dois dos quadro (A,B,C,D)
comparadores do CI.

2.2.6 Portas lógicas NOR


As portas lógicas utilizadas também precisam se alimentadas com 12V,
sendo da família CMOS. O C.I. mais recomendado para esta aplicação é o
CD4001, facilmente encontrado e acessível comercialmente. Este CI possui 4
portas lógicas NOR integradas, das quais duas serão utilizadas.

2.2.7 Buffer Inversor


O CI adotado para funcionamento do buffer foi o 4049BD. Também da família
CMOS, composto por 6 buffers, sendo apenas um utilizado. Para esta função,
pode ser utilizado um amplificador operacional tradicional, entretanto, os níveis
de saturação positiva e negativa devem ser devidamente adequados.
Pode ser utilizado ainda um CI de buffers não inversores, como o 4050B,
para tal, basta utilizar a saída da NOR acima em vez da de baixo, pois são sinais
complementares.
Obs: Opcional na elaboração do projeto.

2.2.8 Transistor Q1.


O transistor pode ser de uso geral NPN. Adotou-se o BC337, comercial
largamente utilizado.

2.2.9 Definindo C2.


C2 é um capacitor de filtro, responsável por manter estabilidade na entrada
do comparador. O fabricante recomenda 100 nF, o que foi feito

11
2.3 Lista de materiais

Com todos os componentes definidos, tem-se a lista de materiais


necessários para a montagem do 555 discreto em operação como oscilador
astável.
2 x Resistor de 18kΩ
1 x Resistor de 1kΩ
2 x Resistores de 10kΩ
3 x Resistores de 4,7 kΩ
1 x Comparador LM339D
1 x CI 555
1 x Portas NOR (CI4001)
1 x Buffer Inversor (4049BD)
1 x Transistor NPN (BC337)
2 x Capacitores (100 nF)
1 x Protoboard
Na lista acima foi previsto protoboard, caso já não se disponha de uma para
testes. Neste projeto a fonte utilizada para teste foi uma fonte de bancada
ajustável.

2.4 Circuito final

Para validar o funcionamento correto do circuito, foram feitas simulações e


montagem em protoboard. Foi inserido um conector na saída do circuito como
um ponto de medição a fim de encontrar Vo.
Vo: Tensão de saída, onde se espera observar um sinal astável de 6500Hz
e duty cycle de 70%, conforme parâmetros de projeto.

12
2.4.1 Simulação

Forma de onda de Vo

Visualmente, o sinal de saída está conforme esperado, o que pode ser


validado através das medições. A frequência obtida foi de 265Hz.
O circuito simulado no Multisim se mostrou coerente e apresentou resultados
já esperados.Percebe-se também no instante infinitesimal que a tensão no
capacitor estiver
13
fora desse limite, os comparadores alteram a tensão de saída e isso implica em
sinais pulsantes de +/- 12 V na entrada do Latch.

2.4.2 Montagem em Protoboard

Uma vez que os resultados da simulação foram validados, foi feita a


validação do circuito em sua montagem em protoboard.

Montagem Prática

Na prática, a montagem com os comparadores, portas nand e transistor,


não funcionaram. Sendo assim, alterei esse conjunto por um CI 555, que
funcionou com resultados muito próximos do esperado.

14
15
3. CONCLUSÃO

Este trabalho foi de grande importância e gerou um aprendizado a mais devido


aos desafios da montagem prática. Como já é de se esperar, a montagem de um
circuito na prática dificilmente é fiel ao circuito simulado pois há outras variáveis
que a simulação não consegue prever, o que gerou um certo desafio ao elaborar
esse projeto.
Outro aspecto importante durante a montagem no protoboard foi a atenção
para a correta ligação do circuito e os conhecimentos prévios de funcionalidade
do osciloscópio que são fundamentais para obtenção de dados corretos.

Por fim, considerando que os resultados esperados de projeto eram um duty


cycle de 70% e frequência de 265hz, conseguimos resultados muito próximos na
prática, com duty cycle de 67,16% e frequência de saída de 268,6hz.

16
REFERÊNCIAS
[ i ] PAIVA, José Alberone Menezes de. Orientações_555 discreto. Pontifícia
Universidade Católica de Minas Gerais. 2022
[ ii ] Pontifícia Universidade Católica de Minas Gerais. Sistema Integrado de
Bibliotecas. Orientações para elaboração de trabalhos técnicos científicos
conforme a Associação Brasileira de Normas Técnicas (ABNT). 3. Ed. Vista rev.
Atual. / Elaboração: Roziane do Amparo Araújo Michielini e Fabiana Marques de
Souza e Silva. Belo Horizonte, 2019.
[ iii ] INSTRUMENTS, Texas. LM555 Timer. 2015. Disponível em:
https://www.ti.com/lit/ds/symlink/lm555.pdf. Acesso em: 08 jun. 2022
[ iv ] SEMICONDUCTOR, On. Datasheet LM339D. Disponível em:
https://www.alldatasheetpt.com/datasheet-
pdf/pdf/11676/ONSEMI/LM339D.html. Acesso em: 08 jun. 2022.
[ v ] INSTRUMENTS, Texas. CD4001B. Disponível em:
https://www.ti.com/product/CD4001B?HQS=TI-null-null-alldatasheets-df-pf-
SEPwwe&DCM=yes. Acesso em: 08 jun. 2022.
[ vi ] SEMICONDUCTOR, On. 4049BD. Disponível em:
https://www.alldatasheet.com/datasheet-
pdf/pdf/11962/ONSEMI/MC14049BDG.html.
Acesso em: 08 jun. 2022.

17
17
18
19
20

Você também pode gostar