Você está na página 1de 22

43

Anlise para pequenos sinais de circuitos com dois Transistores

Tipos de Configuraes ou Conexes mais importantes:

1) Cascata
2) Cascode
3) Darlington
4) Par realimentado
5) Espelho de corrente
6) Par diferencial

Configurao em cascata

A principal funo desta configurao conseguir alto ganho sem detrimento da banda passante.

O arranjo mais comum desta configurao cascatear dois (estgios) amplificadores emissor comum,
como mostrado na figura abaixo. Mais que dois estgios podem ser cascateados, mas a anlise com apenas dois
estgios pode ser generalizada para qualquer nmeros.

Antes de iniciarmos anlise desta configurao vamos verificar o efeito da impedncia da fonte (RS) e
da carga (RL) em amplificadores j que (para simplicidade) estes foram anlisados sem estes efeitos. Como
mostrados abaixo

VCC

RC
RB1 C2

v0
RS C1

vi v'i RL

RB2
RE CE
Zi

Amplificador emissor comum com resistncia de fonte e de carga


44
Efeitos de RS e RL

O efeito da resistncia de carga de reduzir a impednica na sada e consequentemente


reduzir o ganho de tenso do amplificador. Esta resistncia pode modificar a impedncia de
entrada. Esta ainda tambm modifica a mxima excurso do sinal de sada devido a mudana na
reta de carga.

O efeito da resistncia de fonte RS de reduzir a tenso de entrada aplicada ao amplificador


(vi ) por divisor resistivo RS e Zi, e consequetemente reduzir o ganho de tenso do amplificador.
Em algumas configuraes a resistncia de fonte RS modifica a resistncia de sada do
amplificador.

Para exemplificar, vamos representar um amplificador por um quadripolo como mostrado abaixo.

RS

ve
Z0 i0
ie
vi Zi Av. vi RL v0

Considerando os efeitos de RS e R L no ganho do amplificador

No lado da entrada temos,

vi = Zi /(RS + Zi ) ve ou

vi /ve = Zi /(RS + Zi ) ve

No lado da sada temos,

v0 = RL /(RL + Z0 ) Av .vi ou

v0 /vi = RL /(RL + Z0 ) Av

O ganho geral do amplificador (Av G) dado por:

Av G = v0 / ve = v0 / vi . vi / ve que resulta em,

Av G = RL /(RL + Z0 ) .Zi /(RS + Zi ). Av (79)


45
Como pode ser observado na expresso (79) o ganho Av G menor do que o ganho do
amplificador (Av ) devido a RS e RL.

Alm disso, como

ie = ve /( RS + Zi) e

i0 = - v0 / RL ento,

AiG = i0 / ie = - ( RS + Zi)/RL v0 / ve

AiG = - (RS + Zi )/RL Av G

Substituindo a equao (79) resulta

AiG = - Av Zi /(RL + Z0 ) (80)

Note que agora o ganho de corrente tambm foi reduzido.

Como exerccio vamos novamente determinar as impedncias de entrada e sada e


os ganho de corrente e de tenso de amplificador seguidor de emissor, agora, levando-se
em conta as resistncias de fonte e de carga.

Configurao seguidor de emissor


VCC

RB

RS C1 C 1

ve C2 i0
ie

vi

RE RL
Zi v0

Z0
46
Na Banda de interesse, XC1, XC 2 esto em curto e para anlise incremental (AC) toda fonte
de tenso constante est em curto com o terminal comum.

RB

RS ib = i 01 //
RE = RE //r0

ve
ie re re
i01 i0

Zi Zb i01
v0
Z b = vi /ib
Z i = RB // Zb ie i01 - i0 RE
RL
Z0

Da figura inicial vemos que r0 est em paralelo com RE de maneira que


chamaremos RE =RE//r 0 .

Note que aproximamos a corrente que sai do terminal de emissor para i01, isto o
mesmo que aproximar +1 para .

Note ainda que, RL est em paralelo com RE. Da figura acima vemos (baseado em
anlises anteriores) que a impedncia no terminal do emissor (RE //RL ) aparece
refletida na base multiplicado por (+1), assim

ZB =re +(+1)R* E

ZB (re +R*E) (81)

sendo R* E = RE //RL

Zi = RB // ZB
47
Para a determinao de Z0, vamos redesenhar a poro de sada do circuito
com v e em zero.

RS
Z 0=vx/ix
Z e=vx/ie
i01/ re r e i01 Z 0=Z e//RE
ix vx
ie i01
Ze

RS = RS//RB RE RL

Z0

Da figura acima percorrendo a malha emissor base (azul) e j aproximando ie


para i01 que equivale a fazer +1
temos,

vx = re i01/ + RS i01/ re ie + RS ie / logo

Ze = v x /ie re + RS / (82)

A equao (82) mostra que a impedncia no terminal de base aparece refletida


no emissor dividida por (de fato +1 sem aproximao).

Para a determinao do ganho de tenso vamos nos referenciar a figura abaixo.,

ie i01/

RS vb
ve
re r e i01
i0 v0
RB ie i01

Zi ZB
RE RL
48
Da figura temos,

vb = Zi /( Zi + RS ).v e = RB //ZB /( RB //ZB + RS ). ve (83)

e como a sada v0 claramente a o sinal vb dividido pelo do divisor resistivo re e


RE //RC = R*E ento

v0 = R*E /( R*E + re ) vb (84)

Substituindo (84) em (83) resulta,

v0 = Zi /( Zi + RS ).R*E /( R*E + r e ). ve

logo

Av G = v 0 /ve = Zi /( Zi + RS ).R*E /( R*E + re ) (85)

Para a determinao do ganho de corrente, nos reportando ainda figura


anterior temos,

1. A corrente i01 / igual a corrente ie dividida pelo divisor resistivo RB e ZB.


2. A corrente i0 igual a corrente ie i01 (+1) dividida pelo divisor
resistivo RE e RL.

Ento,

i 01 / = RB /(ZB +RB ). i e (86)

i 0 = RE /(RL+ RE ).i01 (87)

ento, substituindo (87) em (86) resulta,

AiG = i0 / i e = [RE /(RL + RE )][R B /(ZB +RB )] (88)

Ou seja, o ganho de corrente reduzido pelo de seu valor mximo , pelos


divisores de corrente da entrada e sada do circuito.
49
A figura abaixo mostra uma configurao tpica de um amplificador com dois
transistores montados em emissor comum em cascata.

VCC

RC1 RC2
R1 C2 R3 C3

Q1 v0
Q2
C1
RL1 = Zi2
ve vi R L2

R2 R4
RE1 C E1 R E2 C E2
Zi1 Zi2

Amplificador em cascata

Para calcular os parmetros desta configurao a melhor abordagem separarmos


em duas configuraes emissor comum, onde a impedncia de entrada do segundo
estgio igual a impedncia de carga do primeiro.

O conhecimento de configuraes mais bsicas devem ser amplamente explorados a


fim de rapidamente fazer a anlise.

Nesta instante importante as aproximaes, pois isto simplifica bastante a anlise


do circuito. Note que o importante para o projetista de circuito ententer de forma
qualitativa como um certo elemento de circuito influencia em seu comportamento.

Uma vez feita a anlise mais aproximada possvel, esta pode ser refeita com alto
grau de preciso utilizando-se de simuladores eltrico.

Como exemplo, faremos a anlise de um amplificar em cascata abaixo.


50
Exerccio:

Calcule o ganho de tenso, impedncia de entrada e a impedncia de sada para o


amplificador a transistor bipolar em cascata mostrado abaixo.

V CC =20V

RC1 RC2
C2 2,2k C3
R1 2,2k R3
10F 10F
15k 15k

C1 Q1 Q2 v0
10F VB1 R L1 = Zi2 VB2
=200
=200 vi r0 = RL2
ve
r0 = Z0 10k
VE1 VE2
R2 R4
4,7k RE1 4,7k R E2
1k CE1 1k CE2
Z i1 = Zi 20F Zi2 20F

Soluo:

1) Anlise DC

A anlise dc para os dois estgios idntica (propositalmente). Observando que:

R1 //R2 = 15k //4,7k 3,57k << (+1)RE1 = (201)1k =201 k

ento a tenso na base dos transistores, VB1 = VB2 ser dada por:

VB1 = VB2 R2 /(R2+R1)VCC =4,7k /(15k +4,7k)20V 4,7V

VE1 = VE2 = VB1 VBE = 4,7V 0,7V = 4,0V

IE1 = IE2 I C1 = IC2 = VE1 /RE1 = 4,0V /1k = 4mA

Logo


re1 = re2 = VT /IC = 26mV/4mA = 6,5
51
2) Anlise AC

a) A impedncia de entrada do amplificador :

Zi = Zi1 = R1 //R2 //(+1)re1

= 4,7k //15k //(201)6,5 955


b) A impedncia de sada do amplificador :


Z0 = Z02 = RC =2,2k

c) O ganho de tenso do amplificador ser igual ao ganho de tenso do primeiro estgio


multiplicado pelo ganho de tenso do segundo estgio.

Observando que a impedncia de carga do primeiro estgio (R L1 ) igual a impedncia


de entrada do segundo estgio ento,

RL1 = Zi2 = Zi1 = R3 //R4//(+1)re2 955


Assim o ganho de tenso do primeiro estgio dado por

Av 1 = - RL1 //RC1/re1 = -955 //2,2k /6,5 - 102,4

O ganho do segundo estgio imediato

Av 2 = - RL2 //RC2/re2 = -10k //2,2k /6,5 -277,4

Logo o ganho total

Av G = Av 1. Av 2 = (- 102,4)( -277,4) = 28.405

v Note que o ganho positivo e muito maior do que um simples estgio.


52
Configurao cascode

A principal funo desta configurao conseguir alta impedncia de entrada com ganho de
tenso moderado em altas freqncias.

O arranjo mais comum desta configurao cascatear (estgios) um amplificadores emissor


comum com um estgio base comum, como mostrado na figura abaixo. Esta configurao permite que a
capacitncia base coletor do transistor do primeiro estgio no seja amplificada pelo efeito miller
ilustrado abaixo.

V CC

RC
i0
CC
RB1
v0
CB

Q2

Z0

R B2

CS
Q1
ve ie

RB3

RE CE
Zi

Amplificador Circuito cascode

Funo dos componentes

CS , CE , CC ------- J conhecidos. Bloqueio de nvel DC


CB ------------------ Aterrar (AC) a base de Q2
RB1 ,RB2 ,RB3 ------ Definir tenses nas bases dos transistores (polarizao DC)
RE ----------------- Definir a corrente de polario (IC )
RC ----------------- Carga (tambm define o ganho de tenso)
53
Efeito Miller para capacitncia

XCF
CF

iF iF ZF = vi /iF e v 0 = Av vi
XCF =1/jCF
ZF ZG
Av Da malha entrada sada temos,
vi v0
vi = XCF iF + v0 = XCF iF + Av vi

vi (1-Av) = XCF iF logo

ZF = XCF /(1-Av ) = 1/j (1-Av )CF

CF =(1-Av ).CF

Por outro lado,

v0 = v i - XCF iF
Av
ZF ZG v0 = [XCF /(1- Av ) XCF ]iF
vi
= XCF /( 1 1/Av ) (-iF) como
iF CF CF iF
ZG = v 0 /(-iF ) ento

ZG = XCF /(1-1/Av ) =1/j (1-1/Av )CF

CF =(1-1/Av ).CF
54
Para analisar esta configurao podemos seguir dois caminho; o primeiro
analisar o circuito sem considera nenhuma anlise j feita em alguma configurao com
um transistor na qual esta inclue (configurao nova); a segunda considerar esta
configurao como uma combinao de configuraes mais simples que j so
profundamente conhecidas (configurao combinada).

Apenas para ilustrar qual o melhor faremos a anlise desta configurao das duas
formas.

1) Configurao nova

A figura abaixo mostra o amplificador para fins de anlise para pequenos sinais.

Vamos supor que os transistores sejam idnticos.

RC
i0 = i e2 ic2

Q2 v0

r 0 ic2
ie2 /
re re Z0

RB2 i01 = ie1 ic1


ie2

Q1

r 0 ic1
ve ie ie1 /
re re
RB3

Zi ie1
55
1) A impedncia de entrada obtida facilmente pela inspeo da figura acima.

Zi = v e /ie = RB3 // RB3 //re (89)

Que semelhante a impedncia de entrada de um amplificador emisssor comum.

2) Para determinar a impedncia de sada vamos redensenhar a poro de sada


do circuito com ve = 0V.

Z 0 = vx /ix
RC Z 0 =Zf // RC
Z f = vx /if
ix

Zf i f =ic2i e2 vx
Q2

r0 ic2
ie2 /
re re Z0

R B2 i01 = ic2 - i e2(1+1/ )


ie2

r0

Da malha base emissor, temos

-re ie2 + r 0 [ic2 (1+1/)ie2] = 0

i e2 = r0 /[r 0 (1+1/)+r e ] ic2 (90)

ou seja, a corrente i c2 dividida pelo divisor resistivo - re e r0 // re

Temos ainda,

if = ic2 ie2 = ic2 - r0 /[r0 (1+1/)+re ] ic2

+1)r0 +
i c2 = [( re] / (r 0 +
re )* if e (91)

substituindo (91) em (90) resulta,

i e2 = r0 / (r 0 +
re )* if (92)
56
Da malha coletor emissor, temos

vx = r0ic2 + r eie2 (93)

substituindo (91) e (92) em (93) resulta,

vx = {r0 [(+1)r0 +re] / (r0+re ) + r er0 / (r 0+r e )} if

vx /if = {r0 [(+1)RE+re]+ reRE }/ (RE +r e ) ou

vx /if = r 0 + (r0 + re ) r0 / (r0+re )

ou, como sempre r0 >> r e

Zf r0 [1+ r0 /(r0 +re )] (94)

Z0 = Rc // Zx (95)

Como ainda, r0 >> re ento, a equao (94) pode ser muito bem aproximada por:

Zf r0 (1+ ) (96)

Que igual a impedncia de sada de um amplificador base comum com um


resistor r0 no emissor.

3) Para determinar o ganho de tenso sem aproximao a priori torna a anlise


muito complicada. Para isto vamos redesenhar o circuito admitindo que as correntes que
passam pelos resistores de sada dos transistores so muito pequenas quando
comparadas aquelas do emissor. Esta suposio ser confirmada na segunda anlise.

Ento, redesenhando o circuito no incluindo os resistores de sada dos


transistores.
57

RC
i0 = ie2

Q2 v0

ie2 /
re re Z0

RB2 ie1
ie2 ie1 = ie2(1 +1/ )

Q1

ve ie ie1 /
re re
RB3

Zi ie1
ZB ZB = re

Da figura temos:

v0 = -RC i0 = -RC ie2 (97)

e v e = ZB i b = ZB i e1/ logo

ie1 = vi / ZB = v i/re (98)

A corrente i0 = ie2 est relacionada com ie1 como dado pela equao abaixo

ie1 = ie2 + ie2 1/ = (1+ 1/) i e2 (99)

Substituindo (98) em (99)e o resultado em (97) resulta,

v0 = -RC /(+1) vi/re


58
Ento

v0 /vi = Av = - RC /(+1)/re

Av = - RC /re (100)

Que igual ao ganho de tenso de um amplificador emisssor comum.

4) Para determinar o ganho de corrente, vamos, novamente, admitir que as


correntes que passam pelos resistores de sada dos transistores so muito pequenas
quando comparadas aquelas do emissor. Esta suposio ser confirmada na segunda
anlise.

Ento, reportando ao circuito acima temos,

ib = ie1/ (101)

ie1 = ie2 + ie2 1/ = (1+ 1/) i e2 = (1+ 1/) i 0 (102)

A corrente i b a corrente de entrada ie dividida pelo divisor de corrente resistivo


RB = RB3//RB2 e r e. Logo,

ib = RB /( RB+re ) ie (102)

Substituindo (102) em (101) e o resultado em (102) resulta,

RB /( RB+re ) i e =(+ 1)/. i0 =1/. i0 assim

Ai = i0 /ie = . RB /( RB +r e)

Ai RB /( RB +re ) (103)

O ganho de corrente mxima () foi reduzido devido ao divisor de corrente resistivo.

Que semelhante ao ganho de corrente de um amplificador emisssor comum.


59
2) Configurao combinada

Considerando esta configurao como uma combinao de duas configuraes,


um amplificador emissor comum tendo como carga um amplificado na configurao
base comum.

A figura abaixo esquematiza esta abordagem.

Base comum v0

Z0
Z i2 re r0

Emissor comum
ve ie

Zi

Assim,

1. A impedncia de entrada desta configurao igual a impedncia de entrada


de um emissor comum.
2. A impedncia de sada desta configurao igual a impedncia de sada de
um base comum com resistor de emissor r0 em paralelo com a carga no
terminal do coletor.
3. O ganho de tenso ser igual ao ganho de tenso de um emissor comum com
carga r e (-Zi2//r0 /r e = -re // r 0 / re - re / re -1) vezes o ganho de tenso de um
base comum (RC / re ).
4. O ganho de corrente ser igual ao ganho de corrente de emissor comum vezes
o ganho de corrente de um base comum ( 1)
60
Configurao Darlington

A principal funo desta configurao conseguir alta impedncia de entrada e alto ganho de
corrente.

O arranjo desta configurao conectar dois transistores do mesmo tipo de maneira que se o ganho
de corrente de um transistor for 1 e o do outro for 2 ento o ganho de corrente do arranjo ser igual a
D = 1.2 . A coneco Darlington atua como um novo dispositivo, cujo ganho de corrente o produto
dos ganhos individuais. A figura abaixo mostra esta configurao.

D = IC / IB IC

IB

2
D = 1.2

A figura abaixo fornece as especificaes de data sheets para um par Darlington


tpico.

Tipo 2N999 Transistor Darlington NPN

Parmetro Condies de teste Mim. Max.


VBE I C = 100mA 1,8V
hFE IC = 10mA 4000
( D) I C = 100mA 7000 70.000
61
Podemos representar esta conexo da mesma forma que fazemos para um
transitor.Para isto, considere a figura abaixo e vamos determinar a sua impedncia de
entrada, a sua tranresistncia (red = v be /i c com vce = 0), o seu ganho de corrente AC (d
= i c /i e com vce = 0) e sua impedncia de sada (r0d ).

vce
vce ic
ic

Q1 d =?
C
ie r ed=? QD
r 0d=? ie
r 0d
B
vbe
vbe
dred red
Q2

Utilizando o modelo do transistor para determinar inicialmente o ganho de


corrente AC (d ) e a transresistncia do par . Ento,

vce = 0

ic = ie2 + ie1 - ic1

Q1

ie= i e1/ 1

r 01 ic1
vbe
ie1/ 1 1re1 re1 Q2
ie1
r 02 ic2 = 0
ie2/ 2
2re2 r e2
ie2
2 = (1+1/
ie2/ 1). ie1 ic1

ic1 = 2re2 /(
2re2+r01). (1+1/
1). ie1
62
Da figura temos, a corrente de entrada dada por:

1
ie= ie1/ (104)

A corrente ic1 igual a corrente que sai do emissor de Q1 ( (1+1/ 1). ie1 ) dividida
pelo divisor resistivo r01 e 2re2 ento,

ic1 = 2re2 /( 2r e2+r01). (1+1/1 ). ie1 (105)

Esta equao pode ser bem aproximada usando o fato de que:

2re2 =2 VT /IC2 mas

IC2 =2DC IB2 = 2DC IE1 2DC I C1 2I C1 logo

2re2 VT /IC1 = r e1 (106)

Substituindo (106) em (105) resulta,

ic1 re1 /(re1+r01 ). (1+1/1). ie1

ic1 re1 /r 0 1 .ie1 (107)

A corrente de base de Q2 dada por:

ie2/2 = (1+1/1). ie1 ic1

ie2 2 ie1 2 ic1 (108)

Substituindo (107) em (108) resulta,

ie2 2 (1- re1 /r0 1 ).i e1 2 i e1 (109)

A corrente de sada dada por:

ic = ie2 + ie1 - ic1 (110)

Substituindo (107)e (109) em (110) resulta,

ic 2 ie1 + ie1 - re1 /r0 1 .ie1 = (2 + 1 - re1 /r0 1 ).i e1

ic 2 .ie1 (111)

Substituindo (104) em (111) resulta,

d = ic / ie 1.
2 (112)
63
Para determinar a transresistncia (r ed) nos reportamos novamente a figura
anterior. Assim, da malha base de Q1 ao emissor de Q2 temos,

ve re1i e1 + re2ie2 (113)

Substituindo (106) e (109) em (113) resulta,

ve = re1i e1 + re1i e1 = 2 re1ie1 = 2 2re2 ie1 (114)

Substituindo (111) em (114) resulta,

ve 2re2 ic ento

r ed = ve / ic 2re2 (115)

Para determinar a impedncia de sada (r0d) nos reportamos agora a figura abaixo.
Assim, da malha base de Q1 ao emissor de Q2 temos,

ix = i c1 - ie1 + i e2 + i02
iy = ic1 - ie1 + ie2
vx
ry r0d = vx /ix
r0d = r02 //ry
ry = vx /iy
Q1

ie2 i02

r 01 ic1

ie1/ 1 1re1 r e1 Q2
ie1
2re2 re1 r 02 i02
vb
ie2 / 2 2re2
1). ie1 + i e2/ 2
ic1 = (1+1/ re2
ie2
vb re1 / 2r01 .vx
64
Da figura temos

vb = [re1 //1re1 //2r e2]/[ re1 //1re1 //2re2 + r01].vx

como 2re2 re1 e r01 >> re1

vb r e1/2r01 .vx (116)

Agora as correntes i e1, i e2 e ic1 podem ser facilmente obtidas

ie1 = vb / re1 = vx /2r 01 e (117)

ie2 = 2 vb /
2re2 = 2 vb /re1 = 2 i e1 (118)

e, finalmente

ic1 = (vx -vb )/r01 = (1- re1/2r 01 ) vx /r01 vx /r 01 (119)

temos ainda que,

iy = ic1 - ie1 + ie2 = ic1 +(2 - 1)ie1

iy = v x /r01 +(2 - 1) vx /2r 01

iy = vx /r01 (1+( 2 - 1)/2) vx 22/r01

Mas 2 /r01 = 2 IC1 /VA IC2 / VA =1/r 02 ento

iy = vx 2/r02 e

ry = v x / iy = r02 /2 e portanto

r0d = ry //r02 = r02 /2 // r02

r0d =2/3. r 02 (120)

Você também pode gostar