Você está na página 1de 10

Universidade Federal de Itajubá – UNIFEI Campus de Itabira

EELi03 – Laboratório de Circuitos Lógicos


Trabalho associado à Aula 01
Integrantes: 2020016861 – Júlio César Ribeiro Silva

Parte I: Teórica
1.
a. Elemento unitário
Quando temos o elemento unitário percebe-se que a saída será sempre 1 quando se
soma 1 a variável de entrada e será sempre 0 quando se multiplica 0 pela variável de
entrada.
𝑋∙0= 0 e𝑋+1= 1
b. Elemento nulo
Quando se tem o elemento nulo nota-se que a saída será sempre igual a variável de
entrada, já que ao somar 0 a variável de entrada a saída será a variável de entrada e ao
multiplicar 1 pela variável de entrada a saída será a variável de entrada.
𝑋∙1= 𝑋 e𝑋+0 =𝑋
c. Idempotência
Ao somar ou multiplicar a variável de entrada por ela mesma a saída sempre será a
própria variável de entrada.
𝑋∙𝑋 = 𝑋 e𝑋+𝑋 = 𝑋
d. Complementaridade
Ao somar a variável de entrada por ela mesma só que negada a saída sempre será 1.
Quando se faz a multiplicação da variável de entrada por ela mesma só que negada a
saída sempre será 0.
𝑋 ∙ 𝑋̅ = 0 e 𝑋 + 𝑋̅ = 1
e. Comutativa
É uma propriedade que permite alterar a sequência das operações sem alterar o
resultado.
𝑋∙𝑌 = 𝑌∙𝑋e𝑋+𝑌 = 𝑌+𝑋
f. Associativa
É uma propriedade que permite alterar a sequência das operações sem alterar o
resultado, só que com mais de duas variáveis.
𝑋 ∙ (𝑌 ∙ 𝑍) = 𝑌 ∙ (𝑋 ∙ 𝑍) e 𝑋 + (𝑌 + 𝑍) = (𝑋 + 𝑍) + 𝑌
g. Distributiva
Essa propriedade indica que dois ou mais termos presentes numa adição multiplicada
por outra quantidade, é igual à soma da multiplicação de cada um dos termos da adição
pelo número.
𝑋 ∙ (𝑌 + 𝑍) = 𝑋𝑌 + 𝑋𝑍 e 𝑋 + (𝑌 ∙ 𝑍) = (𝑋 + 𝑌)(𝑋 + 𝑍)
h. Absorção
Essa identidade auxiliar nos diz que:
𝑋 + 𝑋𝑌 = 𝑋
Provando a identidade através da distributiva, do elemento unitário e do elemento nulo,
tem-se:
𝑋(1 + 𝑌) = 𝑋
𝑋(1) = 𝑋
𝑋=𝑋
i. De Morgan
O complemento da soma é igual ao produto dos complementos. E o contrário também e
valido, ou seja, o complemento do produto e igual à soma dos complementos.
̅̅̅̅̅̅̅̅
𝑋 + 𝑌 = 𝑌̅ ∙ 𝑋̅ e ̅̅̅̅̅̅
𝑋 ∙ 𝑌 = 𝑌̅ + 𝑋̅

2.
a. Elemento unitário
Figura 1 – Elemento unitário 𝑋 + 1 = 1

Figura 2 – Elemento unitário 𝑋 ∙ 0 = 0

b. Elemento nulo

Figura 3 – Elemento nulo 𝑋 ∙ 1 = 𝑋

Figura 4 – Elemento nulo 𝑋 + 0 = 𝑋


c. Idempotência

Figura 5 – Idempotencia 𝑋 ∙ 𝑋 = 𝑋

Figura 6 – Idempotencia 𝑋 + 𝑋 = 𝑋
d. Complementaridade

Figura 7 – Complementaridade 𝑋 ∙ 𝑋̅ = 0

Figura 8 – Complementaridade 𝑋 + 𝑋̅ = 1

2
e. Comutativa

Figura 9 – Comutativa 𝑋 ∙ 𝑌 = 𝑌 ∙ 𝑋

Figura 10 – Comutativa 𝑋 + 𝑌 = 𝑌 + 𝑋
f. Associativa

Figura 11 – Associativa 𝑋 ∙ (𝑌 ∙ 𝑍) = 𝑌 ∙ (𝑋 ∙ 𝑍)

3
Figura 12 – Associativa 𝑋 + (𝑌 + 𝑍) = (𝑋 + 𝑍) + 𝑌
g. Distributiva

Figura 13 – Distributiva 𝑋 ∙ (𝑌 + 𝑍) = 𝑋𝑌 + 𝑋𝑍

4
Figura 14 – Distributiva 𝑋 + (𝑌 ∙ 𝑍) = (𝑋 + 𝑌)(𝑋 + 𝑍)
h. Absorção

Figura 15 – Absorção 𝑋 + 𝑋𝑌 = 𝑋
i. De Morgan

Figura 16 – De Morgam ̅̅̅̅̅̅̅


𝑋+𝑌 =𝑌 ̅ ∙ 𝑋̅

Figura 17 – De Morgam ̅̅̅̅̅̅


𝑋∙𝑌 =𝑌 ̅ + 𝑋̅
5
3. Expressão booleana para a saída (S)
̅̅̅̅̅̅̅̅
𝑆 = (𝐵 + 𝐴) ∙ (𝐴 ̅̅̅̅̅̅̅̅
+ 𝐶̅ )
𝑆 = (𝐴̅ ∙ 𝐵̅) ∙ (𝐴̅ ∙ 𝐶)

Figura 18 – Circuito lógico

Figura 19 – Formas de onda da entrada e saída do circuito da Figura 18.


4. Demonstração teórica da universalidade da porta NAND para as portas AND, OR e NOT
4.1. Porta AND a partir da NAND:
Para realizar essa operação basta aplicar a identidade (𝑋̿ = 𝑋) na operação AND, com isso
tem-se:
̿̿̿̿̿̿
𝑋∙𝑌 =𝑋∙𝑌
Ou seja, na prática basta ligar um NAND com entradas 𝑋 𝑒 𝑌 e depois ligar uma porta NAND
com as entradas curto circuitadas, desse modo será realizado a operação AND.
4.2. Porta OR a partir da NAND:
Nessa operação e necessário aplicar a identidade (𝑋̿ = 𝑋) na operação OR e posteriormente
aplicar o De Morgan. A partir do raciocino, tem-se:
𝑋 + 𝑌 = ̅̅̅̅̅̅
̿̿̿̿̿̿̿̿ 𝑋̅ ∙ 𝑌̅
A partir da equação nota-se que é necessário ligar duas portas NAND realizando uma
operação NOT e o resultado da operação sendo conectado a uma porta NAND para realizar
a operação OR.
4.3. Porta NOT a partir da NAND:
Se tivermos as entradas da porta NAND curto circuitadas, as entradas serão iguais.
Logo, 𝑋 = 𝑌
̅̅̅̅̅̅
𝑋∙𝑋= 𝑋 ̅
Na Figura 20, observa-se a universalidade da porta NAND a partir do esquemático, no qual foi
possível criar na seguinte ordem as portas lógicas AND, OR e NOT.

6
Figura 20 – Portas lógicas AND, OR e NOT a partir da NAND.

5. Simbologia das portas logicas no IEEE/ANSI

Figura 3 – Simbologia portas lógicas no IEEE/ANSI

7
Parte II: Prática
1. A porta NAND com as entradas conectadas juntas representa uma porta NOT.

Figura 1 – Circuito NAND


Tabela 1 – Níveis lógicos do circuito
𝑉𝑂𝐻 [𝑉] 𝑉𝑂𝐿 [𝑉]
+5 0

Escala de tensão do osciloscópio: 2V/Divisão.


Escala de tempo no osciloscópio: 5ms/Divisão.

Figura 2 – Tela do osciloscópio na saída do circuito.

̅̅̅̅̅̅̅̅
2. Expressão booleana do circuito: 𝑆 = (𝐴 + 𝐵)
O circuito digital está validando o Teorema da universalidade da porta NAND, já que foi possível
obter uma porta NOR através de portas NAND.
Tabela 2 – Tabela verdade

A B S

0 1
0
8
1 0
0
0 0
1
1 0
1
3. Para o circuito abaixo, tem-se:

Figura 3 – Circuito digital

3.1. A expressão booleana: 𝑆 = (𝐴 ̅̅̅̅


̅𝐶̅ )(𝐴𝐵̅) + (𝐴𝐵𝐶)
3.2. Tabela verdade do circuito original.

A B C S
0 0 0
0
0 1 0
0
1 0 0
0
1 1 0
0
0 0 1
1
0 1 1
1
1 0 0
1
1 1 1
1

̅̅̅̅
3.3. Simplificação da expressão booleana: 𝑆 = (𝐴 ̅𝐶̅ )(𝐴𝐵̅) + (𝐴𝐵𝐶)
̅
: 𝑆 = (𝐴 + 𝐶 )(𝐴𝐵 ) + (𝐴𝐵𝐶)
: 𝑆 = (𝐴𝐵̅ + 𝐴𝐵̅ 𝐶 ) + (𝐴𝐵𝐶)
: 𝑆 = (𝐵̅ (𝐴 + 𝐴𝐶)) + (𝐴𝐵𝐶)
: 𝑆 = (𝐵̅ 𝐴) + (𝐴𝐵𝐶)
: 𝑆 = 𝐴(𝐵̅ + 𝐵𝐶 )

9
3.4. Circuito logico simplificado usando apenas o CI 74HC00, no software MultiSim.

Figura 4 – Circuito digital simplificado a partir do CI 74HC00

3.5. Tabela verdade do circuito simplificado.

A B C S
0 0 0
0
0 1 0
0
1 0 0
0
1 1 0
0
0 0 1
1
0 1 1
1
1 0 0
1
1 1 1
1

10

Você também pode gostar