Você está na página 1de 4

ENGENHARIA DE COMPUTAÇÃO

ARQUITETURA E ORGANIZAÇÃO BÁSICA DE


COMPUTADORES - LABORATÓRIO

Exp. Nº1
CIRCUITOS COMBINACIONAIS

Turma: CP300TIN2 (Segunda-feira, 19h)

Nomes dos integrantes do grupo e RA:


Felipe Matias de Jesus 236705
Yan Pansanato de Campos 236679
Gabriel Pelincel Ramalho 222434
Jorge Henrigue Gobbo Berenschout 235317
Matheus Galvão Martins Bodo 235425
Professor: Rafael Paz

Sorocaba / SP
02/03/24
CENTRO UNIVERSITÁRIO FACENS

1. PROCEDIMENTO EXPERIMENTAL
Para o desenvolvimento deste experimento foi utilizado um programa
chamado Digital, um simulador simples para circuitos digitais.

Na primeira etapa deste experimento foram adicionadas as 3 portas lógicas


fundamentais: AND, OR e NOT, respectivamente como mostrado na imagem 1. E foi
verificado o funcionamento das portas, com a adição de estímulos na entrada e
analisado o resultado com dispositivos de leitura de saída, comparando o
funcionamento com as respectivas tabelas verdade.

Imagem 1.

Fonte: Autoral, 2024.

Passando para a segunda etapa foram adicionadas outras 2 portas lógicas


universais: NAND e NOR, respectivamente, como mostra a imagem 2. Sendo assim
testadas e analisadas da mesma forma que o experimento 1.
Imagem 2.

Fonte: Autoral, 2024.

2
CENTRO UNIVERSITÁRIO FACENS

Na terceira etapa foi criado um circuito a partir da combinação de portas


lógicas fundamentais que seria compatível com a porta lógica XOR, que é a porta de
exclusividade, ou seja, se apenas 1 dado de entrada for verdadeiro a saída será
verdadeira. Assim como mostra a imagem 3 foram utilizadas todas as 3 portas
fundamentais, sendo, 2 portas NOT, 2 portas AND e 1 porta OR. Após isso foram
realizados os testes para comparação com a porta XOR.

Imagem 3.

Fonte: Autoral, 2024.

Para a última etapa foi feito o mesmo processo, porém desta vez utilizando
portas lógicas universais, para chegar no mesmo resultado que a porta lógica XOR.
Como representado na imagem 4, foram utilizadas 9 portas NAND para reproduzir
os resultados da porta XOR.
Imagem 4.

Fonte: Autoral, 2024.

Para simplificar esse circuito, existe uma variação onde retiramos 4 portas
lógicas NAND, ficando assim com o resultado de apenas 5 portas lógicas,
otimizando o circuito, como exibido na imagem 5.
Imagem 5.

Fonte: Autoral, 2024.

3
CENTRO UNIVERSITÁRIO FACENS

2. ANÁLISE DE DADOS
Após a realização dos experimentos é possível compreender o funcionamento
de cada porta lógica, e como a relação entre elas funciona. Utilizar várias portas
lógicas mais simples e replicar o funcionamento de outra porta lógica mais complexa
também permite entender de onde surgiram essas outras portas e por que surgiram.

Sendo assim os resultados do experimento confirmam o funcionamento das


portas lógicas de acordo com suas tabelas-verdade teóricas.

● A porta AND só gera uma saída 1 quando ambas as entradas são 1.


● A porta OR gera uma saída 1 quando pelo menos uma das entradas é 1.
● A porta NOT inverte o estado da entrada.
● A porta NAND gera uma saída 1 apenas quando ambas as entradas são 0.
● A porta XOR gera uma saída 1 quando as entradas são diferentes.

Além disso, embora a porta XOR seja uma porta fundamental, é possível
implementá-la usando apenas portas lógicas mais básicas, como AND, OR e NOT.
A escolha da melhor implementação depende de diversos fatores, como a
disponibilidade de portas lógicas, o custo e o desempenho desejado, mas o
resultado geral é o mesmo.

Você também pode gostar