Você está na página 1de 27

INSTITUTO DE CINCIAS EXATAS E TECNOLGICAS

ENGENHARIA ELETRNICA





FBIO WILBERT















GERADOR DE SINAL

















Eletrnica III




NOVO HAMBURGO, 20 DE NOVEMBRO DE 2012


1 INTRODUO

O experimento tem como objetivo construir 2 circuitos de geradores de sinais. Sendo o
primeiro de tenso e o segundo de corrente, com a utilizao de amplificadores operacionais.


1.1 Gerador de Sinais de Tenso

O gerador de sinais de tenso ser composto de 3 osciladores sinodais independentes
onde cada um ter seu prprio ajuste de amplitude e frequncia. O oscilador 1 ser utilizado
como referencia e os demais tero ajustes de fase em relao ao primeiro. Para a unio dos 3
osciladores ser utilizado um circuito somador com amplificador operacional onde ser
possvel sobrepor os 3 sinais, mesmo com fase, frequncia e amplitude diferente. Para o canal
de sada de tenso ser utilizado um circuito com transistores que elevar a tenso de sada
(buffer) amplitude solicitada de 0 a 100V
RMS
.


1.1.1 O Oscilador Senoidal

O oscilador senoidal ser do tipo Oscilador com Ponte de Wien, sendo essencialmente
um oscilador RC realimentado. Existem duas malhas de realimentao para o amplificador
operacional. A malha de realimentao positiva a responsvel pela oscilao do circuito,
enquanto que a malha de realimentao negativa a responsvel pelo controle ou limitao de
amplitude do sinal de sada, evitando a saturao do circuito. Este controle ou limitao
feito pelos diodos de chaveamento rpido D1 e D2 que executam um controle automtico de
ganho (CAG) e pelo potencimetro TP1.
O controle automtico de ganho com os diodos obtido pois a medida em que a tenso
de sada V
o
aumenta, a resistncia CA (r
ca
) do diodo que esta conduzindo diminui, devido ao
aumento da corrente instantnea i
D
no diodo e como consequncia a realimentao negativa
diminui a relao de v
o
/v
i
, reduzindo ou amortecendo a amplitude da oscilao. Na situao
oposta, a medida que a tenso de sada V
o
diminui, a resistncia Ca (r
ca
) do diodo que esta
conduzindo aumenta, aumentando a relao v
o
/v
i
e mantendo a oscilao constante.


O circuito oscilador com Ponte de Wien utilizado mostrado na Figura 1.

Figura 1 Oscilador senoidal do tipo ponte de Wien utilizado.

Na Figura 1, observa-se que o potencimetro P1 deve ser duplo e o responsvel pelo
ajuste da frequncia do oscilador, variando de 10 a 4KHz e os potencimetros TP1 e TP2 so
os responsveis pelo ajuste da estabilidade e uniformizao do sinal.

A frequncia de oscilao do circuito (f
o
) ser a frequncia de balanceamento da
ponte e dado por:


o =
1
2n(R
1
+P
1
)C
1
sendo R
1
=R
2
e C
1
=C
2



E a tenso de sada Vo dada por:

I
0
=[1+
(
cc
+1
P1
)/ / 1
P2
R
3
I
1
sendo r
cu
0,026
i
D
a 25C.




V
1

Vo
1.1.2 O Ajuste da Amplitude

O ajuste de amplitude feito diretamente por um potencimetro que permite variar o
sinal na entrada Vi de 0V at o valor nominal aplicado a entrada. A Figura 2 mostra o circuito
utilizado para o ajuste da amplitude que utiliza um amplificador operacional na configurao
de amplificador inversor para ajustar e garantir que a tenso Vo fique dentro da faixa desejada
e sem distoro.













Figura 2 Modelo do circuito de ajuste de amplitude utilizado.


O ajuste de ganho do circuito dado por:



A
v]mn
=
R
2
R
1
e
A
v]mux
=
(R
2
+1
P2
)
R
1





E a tenso de sada V
o
dada por:




I
o
= [
R
2
+1
P2
R
1
I
P2




1.1.3 O Circuito Defasador de Fase

O circuito defasador de fase deve transferir o sinal presente na entrada Vi sem alterar
sua amplitude, alterando apenas o ngulo de fase em uma quantidade preestabelecida. O
circuito da Figura 3, apresenta estas caractersticas e permite a variao do ngulo de fase
prximo a 0 at 180. A utilizao de 2 circuitos em cascata ser possvel efetuar a variao
do ngulo de fase entre 0 a 360.













Figura 3 Modelo do circuito defasador de fase utilizado.


O calculo do ngulo de defasagem calculado por:

0 =arctan (2n P1 C1)


E a tenso de sada dada por:

I
o
= I

(arctan (2n P1 C1))


1.1.4 O Circuito Somador

O circuito somador o responsvel por unir o sinal proveniente dos 3 circuitos
osciladores e fornecer em sua sada Vo a mdia aritmtica (em valor absoluto) dos sinais
aplicados em V
1
, V
2
e V
3
.



















Figura 4 Modelo do integrador utilizado.


Para o circuito da Figura 4, a tenso na sada V
o
ser:



I
o
= [1+
(R
S
+1
P1
)
R
4
_
v
1
R
1
+
v
2
R
2
+
v
3
R
3
1
R
1
+
1
R
2
+
1
R
3
_




1.1.5 O Circuito de Sada de Tenso

O circuito de sada de tenso constitudo por um circuito amplificador de tenso
(booster de tenso) implementado com transistores complementares. A tenso de entrada V
i

do circuito amplificador poder variar de 0 a 10V
RMS
e como o ganho de tenso A
v
de 10
vezes a tenso de sada Vo entregue a carga ser de 100V
RMS
. O circuito do amplificador de
tenso esta apresentado na Figura 5 e foi extrado da Application Note 272 de Setembro de
1981 da National Semiconductor, hoje Texas Instruments, sendo modificado para atender a
especificao do 1.1.6 Especificao do Projeto.


Figura 5 Circuito de sada de tenso.

O circuito da Figura 5 formado por um amplificador operacional na configurao
no inversora onde o sinal aplicado diretamente aos transistores Q1, Q2, Q3 e Q4 na
configurao de base comum e operando como par complementar e que fornecem um ganho
de tenso suplementar aos transistores Q7 e Q8 que operam na configurao de seguidor de
emissor em par complementar. Os transistores Q5 e Q6, juntamente com os diodos evitam a
distoro do sinal causada nos transistores. O resistor R11, juntamente com o capacitor C2
formam o circuito de realimentao. O resistor R11 pode variar de 10K a 100K a fim de
manter a estabilizao do circuito e evitar a distoro do sinal de sada V
o
.

O ganho do circuito de 10 vezes. Isto quer dizer que para uma tenso de sada V
o
de
100V
RMS
necessrio um sinal de entrada V
i
de 10V
RMS
. A carga para o circuito no deve ter
um valor inferior a 275 e no superior a 10M, a fim de manter a estabilidade do circuito e
evitar a distoro do sinal de sada.
1.1.6 Especificao do Projeto

O projeto do gerador de sinais de tenso dever seguir as seguintes especificaes:

- 3 senoides sobrepostas, com amplitude frequncia e fase ajustveis e independentes.
- Com amplitude de 0Vrms at 100Vrms, com erro de 0.05%
- Faixa de 50Vrms at 100Vrms
- Frequncias ajustveis de 10Hz at 4Khz.
- Fase ajustvel de 0 a 360 graus.
- Para uma senoide de 60Hz a distoro harmnica total deve estar abaixo 0.1%.




1.2 Gerador de Sinais de Corrente

O gerador de sinais de corrente utilizar a mesma topologia utilizada no gerador de
sinais de tenso. Ser utilizado o mesmo gerador senoidal de ponte de Wien do item 1.1.1 O
Oscilador Senoidal, o mesmo controle de ajuste de amplitude do item 1.1.2 O Ajuste da
Amplitude, o mesmo circuito de defasagem do ngulo de fase do item 1.1.3 O Circuito
Defasador de Fase e o mesmo circuito somador de 3 entradas do item 1.1.4 O Circuito
Somador. A diferena esta a partir da sada do circuito somador que ser acoplado a um
circuito conversor de tenso em corrente que fornecer a corrente de sada especificada.


1.2.1 O Circuito Conversor de Tenso em Corrente

O circuito de sada de corrente constitudo por um circuito amplificador operacional
de potncia capaz de fornecer uma corrente de 10A
RMS
. A corrente de sada I
o
proporcional
a tenso de entrada em V
i
. . O circuito conversor de tenso em corrente esta apresentado na
Figura 6 e foi extrado da Application Note 446 de Maro de 1986 da National
Semiconductor, hoje Texas Instruments, sendo modificado para atender a especificao do
projeto.


Figura 6 Modelo do conversor tenso em corrente utilizado.


No circuito da Figura 6 a corrente de sada dada por:

I
out
=
R
2
v
i
R
1
R
6




1.2.3 Especificao do Projeto

O projeto do gerador de sinais de corrente dever seguir as seguintes especificaes:

- 3 senoides sobrepostas, com amplitude frequncia e fase ajustveis e independentes.
- Com amplitude de 0Arms at 10Arms, com erro de 0.05%
- Faixa de 1Arms at 10Arms.
- Frequncias ajustveis de 10Hz at 4Khz.
- Fase ajustvel de 0 a 360 graus.
- Para uma senoide de 60Hz a distoro harmonica total deve estar abaixo 0.1%.




2 MATERIAIS


2.1 Material


O material utilizado no experimento o de um Microcomputador PC com o software
de simulao de circuitos eletrnicos MultiSim V11.0.




2.2 Especificao dos Componentes


2.2.1 Amplificadores Operacionais Utilizados

Os amplificadores Operacionais escolhidos foram o LF356 e o LF357 da Texas
Instruments e que apresentam como principais caractersticas:

LF 356 / 357BN
- 20MHz
- Slew Rate: 50V/s
- Input Of set : 1mV
- Alimentao: 18V
- Temperatura: -0 a +85C



Figura 8 Diagrama esquemtico do amplificadores operacionais AOP LF356 / LF357.























Figura 9 Folha de dados do AOP LF356 / LF357.


2.2.2 Transistores NPN Utilizados no Circuito de Sada de Tenso

Os transistores NPN escolhidos foram o modelo 2N3439 e o 2N3440 devido a suas
elevadas tenses de trabalho, como mostra a Figura 10.








Figura 10 Folha de dados dos transistores 2N3439 e 2N3440.
O diagrama de ligao e a sua pinagem mostrado na Figura 11.






Figura 11 Diagrama de ligao e pinagem dos transistores 2N3439 e 2N3440.


2.2.3 Transistores PNP Utilizados no Circuito de Sada de Tenso

Os transistores PNP que formam os pares complementares com os transistores NPN
escolhidos foram o modelo 2N5416 que tambm apresentam elevadas tenses de trabalho,
como mostra a Figura 12.









Figura 12 Folha de dados dos transistores 2N5416.

O diagrama de ligao e a sua pinagem mostrada na Figura 13.






Figura 13 Diagrama de ligao e pinagem do transistor 2N5416.
2.2.4 Diodos utilizados

Os didos utilizados devem ser de chaveamento rpido para atender as especificaes
do projeto e foram escolhidos o modelo 1N4148. Na Figura 14 mostrado as suas
especificaes.






Figura 14 Folha de dados do diodo 1N4148.


2.2.5 Capacitores Utilizados Nos Circuitos

Os capacitores utilizados nos circuitos geradores de sinais devem ser ser de boa
qualidade e grande preciso devido as baixas tolerncias e para que seja mantida a
estabilidade do oscilador. Os capacitores escolhidos so da empresa Vishay familia CDR-
MIL-PRF-55681, de uso militar, com preciso de 1%, mxima voltagem de 50V ou 100V,
dieletrico BP com coeficiente de temperatura de 0 a 30ppm/C e fator de dissipao mxima
de 0,15% a temperatura de 125C. A descrio do datasheet dos capacitores mostrado na
Figura 15.






































Figura 15 Datasheet dos capacitores utilizados nos circuitos.






2.2.6 Resistores Utilizados Nos Circuitos

Os resistores utilizados nos circuitos tambm seguem as exigencias das especificaes
de projeto e devem ser ser de boa qualidade e grande preciso. Todos os resistores dos
circuitos so da empresa Vishay familias MR9353 e MR9359. Os modelos MR9359 so
utilizados nos circuitos de sada de tenso e corrente tenso mxima de 1000V e dissipao de
potncia de 2W. Os demais resistores so da familia MR9353 com mxima voltagem de
400V, dissipao de potncia de 0,5W. Ambas as familias possuem preciso de 0,01% e
variao de (0,1% +0,01) a cada 2000h para a temperatura de 145C. Uma descrio do
datasheet destes resistores e mostrado na Figura 16.


































Figura 16 Datasheet dos resistores utilizados nos circuitos.
2.2.7 Amplificador Operacional de Potncia Utilizado no Gerador de Corrente

Para efetuar a converso de tenso em corrente ser utilizado o Amplificador Operacional
LM12 da National Semiconductors,
















Figura 17 Folha de dados do amplificador operacional LM12.




3 PROCEDIMENTOS



3.1 Procedimentos e Resultados Obtidos Para Gerador de Sinais de Tenso



3.1.1 O Circuito Gerador de Sinais de Tenso


Aps serem definidos os amplificadores operacionais e calculados os componentes do
circuito, o gerador de tenso foi montado e simulado no software de simulao de circuitos
National Multisim. Como especificado o circuito dividido em 3 osciladores senoidais
independentes com ajuste de 10Hz a 4KHz em um potencimetro duplo.Tambm existe um
potencimetro de ajuste de amplitude que permite uma variao de 0 a 4,3V para cada
circuito oscilador.
O oscilador 1 o ponto de referencia para os outros dois osciladores que possuem um
circuito defasador de fase. Este defasador de fase composto por 2 circuitos que geram uma
defasagem ajustvel de 0 de 180 cada um, totalizando uma rede de defasagem de 360.
Como a banda de frequncia muito aberta para um ajuste de boa preciso, foi necessrio
utilizar como recurso uma chave seletora que permite alterar o valor do capacitor responsvel
pela defasagem. Assim para frequncias de at 1KHz a chave seletora deve ser acionada,
colocando um capacitor de 15nF em paralelo com o capacitor do circuito de defasagem de
1,5nF. Este procedimento garante que a defasagem do circuito seja de 180 em cada circuito
de defasagem em toda a faixa de frequncia especificada.
A Figura 18 apresenta o circuito dos 3 osciladores senoidais e suas respectivas etapas
de ajuste de amplitude e de defasagem. O sinal de sada de cada circuito oscilador e
referenciado como V
1
, V
2
e V
3
.

Figura 18 Diagrama dos 3 circuitos osciladores e seus respectivos
ajustes de frequncia, amplitude e defasagem.



Para comprovar o funcionamento dos circuitos osciladores 1, 2 e 3 e o circuito de
ajuste de amplitude apresentados na Figura 18, a Figura 19 apresenta as formas de onda do
sinal obtido na sada do oscilador (canal 1 amarelo) e a forma de onda obtida na sada do
ajuste de amplitude com o potencimetro ajustado para o valor mnimo, permitindo que todo
o sinal gerado no oscilador senoidal seja enviado a entrada do circuito somador.








Figura 19 Sinal obtido na sada do oscilador senoidal (CH1) e na sada do ajuste de amplitude (CH2).

Na figura 19 possvel observar que o oscilador senoidal mantm constante os nveis
de tenso dentro da faixa de frequncia especificada de 10Hz a 4KHz com baixssima
distoro.








Figura 20 Sinal obtido na sada do oscilador senoidal (CH1) e na sada do ajuste de amplitude (CH2).

Na Figura 20 possvel observar a ao do circuito de ajuste de amplitude. Na figura
19 o potencimetro estava ajustado para a permitir a mxima passagem do sinal proveniente
do oscilador senoidal, j na Figura 20 o potencimetro foi ajustado para sua mxima
resistncia ao sinal do oscilador, levando a sua tenso de sada do sinal a 0V.

Nos osciladores 2 e 3 foram colocados 2 circuitos defasadores de fase de 180 cada
que permitem uma variao do sinal de sada de 0a 360 em relao ao primeiro oscilador
que foi utilizado como referencia, como mostra a Figura 21.










Figura 21 Sinal obtido na sada do oscilador senoidal (CH1) e na sada do ajuste de amplitude (CH2).

Na Figura 21 possvel observar que o circuito de defasagem no altera a amplitude
ou a frequncia do sinal de entrada.

O sinal proveniente dos 3 osciladores aplicado ao circuito somador que executa uma
media aritmtica dos 3 sinais. Cada oscilador teve sua tenso de sada ajustada para fornecer
uma tenso de 5V
RMS.
Da mesma forma o circuito somador foi ajustado para fornecer na sua
sada V
s
uma tenso mxima de 10V
RMS
.












Figura 22 Circuito somador que une o sinal dos 3 circuitos osciladores independentes.
Fig 21a. Defasagem 180 Fig 21b. Defasagem 360
Para comprovar o funcionamento do circuito somador, a figura 23 mostra 3 situaes
diferentes para os sinais de entrada. Na primeira situao, todos os 3 osciladores foram
ajustados para fornecer o sinal seniodal na frequncia mais baixa que de 10Hz, Figura 23a.
A segunda situao, o ajuste foi efetuado para a frequncia mais alta que de 4KHz, Figura
23b e a terceira situao cada um dos osciladores com uma frequncia diferente, Figura 23c.






Figura 23 Representao dos sinais aplicados e obtidos no circuito somador em 3 situaes diferentes.


A Figura 23c comprova o funcionamento do circuito somador que efetua a mdia
aritmtica dos sinais de aplicados em suas entradas. Cada oscilador foi ajustado para uma
frequncia diferente, sendo o primeiro para 4KHz (canal 1 amarelo), o segundo para 1KHz
(canal 2 azul) e o terceiro para 10Hz (canal 3- violeta). Como resultado, observa-se os sinais
Fig 23b. Oscilador em 4KHz.
Fig 23c. Osciladores com frequncias variveis.
Fig 23a. Oscilador em 10Hz
misturados em uma mesma frequncia em torno de 2,6KHz (canal 4 verde) e com uma
amplitude de 4,24V
RMS
.


O sinal proveniente da sada V
s
do circuito somador aplicado diretamente a entrada
do circuito de sada de tenso. Este circuito tem um ganho de tenso A
v
=10, assim se um
sinal de 10V
RMS
for aplicado a entrada, tem-se na sada V
o
uma tenso de 100V
RMS
para uma
carga que pode variar de 275 a prximo de 10M.

A Figura 24 mostra o circuito utilizado como sada de tenso.

Figura 24 Circuito de sada de tenso.


A Figura 25 mostra 2 situaes para verificar o funcionamento do circuito de sada de
tenso. Na Figura 25a os 3 osciladores foram ajustados para fornecer o sinal seniodal na
mesma frequncia Figura 25a. A segunda situao, cada um dos osciladores foi ajustado com
uma frequncia diferente, Figura 25b.










Figura 25 Representao dos sinais aplicados nas entradas do circuito somador e obtido na sada de tenso.

Observa-se na Figura 25 que o sinal teve uma inverso de 180 na sada de tenso mas
no sofreu distoro, apenas uma amplificao de 10 vezes em relao aos sinais de entrada.



3.1.2 Verificao de Erro do Oscilador


Para a verificao do erro do circuito oscilador foram escolhidas 6 hmicos diferentes
para o ajuste do potencimetro que faz o ajuste da frequncia. Estes valores foram utilizados
para efetuar o calculo dos valores tericos da frequncia e tambm para obter a frequncia no
simulador de circuitoso Multisim. Os resultados foram agrupados na Tabela 1.










Tabela 1 Valores obtidos nos clculos e na simulao do circuito para o calculo do erro.

Fig 25a. Frequncias iguais. Fig 25b. Entradas com frequncia diferente.
Da Tabela 1 possvel observar que os circuitos osciladores apresentam um erro
maior do que o especificado e a medida em que a frequencia aumenta, o erro tambm
aumenta.
O calculo do erro obtido atravs da comparao entre a frequencia calculada para o
oscilador e a obtida no simulador e dada por:
c(%) =
]
mcd
- ]
cclc
]
cclc
100%


3.1.3 Verificao da Distoro Harmnica Total

A distoro Harmnica total medida na sada do circuito gerador de sinal com uma
frequncia nos 3 osciladores senoidais ajustados para 60Hz foi de 1.054%, como mostra a
Figura 26.










Figura 26 Analisador de distoro do software de simulao
medindo o sinal na sada do gerador de sinal de tenso.












3.2 Procedimentos e Resultados Obtidos Para Gerador de Sinais de Corrente


3.2.1 O Circuito Gerador de Sinais de Corrente

O circuito do gerador de sinais de corrente utiliza os mesmos circuitos utilizados nos
osciladores senoidais, nos circuitos de ajuste de amplitude e o mesmo circuito utilizado como
somador. A diferena esta no oscilador 1 que tambm recebe um circuito defasador de fase.
Na sada do circuito somador colocado um circuito conversor de tenso em corrente com
capacidade para fornecer de 1A
RMS
a 10A
RMS
. A Figura 27 mostra os 3 circuitos osciladores,
os 3 circuitos de ajuste de amplitude e os 3 circuitos defasadores de fase.
Figura 27 Circuito Oscilador senoidal, de ajuste de amplitude e deslocador de fase do gerador de corrente.
Da mesma forma que o gerador de sinal de tenso o sinal proveniente dos 3
osciladores aplicado ao circuito somador que executa uma media aritmtica dos 3 sinais.
Cada oscilador teve sua tenso de sada ajustada para fornecer uma tenso de 5V
RMS.
Da
mesma forma o circuito somador foi ajustado para fornecer na sua sada V
s
uma tenso
mxima de 10V
RMS
. O circuito do somador mostrado na Figura 28.












Figura 29 Circuito somador que une o sinal dos 3 circuitos osciladores independentes.

Para o gerador de corrente necessrio efetuar a converso do sinal de tenso da sada
do circuito somador e aplicar a um circuito de converso de tenso em corrente.
Figura 30 Circuito conversor de tenso em corrente.

3.2.2 Verificao da Distoro Harmnica Total

A distoro Harmnica total medida na sada do circuito gerador de sinal com uma
mesma frequncia nos 3 osciladores senoidais ajustados para 60Hz foi de 0,431%, como
mostra a Figura 31.









Figura 31 Analisador de distoro do software de simulao
medindo o sinal na sada do gerador de sinal de corrente.



4 CONCLUSO

Circuitos geradores senoidais de boa preciso so difceis de serem construdos.
Tomando o fato de se definir um circuito gerador senoidal com frequncia de oscilao fixa
facilita e muito a construo do circuito. Por outro lado se existir a necessidade de variar a
frequncia, inicia-se tambm as dificuldades de projeto. O comportamento dos componentes
varia consideravelmente com o aumento da frequncia de forma no linear, o que dificulta o
projeto e torna difcil manter a especificao do projeto.
Os circuitos de sada para tenses e correntes de valores elevados requerem
componentes de grande preciso, pois pequenas variaes nos componentes alteram
significativamente os valores de tenso e corrente no circuito. Para o caso de correntes
elevadas da ordem de 10A
RMS
os circuitos necessitam componentes de grandes dimenses e
circuitos bem mais complexos. Um estudo mais aprofundado com relao a circuitos de
potncia com estas especificaes de tenso e corrente seriam de grande ajuda e de suma
importncia para uma correta soluo.

Você também pode gostar