Você está na página 1de 6

1.

Circuito RLC Serie Ressonncia


Para analisar o circuito abaixo deveremos lembrar que a tenso total aplicada a soma vetorial das tenses VC, VR e VL. No diagrama fasorial a tenso na resistncia est em fase com a corrente, a tenso na indutncia est adiantada de 90 enquanto a tenso no capacitor est atrasada de 90. Consideremos que a fase da corrente nula (arbitrariamente), consequentemente todos os outros fasores estaro atrelados a isso. Por exemplo a fase de VR ser zero tambem.

(a)

(b)

Figura 1: ( a ) Circuito RLC srie e ( b ) diagrama fasorial

No diagrama da Figura 1 estamos considerando, arbitrariamente, que o circuito indutivo, e portanto VL > VC, e desta forma a corrente estar atrasada em relao tenso. Para obter a expresso da tenso total e da impedncia devemos fazer a soma vetorial das trs tenses, como indicado na Figura 2.

Figura 2: Diagrama fasorial com a soma fasorial das trs tenses

Ainda na Figura 2, observe que VL e VC tem mesma direo mas sentidos oposto, logo a resultante da operao VL - VC ter o sentido de VL. A tenso total (V) ser obtida somando-se a tenso em R com a diferena entre VL e VC.

2. Impedncia - Ressonncia
Para o circuito da Figura 1 valem as seguintes expresses:

(1) e

( 2 ) IMPORTANTE !!!

Da equao ( 2 ) que d o calculo da impedncia observamos que se XL=XC a impedncia ser igual a R, isto , o circuito ser puramente resistivo e a corrente estar em fase com a tenso. Esta situao conhecida como ressonncia, e ocorre numa freqncia f0 calculada por :

( 3 ) IMPORTANTE !!!

sendo L dado em Henries (H) C em Farads (F) e f0 em Hertz (Hz) O circuito da Figura 1 tem as seguintes caractersticas: Na freqncia de ressonncia f0, o circuito puramente resistivo, sendo que a corrente ter valor mximo e igual a V/R, estando em fase com a tenso. Abaixo da freqncia de ressonncia a impedncia ser capacitiva (XC > XL), estando a corrente adiantada em relao tenso. Acima da freqncia de ressonncia a impedncia ser indutiva (XC < XL), estando a corrente atrasada em relao tenso. O grfico da corrente (que o grafico da tenso na resistencia) em funo da freqncia ser dado pelo grfico da Figura 3.

Figura 3: Curva de resposta em freqncia

Do grfico da Figura 3 conclumos que a corrente ser mxima na ressonncia, diminuindo acima e abaixo da freqncia de ressonncia, existindo duas frquencias para as quais a corrente diminui para 70% do valor maximo. Essas correntes so chamadas de freqncias de corte, fci=freqencia de corte inferior e fcs= frequencia de corte superior. Pode-se dizer que o circuito se comporta como um filtro passa faixa (FPF).

1.1. Largura de Faixa


Em relao Figura 3 definimos Largura de Faixa (LF) como sendo: LF =fCS - fCI ( 4 ) (IMPORTANTE !!! ) onde

fCS=freqncia de corte superior a freqncia na qual a corrente cai para um valor igual a 70,7% do valor da corrente mxima. fCI=freqncia de corte inferior a freqncia na qual a corrente cai para um valor igual a 70,7% do valor da corrente mxima. Exerccio1: Para o circuito da Figura 4 (Abaixo) pede-se determinar : a) freqncia de ressonncia (f0) b) Valor da corrente na freqncia de ressonncia b) Defasagem do circuito na ressonncia c) Se f = 20KHz, calcular a corrente e a defasagem d) Se f = 10KHz , calcular a corrente e a defasagem. d Considerar ve(t)=15.senw.t(V)

Figura 4: Circuito RLC srie - Exercicio1

Soluo

b) Na ressonncia XL = 2. .15923.10-3 =100 e XC=1 /( 2 . 0,1.10-6 ) =100 acordo com ( 2 ) a impedncia do circuito ser igual a mxima e valer IMx = 15V / 150 = 100mA Z =150 =R

portanto de

a corrente ser

c) Como na ressonncia o circuito puramente resistivo a defasagem entre a corrente e a tenso ser zero.

d) Se f=20KHz

XL=2.
3

20.103.1.10-3=125,6 Ohms
-6

XC=1 / (2. .20.10 .0,1.10 )=79,6 Ohms

desta forma a impedncia ser dada por:

I=15V /157=95,5mA

defasagem

cos

(fi) = R / Z = 0,955

(fi)=17 e) Se f= 1KHz XL=2. .10.103.1.10-3 = 62,8 desta forma a impedncia ser igual a: e XC=1/(2 .10.103.0,1.10-6)=159,2

e a corrente I = 15V/178=84mA A defasagem entre a corrente e a tenso ser: (fi) = 32

1.Circuito RLC Paralelo Ressonncia


Como sabemos, num circuito paralelo a tenso a mesma em todos os elementos, na Figura 01 temos um circuito RLC paralelo e o diagrama fasorial com a representao das trs correntes e da tenso total (V) com fase inicial arbitraria igual a zero.

(a)
Figura 1: ( a ) Circuito RLC paralelo ( b ) diagrama fasorial

(b)

Considerando que IL > IC (arbitrariamente) ento obtemos o diagrama fasorial final onde representamos a soma vetorial das trs correntes( IL, IC e IR).

Figura 2: Diagrama fasorial completo

Observe que, se tivessemos considerado quadrante.

IL < IC, o desenho do DF estaria no primeiro

Impedncia
Para este circuito so vlidas as expresses : IMPORTANTE !!!

ver deduo e mais informaes na bibliografia

Ressonncia
Se XL = XC na expresso da impedncia obteremos Z=R, isto , o circuito ser puramente resistivo sendo esta situao chamada de ressonncia e isso ocorre na freqncia f0 dada por:

IMPORTANTE !!!

Este circuito tem as seguintes caractersticas : Na freqncia de ressonncia f0, o circuito puramente resistivo, sendo a corrente mnima de valor V/R, estando em fase com a tenso. Abaixo da freqncia de ressonncia a impedncia ser indutiva ( XC < XL ), estando a corrente atrasada em relao tenso. Acima da freqncia de ressonncia a impedncia ser capacitiva ( XC > XL ), estando a corrente adiantada em relao tenso. O grfico da impedncia em funo da freqncia ser dado pelo grfico da Figura 03.

Figura 3: Grfico da impedncia em funo da freqncia

Você também pode gostar